CS254895B1 - Wiring to control the oscillator frequency of the imaging unit of the chromatographic analyzer - Google Patents

Wiring to control the oscillator frequency of the imaging unit of the chromatographic analyzer Download PDF

Info

Publication number
CS254895B1
CS254895B1 CS862374A CS237486A CS254895B1 CS 254895 B1 CS254895 B1 CS 254895B1 CS 862374 A CS862374 A CS 862374A CS 237486 A CS237486 A CS 237486A CS 254895 B1 CS254895 B1 CS 254895B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
display unit
frequency
circuit
Prior art date
Application number
CS862374A
Other languages
Czech (cs)
Other versions
CS237486A1 (en
Inventor
Otakar Kristoufek
Petr Micek
Jiri Semecky
Vladimir Subrt
Original Assignee
Otakar Kristoufek
Petr Micek
Jiri Semecky
Vladimir Subrt
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Otakar Kristoufek, Petr Micek, Jiri Semecky, Vladimir Subrt filed Critical Otakar Kristoufek
Priority to CS862374A priority Critical patent/CS254895B1/en
Publication of CS237486A1 publication Critical patent/CS237486A1/en
Publication of CS254895B1 publication Critical patent/CS254895B1/en

Links

Landscapes

  • Investigating Or Analysing Biological Materials (AREA)

Abstract

Zapojení pro řízení kmitočtu oscilátoru zobrazovací jednotky chromatografického analyzátoru je tvořeno dvěma stavovými pamětmi, ve kterých je uložena informace o stavu sítového kmitočtu a kmitočtu z čítače zobrazovací jednotky. Informace o obsahu pamětí je zavedena do regulačního obvodu, který na podkladě těchto informací řídí oscilátor zobrazovací jednotky chromatografického analyzátoru. Stavové paměti jsou nulovány porovnávacím obvodem vždy, když dojde ke shodě obsahů obou stavových pamětí.The circuit for controlling the frequency of the oscillator of the display unit of the chromatographic analyzer consists of two state memories, in which information about the state of the network frequency and the frequency from the display unit counter is stored. Information about the contents of the memories is introduced into the control circuit, which, based on this information, controls the oscillator of the display unit of the chromatographic analyzer. The state memories are reset by the comparison circuit whenever the contents of both state memories match.

Description

Vynález se týká zapojení pro řízení kmitočtu oscilátoru zobrazovací jednotky chromatografického analyzátoru.BACKGROUND OF THE INVENTION The present invention relates to a circuit for controlling the oscillator frequency of a chromatographic analyzer display unit.

Při použití neřízeného oscilátoru s pevně nastaveným kmitočtem v zobrazovací jednotce chromatografického analyzátoru dochází vlivem kolísání sítového kmitočtu k vlnění obrazu na stínítku obrazovky, a tím se zhoršuje čitelnost dat z obrazovky zobrazovací jednotky.When using an uncontrolled fixed frequency oscillator in the display unit of the chromatographic analyzer, the waveform of the screen frequency causes the image to ripple on the screen, thereby impairing the readability of the display screen data.

Uvedené nedostatky odstraňuje zapojení pro řízení kmitočtu oscilátoru zobrazovací jednotky podle vynálezu, jehož podstata spočívá v tom, že na vstup tvarovacího obvodu je napojen sítový kmitočet a výstup tvarovacího obvodu je spojen s datovým vstupem první stavové paměti. Výstup první stavové paměti je připojen na první vstup porovnávacího obvodu a jeho nulovaci výstup je připojen na nulovaci vstup první stavové paměti a zároveň na nulovaci vstup druhé stavové paměti. Výstup druhé stavové paměti je spojen s druhým vstupem porovnávacího obvodu. Inverzní výstup první stavové paměti je připojen na první vstup regulačního obvodu, jehož akční výstup je připojen na vstup oscilátoru zobrazovací jednotky a jeho výstup je připojen na datový vstup druhé stavové paměti, jejíž inverzní výstup je spojen se vstupem regulačního obvodu.These drawbacks are eliminated by the oscillator frequency control circuit of the display unit according to the invention, characterized in that the input frequency of the shaping circuit is connected to a network frequency and the output of the shaping circuit is connected to the data input of the first state memory. The output of the first state memory is connected to the first input of the comparison circuit and its reset output is connected to the reset input of the first state memory and at the same time to the reset input of the second state memory. The output of the second status memory is coupled to the second input of the comparison circuit. The inverse output of the first state memory is connected to the first input of the control circuit, whose action output is connected to the input of the oscillator of the display unit, and its output is connected to the data input of the second state memory whose inverse output is connected to the control circuit input.

Výhodou tohoto zapojení je, že umožňuje řízení kmitočtu oscilátoru zobrazovací jednotky chromatografického analyzátoru v rozsahu, který odpovídá rozsahu změny sítového kmitočtu. Zapojení přispívá ke zlepšení čitelnosti informací z obrazovky zobrazovací jednotky chromatograf ického analyzátoru.The advantage of this circuit is that it allows the oscillator frequency of the chromatographic analyzer display unit to be controlled in a range that corresponds to the range of the line frequency change. This helps to improve the readability of the screen information of the chromatographic analyzer.

Příklad zapojení podle vynálezu je znázorněn na připojeném výkresu.An example of a connection according to the invention is shown in the attached drawing.

Tvarovací obvod 1. převádí sinusový signál o sítové frekvenci na pravoúhlý, vhodný pro zpracování ňásledujícími obvody. Stavová pamět 2 je klopný obvod, který zachycuje informaci o stavu sítové frekvence. Stavová pamět 2 je klopný obvod, který zachycuje informace o výstupní frekvenci z čítače zobrazovací jednotky 7_. Porovnávací obvod 4 porovnává stavy obou stavových pamětí 2 a 2 a při shodě jejích obsahů tyto stavové paměti nuluje. Regulační obvod j> ovládá na základě informací ze stavových pamětí 2 a 2 oscilátor zobrazovací jednotky <6. Oscilátor zobrazovací jednotky 6_ je napětově řízený oscilátor ovládaný regulačním obvodem 2· Čítač zobrazovací jednotky 7_ dělí výstupní frekvenci oscilátoru zobrazovací jednotky na potřebné frekvence pro řízení zobrazovací jednotky chromatografického analyzátoru.The shaping circuit 1 converts a sinusoidal signal having a line frequency to a rectangular, suitable for processing by the following circuits. State memory 2 is a flip-flop that captures state of the network frequency. State memory 2 is a flip-flop that captures output frequency information from the counter of the display unit 7. The comparison circuit 4 compares the states of the two state memories 2 and 2 and resets the state memories if its contents match. Based on the information from the status memories 2 and 2, the control circuit j> controls the oscillator of the display unit <6. The display unit oscillator 6 is a voltage-controlled oscillator controlled by the control circuit 2. The display unit counter 7 divides the output frequency of the display oscillator into the necessary frequencies to control the display of the chromatographic analyzer.

Funkce zapojení podle vynálezu je následující:The function of the circuit according to the invention is as follows:

Ve stavové paměti 2 se zachytí informace o stavu sítového kmitočtu, který je upraven tvarovacím obvodem 2· Regulační obvod zvětšuje kmitočet oscilátoru zobrazovací jednotky 6. do té doby, než čítač zobrazovací jednotky 7_ nastaví stavovou pamět 2· Okamžik shody obsahu obou stavových paměti 2 a 2 vyhodnotí porovnávací obvod 4. a svým výstupem vynuluje obě stavové pamětí 2 a 2·In the status memory 2, the state of the network frequency is captured by the shaping circuit 2. The control circuit increases the frequency of the oscillator of the display unit 6 until the counter of the display unit 7 sets the status memory 2. 2 evaluates comparator 4 and resets both status memories 2 and 2 with its output ·

V případě, že kmitočet z čítače zobrazovací jednotky 7_ Ďe vyšší, než sítový kmitočet, ovládá regulační obvod 2 nejprve stavová pamět 2 a regulační obvod 2 kmitočet oscilátoru zobrazovací jednotky 2 snižuje opět do dosažení shody obsahů obou stavových pamětí 2 aIf the frequency of the counter display unit 7_ e d higher than the mains frequency control circuit controls the first two status memory 2 and the control circuit 2 the oscillator frequency reducing the display unit 2 back into consensus contents of the two state memories 2 and Z ·

Tím je udržován kmitočet oscilátoru zobrazovací jednotky 2 tak, aby sítový kmitočet na vstupu tvarovacího obvodu 2 a kmitočet na výstupu čítače zobrazovací jednotky 7_ byly shodné.Thus, the oscillator frequency of the display unit 2 is maintained such that the line frequency at the input of the forming circuit 2 and the output frequency of the counter of the display unit 7 are identical.

Zapojení podle vynálezu se využije při řízení kmitočtu oscilátoru zobrazovací jednotky chromatografického analyzátoru. Využitím zapojení dle vynálezu odpadají různá elektromagnetic ká stínění v okolí zobrazovací jednotky a zlepší se čitelnost informací na obrazovce zobrazovací jednotky.The circuit according to the invention is used to control the oscillator frequency of the chromatographic analyzer display unit. By utilizing the circuitry of the invention, various electromagnetic shields around the display unit are eliminated and the display information of the display unit is improved.

Claims (1)

PREDMET VYNALEZUOBJECT OF THE INVENTION Zapojení pro řízení kmitočtu oscilátoru zobrazovací jednotky chromatografického analyzátoru vyznačené tím, že na vstup (11) tvarovacího obvodu (1) je připojena svorka se sítovým kmitočtem a výstup (12) tvarovacího obvodu (1) je spojen s datovým vstupem (21) první stavové paměti (2), jejíž výstup (22) je připojen na první vstup (41) porovnávacího obvodu (4), jehož nulovací výstup (43) je připojen na nulovací vstup (24) první stavové paměti (2) a zároveň na nulovací vstup (32) druhé stavové paměti (3), jejíž výstup (33) je spojen s druhým vstupem (42) porovnávacího obvodu (4) a inverzní výstup (23) stavové paměti (2) je připojen na první vstup (51) regulačního obvodu (5), jehož akční výstup (53) je připojen na vstup (61) oscilátoru zobrazovací jednotky (6), a jeho výstup (62) je připojen na vstup (71) čítače (7), jehož výstup (72) je spojen s datovým vstupem (31) stavové paměti (3) , jejíž inverzní výstup (34) je spojen se vstupem (52) regulačního obvodu (5).A circuit for controlling the oscillator frequency of the chromatographic analyzer display unit, characterized in that the input (11) of the shaping circuit (1) is connected to a network frequency terminal and the output (12) of the shaping circuit (1) is connected to the data input (21) of the first state memory. (2), whose output (22) is connected to the first input (41) of the comparator circuit (4), whose reset output (43) is connected to the reset input (24) of the first state memory (2) and to the reset input (32) a second state memory (3), the output (33) of which is connected to the second input (42) of the comparator circuit (4) and the inverse output (23) of the state memory (2) is connected to the first input (51) of the control circuit (5) whose action output (53) is connected to the input (61) of the oscillator of the display unit (6), and its output (62) is connected to the input (71) of the counter (7), whose output (72) is connected to the data input ( A state memory (3) whose inverse output (34 ) is connected to the input (52) of the control circuit (5).
CS862374A 1986-04-03 1986-04-03 Wiring to control the oscillator frequency of the imaging unit of the chromatographic analyzer CS254895B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS862374A CS254895B1 (en) 1986-04-03 1986-04-03 Wiring to control the oscillator frequency of the imaging unit of the chromatographic analyzer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS862374A CS254895B1 (en) 1986-04-03 1986-04-03 Wiring to control the oscillator frequency of the imaging unit of the chromatographic analyzer

Publications (2)

Publication Number Publication Date
CS237486A1 CS237486A1 (en) 1987-03-12
CS254895B1 true CS254895B1 (en) 1988-02-15

Family

ID=5360715

Family Applications (1)

Application Number Title Priority Date Filing Date
CS862374A CS254895B1 (en) 1986-04-03 1986-04-03 Wiring to control the oscillator frequency of the imaging unit of the chromatographic analyzer

Country Status (1)

Country Link
CS (1) CS254895B1 (en)

Also Published As

Publication number Publication date
CS237486A1 (en) 1987-03-12

Similar Documents

Publication Publication Date Title
US5084685A (en) Microcomputer having an integrated RC oscillator with programmable frequency
EP0529369A2 (en) Asynchronous clock switching for advanced microprocessors
US5128970A (en) Non-return to zero synchronizer
US5448597A (en) Clock signal switching circuit
US4631361A (en) Programmable ring generator
JPH04233059A (en) Information processing apparatus
CS254895B1 (en) Wiring to control the oscillator frequency of the imaging unit of the chromatographic analyzer
JPH0746400B2 (en) Nuclear power plant including common bus multi-node sensor device
US5038059A (en) Status register with asynchronous set and reset signals
JPH07325559A (en) Self-frequency automatic synchronization control circuit for display device
EP0334426B1 (en) Triggering system and osciloscope equipped with a triggering system
US5475627A (en) Digital wave synthesizer with address conversion for reducing memory capacity
JP2867480B2 (en) Memory switching circuit
KR0125149Y1 (en) Joint circuit for hook-state detecting of full electronic telephone exchange
KR100248037B1 (en) Image histogram generating circuit and method thereof
KR930007014B1 (en) Circuit for processing wait state in memory access
JPH0377406A (en) Oscillation control circuit
KR920004415B1 (en) Data transmission circuit and method
JP3070627B2 (en) CPU reset circuit
JP3388033B2 (en) Display control device
JPH02148312A (en) microcomputer
JPS63282820A (en) Clock signal switching system
JPH01243164A (en) Single chip microcomputer incorporated with eprom
JPH01204169A (en) Bus transfer control system
JPS61286913A (en) Electronics