CZ2003113A3 - Elektronický okruh pro konverzi signálu a zesilovač, v němž je tento okruh integrován - Google Patents
Elektronický okruh pro konverzi signálu a zesilovač, v němž je tento okruh integrován Download PDFInfo
- Publication number
- CZ2003113A3 CZ2003113A3 CZ2003113A CZ2003113A CZ2003113A3 CZ 2003113 A3 CZ2003113 A3 CZ 2003113A3 CZ 2003113 A CZ2003113 A CZ 2003113A CZ 2003113 A CZ2003113 A CZ 2003113A CZ 2003113 A3 CZ2003113 A3 CZ 2003113A3
- Authority
- CZ
- Czechia
- Prior art keywords
- signal
- electronic circuit
- transistors
- pulse width
- circuit according
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 title description 9
- 230000000295 complement effect Effects 0.000 claims abstract description 4
- 230000006978 adaptation Effects 0.000 claims description 3
- 238000001914 filtration Methods 0.000 claims description 2
- 238000005516 engineering process Methods 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 125000004122 cyclic group Chemical group 0.000 description 2
- 238000003780 insertion Methods 0.000 description 2
- 230000037431 insertion Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000009966 trimming Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/217—Class D power amplifiers; Switching amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/217—Class D power amplifiers; Switching amplifiers
- H03F3/2171—Class D power amplifiers; Switching amplifiers with field-effect devices
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Burglar Alarm Systems (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Elektronický okruh pro konverzi signálu a zesilovač, v němž je tento okruh integrován
Oblast techniky
Tento vynález se týká v první řadě elektronického okruhu pro konverzi vstupního elektrického signálu. Týká se rovněž výkonového zesilovače pro snížení průběhu napěťového signálu.
Dosavadní stav techniky
Současné audio zesilovače vyhovují v zásadě jedné z těchto technologií:
První spočívá v použití dvou tranzistorů typu MOSFET (tranzistor z oblasti technologie s oxidem křemičitým), dodatečně zapojených na společný zdroj.
Přestože takové zapojení umožňuje dosáhnout dobrých výsledků pokud jde o kvalitu poslechu, neumožňuje dosáhnout významného zvýšení výkonu.
Druhá technologie spočívá v použití 2 tranzistorů MOSFET s kanálem N v pólovém tandemovém zapojení.
Jeden z tranzistorů je zapojen na společné sběrné elektrodě a druhý je zapojen na společném zdroji.
Tento typ zapojení je v současné době v oblasti hi-fi velmi úspěšný pro zvukové zesilovače třídy D (výkonový zesilovač s omezením průběhu signálu).
Toto tandemové pólové zapojení má však značnou nevýhodu, pokud jde o ovládání tranzistorů.
Mřížky každého tranzistoru MOSFET s kanálem N musí být v podstatě ovládány dvěma signály z různých zdrojů
Z tohoto důvodu vznikají problémy synchronizace ovládacích signálů. Vzhledem k tomu, že jejich simultánnosti není v praxi možné dosáhnout, nastávají při přeměně dvě špičky proudu.
Podle typu zapojení se může stát, že oba tranzistory budou po krátkou dobu pracovat souběžně, což někdy způsobuje špičky proudu, jež mohou dosáhnout několika stovek ampér.
Tyto výrazné špičky jsou samozřejmě škodlivé z hlediska výkonnosti systému i jeho spolehlivosti.
Abychom zamezili vzniku špiček proudu při přeměně, používá se běžně při této přeměně mrtvý čas.
• 999 9 9 9 9 9*9 9 • 9 9 9 9 *999
999 99 99 9999 99 99
Tím se sice vyhneme špičkám proudu, ale způsobí to obvykle také jiné nevýhody. Vložení mrtvého času totiž způsobuje zkresleni užitného signálu.
Nadto, mrtvý čas však neřeší problém vnitřní nerovnováhy tandemové pólové konfigurace: zapojení tranzistorů není souměrné, protože jeden je zapojen na společné sběrné elektrodě a druhý na společném zdroji.
Současné zesilovače nejsou zcela uspokojivé, protože neumožňují dosáhnout uspokojivého kompromisu mezi výkonem systému a spolehlivostí zesilování.
Z oblastí blízkých technologií je znám ze spisu FR-A-2.779.293 výstupní okruh s tranzistorem, jehož napětí je vyšší než průrazné napětí obou tranzistorů NMOS a PMOS, použitých pro vytvoření výstupního okruhu, které jsou sériově zapojeny a jejichž mřížky jsou vzájemně spojeny. Ovládací okruh potenciálu je napojen na mřížky a na zdroje těchto tranzistorů. Ovládací okruh potenciálu získává energii z napájení horního a spodního potenciálu. Ovládací okruh potenciálu používá střední referenční napětí na mřížkách tranzistorů. Jako odpověď na vstupní signál ovládá ovládací okruh potenciálu napětí používaná na zdrojích tranzistorů.
Toto zapojení však neznamená skutečný pokrok oproti tandemovému pólovému zapojení, protože oba ovládací signály jsou stále nutné.
Jde však výhradně o zapojení na společném zdroji.
Tento vynález má za cíl odstranit nevýhody současných zařízení a v první řadě navrhnout okruh, zajišťující jak vysoký výkon zesilování, tak vysokou kvalitu získaného signálu.
Předmět vynálezu
Výše uvedené nedostatky odstraňuje do značné míry elektronický okruh pro konverzi signálu ze vstupního elektrického signálu, sestávající z alespoň dvou tranzistorů s navzájem se doplňující polaritou zapojených na společné sběrné elektrodě, ovládacích prvků tranzistorů pro generování ovládacího signálu pro mřížky těchto tranzistorů, výstupní linky propojené se zdroji těchto tranzistorů, podle vynálezu, jehož podstata spočívá vtom, že ovládací prvky zahrnují vyrovnávací okruh, pro uzpůsobení ovládacího signálu napájený zdrojem vysokého potenciálu a zdrojem referenčního potenciálu, přičemž zdrojem referenčního potenciálu je výstupní linka. Jednou z prvních výhod vynálezu je, že má pouze jeden ovládací zdroj mřížek, čímž se vyloučí problémy při přeměně. Problémy se špičkami proudu ’ ’ » W « » » * * φ Φ » » φ φ φ · φφφ • «··» Φ β φφ φ Β
Τ · · · φ ««φφ J ·*· φφ ♦* φφφφ φφ φφ jsou už jen velmi malé nebo žádné, Z tohoto důvodu jsou ztráty výrazné snížené, aniž by docházelo k deformacím, jak je tomu v případě vkládání mrtvého času.
Protože ztráty jsou výrazně snížené, je možné předpokládat široký okruh použití tohoto vynálezu pro dosažení velmi vysokých výkonů a za připojení zařízení formou modulů nebo hybridních okruhů malého rozměru, a tedy velkého poměru výkonnosti k objemu s vyššími dynamickými vlastnostmi. Další výhodou vynálezu je, že nabízí prostředky ovládání, které tvoří ovládací zdroj mřížek a tranzistorů, aniž by bylo nutné použít izolační transformátor. Důsledkem je, že už neexistují omezení daná používáním izolačního transformátoru a je možný neomezený zdvih cyklického poměru.
Ve výhodném provedení obsahuje modulátor šířky impulsu, pro přeměnu vstupního signálu na signál s modulovanou šířkou impulsu, využitelného ovládacími prvky.
V dalším výhodném provedení obsahují ovládací prvky obsahují translátor šířky impulsu sestávající z komparátoru napojeného na vstupu na translátor šířky impulsu, takže jeho reverzní vstup přijímá signál s modulovanou šířkou impulsu a jeho nereverzní vstup přijímá reverzní signál s modulovanou šířkou impulsu signálu, a je na výstupu připojený na vstup vyrovnávacího okruhu.
V jiném výhodném provedení má komparátor zdroj vysokého potenciálu tvořený zdrojem vysokého potenciálu a zdrojem nízkého potenciálu tvořeného výstupní linkou.
V dalším výhodném provedení obsahují ovládací prvky na výstupu polarizační síť připojenou na výstupu na generátor napětí s konstantním proudem a s mřížkami tranzistorů.
V jiném výhodném provedení je spojení mezi mřížkami tranzistorů na výstupu polarizační sítě provedeno prostřednictvím sítě pro adaptaci úrovně.
V dalším výhodném provedení je obsažen filtr pro filtraci výstupního signálu.
Vynález se týká rovněž výkonového zesilovače s ořezáním průběhu signálu s napětím, integrujícího okruh podle vynálezu.
Přehled obrázků na výkrese
Vynález bude dále přiblížen pomocí výkresu, na kterém obr.1 představuje schéma s obecným uspořádáním elektronického okruhu podle vynálezu a obr.2 znázorňuje výhodné provedení zapojení elektronického okruhu podle vynálezu.
· 0 0 0 ·«♦« 00 0*
Příklady provedení vynálezu
Zesilovač pro který je navrhován okruh podle vynálezu je zařazen do třídy D, tedy somezením napěťového signálu. Znázorněný elektronický okruh zobr.1 obsahuje nejméně dva tranzistory, zajišťující přeměnu úrovně vstupního signálu.
Přestože se jedná zejména o tranzistory s pólovým účinkem podle technologie MOS {Metal Oxid Silicium), vynález není v tomto směru omezen na tuto aplikaci a lze použít jiné typy tranzistorů (např. dvoupólové, typu IGBT, nebo např. kvantové).
Dále je popsán výhodný způsob provedení, kde se jedná o tranzistory s pólovým účinkem podle technologie MOS, které jsou dále nazývané jako MOSFET.
Způsobem známým z oblasti zesilovačů ve třídě D je signál určený k zesílení vstupuje do okruhu na úrovni modulátoru 1 šířky impulsu.
Jak je znázorněno na obrázku 1, modulátor 1 generuje kvadratický signál s modulovanou šířkou impulsu (signál s MŠI).
V případě tohoto vynálezu tvoří signál s modulovanou šířkou impulsu MŠI a jeho doplňkový signál MŠI' získaný běžnými prostředky a ty tvoří vstupní veličiny do ovládacích prvků 2.
Na obr.1 je schématicky znázorněno, že díky signálům s MŠI a doplňkovým signálem s MŠI' a díky napájení horního potenciálu Ví a spodního potenciálu V2 tvoří ovládači prostředky 2 bázi pro výstup ovládacího signálu 13.
Ovládací signál 13 zajišťuje ovládání mřížek obou tranzistorů označených 4 a 5.
Je také možné, aby pasivní síť 3 propojila obě mřížky, aby se provedla adaptace úrovně.
Tranzistory 4,5 mají vzájemně opačnou polaritu.
V případě technologie MOSFET je jeden tranzistor typu Canal N 4, druhý typu Canal P 5.
Výkonové napájení je tvořeno mezi horním potenciálem Vp připojeným na sběrnou elektrodu tranzistoru 4 a uzemněním G, připojeným na sběrnou elektrodu tranzistoru 5.
Na výstupu je vhodné umístit filtr 6. Při audio aplikaci se běžně jedná např. o kapacitně-indukční filtr s dolní propustí.
Podle tohoto vynálezu je signál 13 jediný signál pro ovládání mřížek tranzistorů 4 a 5. Takto se řeši výše uvedené problémy špiček při přeměně.
• ·· · · • « • ·
Výstupní linka 14 může být připojena na zdroje tranzistorů 4 a 5. To je vidět na schéma podle obr.2.
Výstupní signál vytvořený touto výstupní linkou je označen na obrázku 1 výrazem out.
Dále se budeme podrobněji věnovat jinému způsobu provedení vynálezu znázorněného na obrázku 2.
Je zde znázorněn výhodný způsob provedení ovládacích prvků 2.
Mezi ovládacími prvky 2 umožňuje vyrovnávací okruh W vytvoření kompatibilního ovládacího signálu.
Na vstupu je přijímán signál s modulovanou šířkou impulsu. Jeho napájení zajišťuje zdroj vysokého potenciálu V/ a referenčního potenciálu.
Způsobem charakteristickým pro vynález je referenční potenciál umístěn na výstupní lince 14. Vyrovnávací okruh 10 je tedy propojen s uzlem NI společným oběma zdrojům tranzistorů 4 a 5.
Na výstupu z vyrovnávacího okruhu 10 se nachází polarizační síť 12. Ta umožňuje stanovit bod statického fungování okruhu.
Na výstupu spojuje uzel N2 mřížky tranzistorů 4 a 5. Generátor 11 dodává elektrický signál s konstantním proudem a umísťuje nízký potenciál V2 ovládacího napájení. Další výhoda zde navrhovaného okruhu podle výhodného provedení spočívá v použití translátoru hladiny zvláštní konstrukce.
Za tímto účelem budou ovládací prostředky 2 obsahovat před vyrovnávacím okruhem 10 komparátor 9 tak, jak je zapojen na obrázku 2.
Jak je znázorněno, napájení komparátoru 9 bude podobné nebo odvozené od napájení vyrovnávacího okruhu 10, mezi vysokým potenciálem V] a referenčním potenciálem tvořeným výstupní linkou 14.
Reverzní a nereverzní vstupy komparátoru přijímají jeden po druhém signály s modulovanou šířkou impulsu MŠI a doplňkový MŠI’.
Použití takové sítě pro vytváření translace úrovně je výhodné oproti použití izolačního transformátoru, protože umožňuje neomezený zdvih cyklického poměru.
Okruh podle vynálezu a zesilovač, který je s ním spojen, mohou mít podstatně menší rozměry než nabízené možnosti přeměny.
Obrázek 2 znázorňuje také jak je zde proveden filtr 6.
··· · «
Průmyslová využitelnost
Vynález najde uplatnění zejména v oblasti přeměny elektrických signálů. Zesilovače zvukových signálů vysoké spolehlivosti bude možný při použití tohoto vynálezu i pro ovládání různých elektrických zařízení, zejména pro motory robotů.
Claims (8)
- PATENTOVÉ NÁROKY1. Elektronický okruh pro konverzi signálu ze vstupního elektrického signálu , sestávající z alespoň dvou tranzistorů s navzájem se doplňující polaritou zapojených na společné sběrné elektrodě, ovládacích prvků (2) tranzistorů pro generování ovládacího signálu (13) pro mřížky těchto tranzistorů, výstupní linky (14) propojené se zdroji těchto tranzistorů, vyznačující se tím, že ovládací prvky (2) zahrnují vyrovnávací okruh (10), pro uzpůsobení ovládacího signálu, napájený zdrojem vysokého potenciálu (V^ a zdrojem referenčního potenciálu, přičemž zdrojem referenčního potenciálu je výstupní linka (14).
- 2. Elektronický okruh podle nároku 1 vyznačující se tím, že obsahuje modulátor (1) šířky impulsu, pro přeměnu vstupního signálu na signál s modulovanou šířkou impulsu, využitelného ovládacími prvky (2).
- 3. Elektronický okruh podle jednoho z nároků 1 nebo 2, vyznačující se tím, že ovládací prvky obsahují translátor šířky impulsu (1) sestávající z komparátoru (9) napojeného na vstupu na translátor šířky impulsu (1), takže jeho reverzní vstup přijímá signál s modulovanou šířkou impulsu a jeho nereverzní vstup přijímá reverzní signál s modulovanou šířkou impulsu signálu, a je na výstupu připojený na vstup vyrovnávacího okruhu (10).
- 4. Elektronický okruh podle nároku 3, vyznačující se tím, že komparátor (9) má zdroj vysokého potenciálu tvořený zdrojem vysokého potenciálu Ví a zdrojem nízkého potenciálu tvořeného výstupní linkou (14).
- 5. Elektronický okruh podle některého z nároků 1 až 4, vyznačující se tím, že ovládací prvky obsahují na výstupu polarizační síť (12) připojenou na výstupu na generátor (11) napětí s konstantním proudem a s mřížkami tranzistorů.
- 6. Elektronický okruh podle nároku 5, vyznačující se tím, že spojení mezi mřížkami tranzistorů na výstupu polarizační sítě (12) je provedeno prostřednictvím sítě (3) pro adaptaci úrovně.« *4 · · · ·«·· g 444 ·· »· ««·* Μ ··
- 7. Elektronický okruh podle některého z nároků 1 až 6, vyznačující se tím, že obsahuje filtr (6) pro filtraci výstupního signálu.
- 8. Výkonový zesilovač pro omezení napěťového signálu vyznačující se tím, že v něm je integrován elektronický okruh podle některého z nároků 1 až 7.'/ I
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR0009818A FR2812478B1 (fr) | 2000-07-27 | 2000-07-27 | Circuit electronique de conversion d'un signal et amplificateur integrant ledit circuit |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CZ2003113A3 true CZ2003113A3 (cs) | 2003-06-18 |
Family
ID=8852952
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CZ2003113A CZ2003113A3 (cs) | 2000-07-27 | 2001-07-26 | Elektronický okruh pro konverzi signálu a zesilovač, v němž je tento okruh integrován |
Country Status (18)
| Country | Link |
|---|---|
| US (1) | US6856193B2 (cs) |
| EP (1) | EP1303909B1 (cs) |
| JP (1) | JP2004505533A (cs) |
| KR (1) | KR20030024812A (cs) |
| CN (1) | CN100542014C (cs) |
| AT (1) | ATE283575T1 (cs) |
| AU (1) | AU2001279914A1 (cs) |
| BR (1) | BR0112520A (cs) |
| CA (1) | CA2416329A1 (cs) |
| CZ (1) | CZ2003113A3 (cs) |
| DE (1) | DE60107432T2 (cs) |
| FR (1) | FR2812478B1 (cs) |
| HU (1) | HUP0302936A2 (cs) |
| IL (1) | IL153684A0 (cs) |
| MX (1) | MXPA02012960A (cs) |
| PL (1) | PL359504A1 (cs) |
| RU (1) | RU2254669C2 (cs) |
| WO (1) | WO2002011280A1 (cs) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP1612934B1 (en) | 2004-06-29 | 2018-07-25 | Lantiq Beteiligungs-GmbH & Co.KG | Class d-amplifier |
| US7633336B2 (en) * | 2007-08-24 | 2009-12-15 | Texas Instruments Incorporated | Audio amplifier and methods of generating audio signals |
| US8217718B2 (en) | 2010-09-17 | 2012-07-10 | Harman International Industries, Incorporated | Highly efficient class-D amplifier |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6017167B2 (ja) * | 1978-05-23 | 1985-05-01 | ソニー株式会社 | パルス巾変調信号増幅回路 |
| US4326170A (en) * | 1980-06-09 | 1982-04-20 | Siemens Corporation | High power and/or high voltage switching operational amplifier |
| JPS5967719A (ja) * | 1982-10-09 | 1984-04-17 | Nippon Gakki Seizo Kk | パルス幅変調回路 |
| SU1713084A1 (ru) * | 1989-05-22 | 1992-02-15 | Даугавпилсское высшее военное авиационное инженерное училище им.Яна Фабрициуса | Усилитель |
| JP3130919B2 (ja) * | 1990-11-06 | 2001-01-31 | 三菱電機株式会社 | パルス幅変調増幅器 |
| JPH06303049A (ja) * | 1993-04-14 | 1994-10-28 | Mitsubishi Electric Corp | Pwm増幅器 |
| US6156487A (en) * | 1998-10-23 | 2000-12-05 | Matsushita-Kotobuki Electronics Industries, Ltd. | Top surface imaging technique for top pole tip width control in magnetoresistive read/write head processing |
| US6229389B1 (en) * | 1998-11-18 | 2001-05-08 | Intersil Corporation | Class D modulator with peak current limit and load impedance sensing circuits |
| US6294954B1 (en) * | 1999-09-23 | 2001-09-25 | Audiologic, Incorporated | Adaptive dead time control for switching circuits |
| KR100809241B1 (ko) * | 2000-05-25 | 2008-02-29 | 엔엑스피 비 브이 | 푸쉬-풀 증폭기 및 pwm 리미터 |
| US6476673B2 (en) * | 2000-07-12 | 2002-11-05 | Monolithic Power Systems, Inc. | Class D audio amplifier |
-
2000
- 2000-07-27 FR FR0009818A patent/FR2812478B1/fr not_active Expired - Fee Related
-
2001
- 2001-07-26 KR KR10-2003-7001212A patent/KR20030024812A/ko not_active Withdrawn
- 2001-07-26 AU AU2001279914A patent/AU2001279914A1/en not_active Abandoned
- 2001-07-26 WO PCT/FR2001/002444 patent/WO2002011280A1/fr not_active Ceased
- 2001-07-26 HU HU0302936A patent/HUP0302936A2/hu unknown
- 2001-07-26 CA CA002416329A patent/CA2416329A1/fr not_active Abandoned
- 2001-07-26 JP JP2002515697A patent/JP2004505533A/ja active Pending
- 2001-07-26 CZ CZ2003113A patent/CZ2003113A3/cs unknown
- 2001-07-26 US US10/333,064 patent/US6856193B2/en not_active Expired - Fee Related
- 2001-07-26 AT AT01958182T patent/ATE283575T1/de not_active IP Right Cessation
- 2001-07-26 CN CNB018133010A patent/CN100542014C/zh not_active Expired - Fee Related
- 2001-07-26 IL IL15368401A patent/IL153684A0/xx not_active IP Right Cessation
- 2001-07-26 DE DE60107432T patent/DE60107432T2/de not_active Expired - Lifetime
- 2001-07-26 RU RU2003105462/09A patent/RU2254669C2/ru not_active IP Right Cessation
- 2001-07-26 EP EP01958182A patent/EP1303909B1/fr not_active Expired - Lifetime
- 2001-07-26 PL PL01359504A patent/PL359504A1/xx unknown
- 2001-07-26 MX MXPA02012960A patent/MXPA02012960A/es active IP Right Grant
- 2001-07-26 BR BR0112520-6A patent/BR0112520A/pt not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| CA2416329A1 (fr) | 2002-02-07 |
| FR2812478B1 (fr) | 2003-01-10 |
| IL153684A0 (en) | 2003-07-06 |
| JP2004505533A (ja) | 2004-02-19 |
| DE60107432T2 (de) | 2006-03-23 |
| WO2002011280A1 (fr) | 2002-02-07 |
| CN100542014C (zh) | 2009-09-16 |
| EP1303909B1 (fr) | 2004-11-24 |
| US20040027196A1 (en) | 2004-02-12 |
| WO2002011280A8 (fr) | 2002-04-04 |
| KR20030024812A (ko) | 2003-03-26 |
| EP1303909A1 (fr) | 2003-04-23 |
| FR2812478A1 (fr) | 2002-02-01 |
| CN1444795A (zh) | 2003-09-24 |
| DE60107432D1 (de) | 2004-12-30 |
| MXPA02012960A (es) | 2004-07-30 |
| ATE283575T1 (de) | 2004-12-15 |
| AU2001279914A1 (en) | 2002-02-13 |
| US6856193B2 (en) | 2005-02-15 |
| PL359504A1 (en) | 2004-08-23 |
| BR0112520A (pt) | 2003-09-09 |
| HUP0302936A2 (en) | 2003-12-29 |
| RU2254669C2 (ru) | 2005-06-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN207706136U (zh) | 通信系统及跨阻放大器 | |
| JP2012522410A (ja) | カスコード回路を有するスイッチング装置 | |
| MY125328A (en) | Cascode signal driver with low harmonic content. | |
| US6633191B2 (en) | Clock buffer with DC offset suppression | |
| KR102431919B1 (ko) | 스위칭 가능한 전류 바이어스 회로를 갖는 증폭기 | |
| KR100306051B1 (ko) | 3치출력회로 | |
| JP3818546B2 (ja) | 電流モード・アナログ信号マルチプレクサ | |
| JP2006174457A (ja) | 低電圧差動信号の駆動回路及び制御方法 | |
| CZ2003113A3 (cs) | Elektronický okruh pro konverzi signálu a zesilovač, v němž je tento okruh integrován | |
| US7068097B2 (en) | High frequency high power H-bridge power amplifier | |
| JP2773043B2 (ja) | 広帯域信号結合装置 | |
| US20200112317A1 (en) | Resistive dac with summing junction switches, current output reference, and output routing methods | |
| WO1985002072A1 (en) | High efficiency igfet operational amplifier | |
| KR940003086B1 (ko) | D/a 컨버터 | |
| US6975100B2 (en) | Circuit arrangement for regulating the duty cycle of electrical signal | |
| US20040189375A1 (en) | Programmable linear-in-dB or linear bias current source and methods to implement current reduction in a PA driver with built-in current steering VGA | |
| JP2002532933A (ja) | 信号を増幅する装置 | |
| KR970010285B1 (en) | Current mirror amplifier of insulated gate field effect transistor with nest cascode input/output stage | |
| EP1518322B1 (en) | Fast cascaded class ab output stage with fet devices | |
| EP2670101B1 (en) | A method for pulse width modulation of a signal | |
| JPH0318119A (ja) | 相補形金属酸化物半導体トランスレータ | |
| TW201112615A (en) | Mixer circuit | |
| US6229396B1 (en) | Controlled impedance transformer line driver | |
| JP3779537B2 (ja) | デジタル増幅器 | |
| JPS6072405A (ja) | 線形増幅器出力段回路 |