FR2537814A1 - Circuit de traitement de signaux videofrequence - Google Patents
Circuit de traitement de signaux videofrequence Download PDFInfo
- Publication number
- FR2537814A1 FR2537814A1 FR8319599A FR8319599A FR2537814A1 FR 2537814 A1 FR2537814 A1 FR 2537814A1 FR 8319599 A FR8319599 A FR 8319599A FR 8319599 A FR8319599 A FR 8319599A FR 2537814 A1 FR2537814 A1 FR 2537814A1
- Authority
- FR
- France
- Prior art keywords
- transistor
- signal
- differential amplifier
- source
- synchronization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 15
- 230000008878 coupling Effects 0.000 claims description 8
- 238000010168 coupling process Methods 0.000 claims description 8
- 238000005859 coupling reaction Methods 0.000 claims description 8
- 239000002131 composite material Substances 0.000 claims description 7
- 238000000926 separation method Methods 0.000 claims description 3
- 238000011144 upstream manufacturing Methods 0.000 claims 1
- 230000000694 effects Effects 0.000 abstract 1
- 230000001360 synchronised effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 5
- 238000000034 method Methods 0.000 description 2
- 238000005070 sampling Methods 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 230000003313 weakening effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/16—Circuitry for reinsertion of DC and slowly varying components of signal; Circuitry for preservation of black or white level
- H04N5/18—Circuitry for reinsertion of DC and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
- H04N5/185—Circuitry for reinsertion of DC and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit for the black level
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
- Synchronizing For Television (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
CIRCUIT DE TRAITEMENT DE SIGNAUX VIDEO COMPOSITES COMPORTANT UN CIRCUIT DE CALAGE A UN NIVEAU DE REFERENCE. LE CIRCUIT DE CALAGE COMPREND UN CONDENSATEUR DE COUPLAGE 12 REUNISSANT LA SOURCE 15 DES SIGNAUX VIDEO COMPOSITES PRESENTANT UNE RESISTANCE INTERNE 16, A L'ENTREE D'UN AMPLIFICATEUR DIFFERENTIEL 18, EGALEMENT RELIEE A L'EMETTEUR D'UN TRANSISTOR 19 DONT LA BASE EST POLARISEE PAR UNE TENSION DE REFERENCE V DE FACON A CHARGER LE CONDENSATEUR 12 A UNE TENSION CONTINUE, LORSQUE SA TENSION EMETTEUR DEVIENT INFERIEURE A LA TENSION DE REFERENCEV. LA CHARGE 20, 22 DE L'AMPLIFICATEUR DIFFERENTIEL 18 EST COMPOSEE DE DEUX RESISTANCES 20, 22 EN SERIE, DONT LA PREMIERE 20 CONSTITUE EGALEMENT LA RESISTANCE COLLECTEUR DU TRANSISTOR 19 QUI CONDUIT AU COURS DES IMPULSIONS DE SYNCHRONISATION ET DONT LE COURANT COLLECTEUR I Y PROVOQUE UNE CHUTE DE TENSION -RI QUI S'AJOUTE AU SIGNAL DE SORTIE POUR COMPENSER LA PERTE D'AMPLITUDE DES IMPULSIONS DE SYNCHRONISATION, DUE A LA RESISTANCE INTERNE 16 DE LA SOURCE 15.
Description
CIRCUIT DE TRAITEMENT DE SIGNAUX VIDEOFREQUENCE.
La présente invention se rapporte à un circuit de traitement de signaux vidéofréquence. Elle se rapporte plus particulièrement à un circuit du type comprenant un circuit de calage du signal à un niveau de référence, qui est composé d'une diode de calage, d'une source de tension de référence et d'un condensateur de couplage montée en série avec une source de signaux vidéo pour caler les crêtes des signaux de synchronisation à un niveau fixe prédéterminé.
Par calage, on comprend dans ce qui précède et suit, la mise à un niveau continu déterminé de l'une des crêtes d'un signal impulsionnel, qui est appelé "clamping" en anglais.
Comme l'on sait, un signal vidéo composite se compose-d'un signal de luminance, d'une sous-porteuse modulée par deux signaux de chrominance, d'un signal de supression (dit "blanking" en anglais), et d'un signal de synchronisation. Ce signal composite est traité dans plusieurs étages différents. Entre autres, le signal vidéo composite est appliqué à un étage qui traite le signal de synchronisation et qui assure la production du signal de commande nécessaire pour le balayage. Cet étage fait partie d'un circuit intégré qui comprend également un étage de séparation des signaux de synchronisation, ainsi qu'un oscillateur horizontal, et également un comparateur de phase destiné à commander l'oscillateur pour qu'il produise des signaux de balayage asservis en fréquence et en phase.Les récepteurs de télévision les plus récents offrent la possibilité de leur raccorder différents types de sources de signaux vidéo, telles que par exemple un tuner, un magnétoscope ou une caméra vidéo. Ces sources peuvent être reliées aux divers étages de traitement ultérieurs au moyen d'un commutateur vidéo. Or, on rencontre maintenant une difficulté dûe au fait que le rapport impulsion/signal (c'est-à-dire le rapport entre les amplitudes des impulsions de synchronisation et celle des signaux de luminance) est perturbé du fait que les résistances internes des différentes sources connectées ne sont pas les mêmes. Or, le circuit destiné à traiter les impulsions de synchronisation nécessite un rapport impulsion/signal constant.
Une simple amplification du signal avant de l'appliquer à l'étage concerné ne permet pas d'améliorer le rapport impulsion/signal et, par conséquent, l'étage de séparation ne saurait traiter les impulsions comme il convient.
La publication GB - A - 2 084 839 décrit un dispositif qui utilise un circuit d'échantillonnage. Toutefois, un tel dispositif n'est utilisable dans le cas où les impulsions de synchronisation sont prélevées en aval du commutateur associé aux différentes sources de signaux car le circuit d'échantillonnage ne saurait compenser les différences entre les résistances internes respectives de ces sources de signaux.
Dans la publication DE - B - 26 45 534, on a décrit un circuit de calage dans lequel un niveau de référence est fixé au moyen d'un réglage manuel d'une résistance variable. Toutefois, il ne s'agit pas, dans ce cas, d'une adaptation automatique aux différentes résistances internes de plusieurs sources de signaux pouvant être branchées sur une entrée vidéofréquence.
En conséquence, la présente invention a pour objet d'augmenter à nouveau ce rapport impulsion/signal, indépendamment de la nature de la source de signaux connectée et de sa résistance interne, de sorte que le circuit de traitement d'impulsions qui suit, peut sans erreur procéder à la séparation des impulsions de synchronisation.
Suivant l'invention, un circuit de traitement de signaux vidéofréquence provenant d'une source de signaux à résistance interne déterminée, qui comprend un condensateur de couplage et un circuit de calage des crêtes négatives des impulsions de synchronisation à un niveau de référence déterminé à l'aide d'une diode de calage dont la cathode est reliée au condensateur et dont l'anode est reliée à une source de tension de référence, est principalement caractérisé en ce que la diode de calage est constitué par la jonction base-émetteur d'un premier transistor dont le collecteur est relié à la résistance de charge d'un amplificateur différentiel amplifiant-le signal calé, de telle sorte que son courant collecteur y provoque, au cours des crêtes négatives des impulsions de synchronisation, une chute de tension supplémentaire qui, superposée au signal amplifié, compense les pertes d'amplitude de ces impulsions, dûes à la résistance interne de la source.
L'invention sera mieux comprise et d'autres de ses objets, caractéristiques et avantages ressortiront de la description qui suit et des dessins annexés s'y rapportant, donnés à titre d'exemple, sur lesquels:
- la figure 1 montre un circuit de calage classique,
- la figure 2 illustre par un schéma synoptique la possibilité de connecter différentes sources de signaux à un récepteur de télévision,
- la figure 3 représente un mode de réalisation d'un circuit de traitement selon l'invention, et,
- la figure 4 montre des diagrammes destinés à mieux faire comprendre le fonctionnement du circuit de la figure 3.
- la figure 1 montre un circuit de calage classique,
- la figure 2 illustre par un schéma synoptique la possibilité de connecter différentes sources de signaux à un récepteur de télévision,
- la figure 3 représente un mode de réalisation d'un circuit de traitement selon l'invention, et,
- la figure 4 montre des diagrammes destinés à mieux faire comprendre le fonctionnement du circuit de la figure 3.
La figure 1 représente un circuit de calage ("clamping") classique à l'aide duquel les crêtes des impulsions de synchronisation du signal appliqué à l'entrée 1 sont calées à un niveau de tension prédéterminé qui est donné par la tension de référence Vref, déduction faite de la chute de tension directe Vbe à travers la diode de calage 2 qui ne conduit qu'au cours des brèves intervalles des crêtes négatives correspondant à celles des impulsions de synchronisation, en provoquant un courant I qui charge le condensateur de couplage 3 à une tension sensiblement égale à Vref - Vbed Comme le courant I chargeant le condensateur 3 parcourt -également la résistance interne 5 de valeur Ri, de la source des signaux vidéo composites 4, il s'y développe une chute de tension qui réduit également l'amplitude des impulsions de synchronisation.La chute de tension aux bornes de la résistance interne Ri (5) s'ajoute donc au niveau de calage qui devient alors supérieur à celui désiré. Ce calage est fonction de la valeur Ri de la résistance interne 5. Or, étant donné que les différentes sources de signaux ont des valeurs Ri différentes, il en résulte une différence entre les niveaux de calage respectifs qui leur correspondent, de telle sorte que l'étage séparateur de synchronisation du circuit intégré fournira des impulsions de synchronisation d'amplitudes différentes suivant les valeurs des résistances internes respectives des sources 4.
La figure 2 est un schéma synoptique montrant la manière dont les différentes sources de signaux telles que, par exemple, un tuner 6, un magnétoscope 7 et une caméra 8, peuvent être connectes aux circuits de synchronisation (I) 11, aux circuits de chrominance ou de couleurs (C) 12, et aux circuits de luminance (V) 13 du récepteur de télévision 14 par l'intermédiaire d'un commutateur vidéo 10 dont les entrées sont alimentées au moyen d'une prise péritélévision ou d'un connecteur normalisé SCART 9.
La figure 3 est un schéma de principe d'un mode de réalisation du circuit de traitement du signal vidéofréquence, selon l'invention.
Un tel circuit, nécessaire pour chaque source de signaux distincte, permet d'éliminer les inconvénients précités de la manière qui sera décrite ci-après.
La source de signaux vidéofréquence 15 présentant une résistance interne 16 de valeur Ri, est réunie à travers un condensateur de couplage 17 qui devra stocker la charge correspondant au niveau de calage, à l'entrée d'amplificateur différentiel 18. Le niveau de calage est engendré à l'aide d'une tension de référence Vref appliquée à la base d'un premier transistor 19 dont l'émetteur est relié à l'entrée de l'amplificateur 18. L'émetteur du transistor 19, qui n'est conducteur que pendant les impulsions de synchronisation de polarité négative, fournit à la jonction de l'entrée de l'amplificateur 18 et du condensateur 12, une tension de calage égale à la différence entre la tension de référence Vref et la chute de tension directe à travers la jonction base-émetteur Vbe du transistor NPN 19, c'est-à-dire une tension égale à Vref - Vbe Le collecteur du transistor 19 est réuni par l'intermédiaire d'une première résistance 20 de valeur RM au pôle positif VCC de la source de tension d'alimentation continue dont le pôle négatif est relié à la masse. La première résistance 20 fait partie de la résistance de charge 20 - 22 de l'amplificateur différentiel 18.Cet amplificateur différentiel 18 est du type à couplage par émetteur et il comporte un second transistor NPN 25 et un troisième transistor NPN 21 dont les émetteurs sont respectivement reliés par l'intermédiaire de deux résistances 24 et 23 de même valeur R1, à l'une des bornes d'une source de courant constant 26 (miroir de courant, par exemple) dont l'autre borne est reliée à la masse. La base du second transistor 25 qui constitue l'entrée de l'amplificateur 18 est reliée au condensateur 12 et à- I'émetteur du premier transistor 19.Le collecteur du second transistor 25 est directement relié au pole positif Vcc. Le collecteur du troisième transistor 21 constituant la sortie 27 de l'amplificateur 18, est reliée à l'une des bornes d'une seconde résistance 22 de valeur R2, dont l'autre borne est reliée à la jonction de la première résistance 20 et du collecteur du premier transistor 19. La résistance collecteur du troisième transistor 21 est donc composée de deux résistances 20 et 22 en série La base du troisième transistor 21 est polarisée au moyen d'une source de tension constante fournissant une tension égale à Vref - Vbe > ctest-à-dire au niveau de calage désiré.
On expliquera maintenant le fonctionnement de ce montage à l'aide de la figure 4.
C'est l'émetteur du transistor 19 qui fournit le niveau de calage représenté sur la figure 4 a. On remarque que l'impulsion de synchronisation a été "écrasée" ou ébasée, c'est-à-dire que le rapport des amplitudes respectives de l'impulsion de synchronisation et du signal de luminance a été diminué. Ceci est la conséquence de la résistance interne 16 de la source du signal 15. Le but du circuit de la figure 3 est de restituer sensiblement le rapport impulsion/signal initial, c'est-à-dire de compenser la diminution de l'amplitude des impulsions sans pour autant modifier celle du signal, afin qu'à la suite de cette restitution, il y ait à nouveau un rapport déterminé entre les amplitudes respectives des impulsions et du signal de luminance.Ceci est obtenu par le fait que, pendant la durée des impulsions de synchronisation, le transistor 19 est conducteur et, par conséquent, fait circuler dans sa résistance collecteur 20 un courant supplémentaire I qui engendre aux bornes de celle-ci une chute de tension supplémentaire RMI (voir figure 4b).
Cette chute de tension supplémentaire est superposée à la tension présente alors à la sortie 27 de l'amplificateur différentiel 18, de telle sorte qu'on y dispose un signal restauré (figure 4c). Autrement dit, la chute de tension -RMI s'ajoute au niveau des crêtes négatives des impulsions de synchronisation sans cette compensation.
Par un choix judicieux de la valeur RM de la résistance 20, on peut obtenir, en fonction de la résistance interne 16 de la source de signaux 15, une compensation exacte de la perte d'amplitude des impulsions. Ceci est le cas lorsqu'on dispose de RM = R2.Ri/Rl. Le cas échéant, on pourrait, par un dimensionnement judicieux de RM également obtenir une surcompensation de l'affaiblissement des impulsions.
Dans le schéma synoptique de la figure 2, un circuit de la figure 3 se trouve inséré entre chaque sortie de la prise ou du connecteur SCART 9 et chaque entrée du commutateur 10, de pré référence
Claims (3)
1. Circuit de traitement de signaux vidéo composites provenant d'au moins une source (15) ayant chacune une résistance interne (16) de valeur prédéterminée, qui comprend un condensateur de couplage (12) dont une borne est reliée à la sortie de la source (15), une diode de calage (19) dont la cathode est reliée à l'autre borne du condensateur (12) et dont l'anode est reliée à une source de tension de référence (Vref) afin de caler les crêtes négatives des impulsions de synchronisation qui la rendent conductrice à un niveau de référence correspondant, en chargeant le condensateur (12), caractérisé en ce que la diode (19) est constituée par la jonction base-émetteur du premier transistor (19) rendu conducteur au cours desdites impulsions de synchronisation, en ce qu'il comporte, en outre, un amplificateur différentiel (13) comprenant un second (25) et un troisième (21) transistor NPN dont les émetteurs sont respectivement réunis par l'intermédiaire de deux résistances (24 , 23) de même valeur à une source de courant constant (26) assurant le couplage entre les deux étages de cet ampli Eicateur (18), la jonction du condensateur (12) et de émetteur du premier transistor (19) étant reliés à la base du second transistor (25), et en ce que la résistance collecteur du troisième transistor (21) est composée de deux résistances (20 , 22) en série dont la jonction est reliée au collecteur du premier transistor (19) de telle sorte que le courant collecteur de celui-ci y provoque une chute de tension supplémentaire qui en s'ajoutant au signal transmis par l'amplificateur (18) au cours des impulsions de synchronisation, compense les pertes d'amplitude de celles-ci, dues à la résistance interne (16) de la source (15)
2.Circuit de traitement suivant la revendication 1, caractérisé en ce que, lorsque l'entrée vidéofréquence du récepteur de télévision qui alimente en parallèle une voie de luminance (13), une voie de chrominance (12) et un circuit de séparation des signaux de synchronisation (11), est alimentée sélectivement à travers un commutateur (10) -par plusieurs sour-ces de signaux vidéo composites (6 , 7 , 8) telles qu'un tuner (6), un magnétoscope (7) ou une caméra (8), un tel circuit est inséré entre la sortie de chacune des sources (6 , 7 , 8) et les entrées correspondants du commutateur (10).
3. Circuit de traitement de signaux vidéo composite qui comprend un circuit de calage composé d'une diode de calage (19), d'une source de tension de référence pour déterminer le niveau de calage et d'un condensateur de couplage (12) inséré en série entre une source de signaux (15) et la diode (19) afin de caler les crêtes négatives des impulsions de synchronisation à un niveau fixe prédéterminé, où, plusieurs sources de signaux (6 , 7, 8) ayant des résistances internes (16) différentes peuvent être connectées par un commutateur (10) aux voies de luminance (13) et de chrominance (12) et au séparateur des impulsions de synchronisation (11), caractérisé en ce que l'on prévoit en amont de chacune des entrées du commutateur (10), un amplificateur différentiel (18) dans lequel une partie de la résistance de charge (20 , 22) est constituée par une autre résistance (20) aux bornes de laquelle, pendant la durée des signaux de synchronisation, se produit une chute de tension, engendrée par un courant supplémentaire (I) résultant du fait que le collecteur d'un transistor (19) est relié à la jonction des résistances (20 , 22) montées en série, qui- constituent la résistance de charge de l'amplificateur différentiel (18), en ce que l'émetteur de ce transistor (19) est relié à la jonction de la base du transistor d'entrée (25) de l'amplificateur différentiel (18) et du condensateur de couplage (12) et en ce que la base du transistor (19) est polarisée par la tension de référence (Vref), de sorte que le trajet collecteurémetteur du transistor (19) fait circuler, pendant la durée des impulsions de synchronisation, un courant supplémentaire dans la résistance (20).
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19823245300 DE3245300C1 (de) | 1982-12-08 | 1982-12-08 | Schaltungsanordnung zur Verarbeitung von Videosignalen mit einer Klemmschaltung |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| FR2537814A1 true FR2537814A1 (fr) | 1984-06-15 |
| FR2537814B1 FR2537814B1 (fr) | 1988-05-13 |
Family
ID=6180043
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| FR8319599A Expired FR2537814B1 (fr) | 1982-12-08 | 1983-12-07 | Circuit de traitement de signaux videofrequence |
Country Status (4)
| Country | Link |
|---|---|
| JP (1) | JPS59132284A (fr) |
| DE (1) | DE3245300C1 (fr) |
| FR (1) | FR2537814B1 (fr) |
| NL (1) | NL192864C (fr) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6266464U (fr) * | 1985-10-17 | 1987-04-24 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2646742A1 (de) * | 1975-11-04 | 1977-05-12 | Mitsubishi Precision Co Ltd | Vorrichtung fuer die erzeugung von blaeschen in einer fluessigkeit |
| JPS56100584A (en) * | 1980-01-14 | 1981-08-12 | Matsushita Electric Ind Co Ltd | Processing device for chrominance components |
| JPS57152779A (en) * | 1981-03-18 | 1982-09-21 | Toshiba Corp | Synchronous signal clamping circuit for video signal |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2327691A1 (fr) * | 1975-10-10 | 1977-05-06 | Thomson Csf | Dispositif de stabilisation automatique du niveau des signaux video et emetteurs de television utilisant un tel dispositif |
| US4331981A (en) * | 1980-09-25 | 1982-05-25 | Rca Corporation | Linear high gain sampling amplifier |
-
1982
- 1982-12-08 DE DE19823245300 patent/DE3245300C1/de not_active Expired
-
1983
- 1983-12-07 NL NL8304229A patent/NL192864C/nl not_active IP Right Cessation
- 1983-12-07 FR FR8319599A patent/FR2537814B1/fr not_active Expired
- 1983-12-08 JP JP58230714A patent/JPS59132284A/ja active Granted
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2646742A1 (de) * | 1975-11-04 | 1977-05-12 | Mitsubishi Precision Co Ltd | Vorrichtung fuer die erzeugung von blaeschen in einer fluessigkeit |
| JPS56100584A (en) * | 1980-01-14 | 1981-08-12 | Matsushita Electric Ind Co Ltd | Processing device for chrominance components |
| JPS57152779A (en) * | 1981-03-18 | 1982-09-21 | Toshiba Corp | Synchronous signal clamping circuit for video signal |
Non-Patent Citations (2)
| Title |
|---|
| PATENT ABSTRACTS OF JAPAN, vol. 5, no. 176 (E-81)[848], 12 novembre 1981; & JP-A-56 100 584 (MATSUSHITA DENKI SANGYO K.K.) 12-08-1981 * |
| PATENT ABSTRACTS OF JAPAN, vol. 6, no. 254 (E-148)[1132], 14 décembre 1982; & JP-A-57 152 779 (TOKYO SHIBAURA DENKI K.K.) 21-09-1982 (Cat. A) * |
Also Published As
| Publication number | Publication date |
|---|---|
| FR2537814B1 (fr) | 1988-05-13 |
| NL192864B (nl) | 1997-11-03 |
| NL8304229A (nl) | 1984-07-02 |
| NL192864C (nl) | 1998-03-04 |
| JPS59132284A (ja) | 1984-07-30 |
| DE3245300C1 (de) | 1984-03-22 |
| JPH0229272B2 (fr) | 1990-06-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4402006A (en) | Image enhancer apparatus | |
| FR2551289A1 (fr) | Circuit de creusement dynamique non lineaire pour signaux video | |
| FR2596604A1 (fr) | Appareil de reglage automatique du gain dans le canal du son d'un systeme de traitement d'un signal video brouille | |
| FR2470502A1 (fr) | Circuit de traitement d'un signal video notamment pour un recepteur de television | |
| JP2869761B2 (ja) | ビデオ遷移の増強装置と増強方法 | |
| US4437124A (en) | Dynamic coring circuit | |
| FR2538656A1 (fr) | Procede et circuit d'asservissement en frequence et en phase d'un oscillateur local en television | |
| EP0159233A1 (fr) | Circuit de commande de commutation d'un transistor de puissance | |
| FR2497029A1 (fr) | Circuit amplificateur et circuit d'alimentation pour la tension de focalisation comportant un tel circuit amplificateur | |
| US4972266A (en) | Electric still camera | |
| FR2508265A1 (fr) | Circuit de desaccentuation video | |
| FR2530395A1 (fr) | Etage d'attaque a gain pouvant etre preetabli a la main pour un tube-image dans un systeme de reglage automatique de la polarisation du tube-image | |
| FR2537814A1 (fr) | Circuit de traitement de signaux videofrequence | |
| US2956118A (en) | Selective amplitude discriminatory circuit | |
| EP0710010A1 (fr) | Circuit vidéo à modulation de vitesse de spot | |
| FR2475835A1 (fr) | Circuit de reglage de la temperature de couleur | |
| EP0111980B1 (fr) | Procédé et dispositif pour aligner le niveau de noir d'un signal vidéofréquence | |
| FR2494943A1 (fr) | Circuit d'effacement video avec allure controlee de deseffacement | |
| EP0711034B1 (fr) | Dispositif de génération de fonctions de transfert définies par intervalles | |
| EP0004498A2 (fr) | Dispositif générateur de la tension de blocage d'un tube à rayons cathodiques et appareil récepteur de télévision en couleur comportant un tel dispositif | |
| FR2463556A1 (fr) | Circuit pour inhiber l'interference de frequence radio dans un recepteur de television | |
| FR2534762A1 (fr) | Systeme de reglage automatique de la polarisation d'un tube-image compense pour des dissimilarites de conduction des canons d'electrons du tube-image | |
| WO1994030005A1 (fr) | Dispositif d'extraction de synchronisation d'un signal video | |
| US5410364A (en) | Method and apparatus for removing AGC pulses and other undesirable signals from a video signal | |
| FR2470509A1 (fr) | Circuit de traitement du signal de chrominance d'un recepteur de television en couleurs |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| ST | Notification of lapse |