JP2000152257A - 撮像装置およびそれを備えるディジタルカメラ - Google Patents

撮像装置およびそれを備えるディジタルカメラ

Info

Publication number
JP2000152257A
JP2000152257A JP10328009A JP32800998A JP2000152257A JP 2000152257 A JP2000152257 A JP 2000152257A JP 10328009 A JP10328009 A JP 10328009A JP 32800998 A JP32800998 A JP 32800998A JP 2000152257 A JP2000152257 A JP 2000152257A
Authority
JP
Japan
Prior art keywords
pixel
block
color
pixel signals
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10328009A
Other languages
English (en)
Other versions
JP3545230B2 (ja
Inventor
Hiroyuki Ide
裕之 井手
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP32800998A priority Critical patent/JP3545230B2/ja
Priority to US09/441,233 priority patent/US6809770B1/en
Priority to KR1019990051014A priority patent/KR100564184B1/ko
Publication of JP2000152257A publication Critical patent/JP2000152257A/ja
Priority to US10/709,908 priority patent/US7535505B2/en
Application granted granted Critical
Publication of JP3545230B2 publication Critical patent/JP3545230B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
    • H04N5/772Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • H04N23/84Camera processing pipelines; Components thereof for processing colour signals
    • H04N23/843Demosaicing, e.g. interpolating colour pixel values
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/10Circuitry of solid-state image sensors [SSIS]; Control thereof for transforming different wavelengths into image signals
    • H04N25/11Arrangement of colour filter arrays [CFA]; Filter mosaics
    • H04N25/13Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements
    • H04N25/135Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements based on four or more different wavelength filter elements
    • H04N25/136Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements based on four or more different wavelength filter elements using complementary colours
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/73Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors using interline transfer [IT]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/745Circuitry for generating timing or clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Color Television Image Signal Generators (AREA)

Abstract

(57)【要約】 【構成】 補色フィルタには8ライン×4列の色ブロッ
クCB1が形成され、CCDイメージャには色ブロック
CB1に対応する画素ブロックPB1が形成される。色
ブロックCB1のそれぞれの列には、全種類の色成分つ
まりG,Mg,YeおよびCyが少なくとも1つずつ割
り当てられる。タイミングジェネレータは、全種類の色
成分が少なくとも1つずつ含まれるようにそれぞれの列
から画素信号を読み出し、読み出した画素信号を垂直方
向に転送する。タイミングジェネレータはまた、8ライ
ン分の垂直転送が完了する毎に、画素信号を水平方向に
転送する。各ブロックから読み出された画素信号は、ま
とめて出力される。 【効果】 同じブロックから読み出された画素信号をま
とめて水平転送するため、画素信号の出力に要する時間
を短縮することができる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、撮像装置に関し、特
にたとえばディジタルカメラに適用され、CCDイメー
ジャから複数の画素信号を間引き出力する、撮像装置に
関する。この発明はまた、上述の撮像装置を備える、デ
ィジタルカメラに関する。
【0002】
【従来の技術】図32を参照して、従来の撮像装置で
は、Ye,Cy,MgおよびGの色成分を持つ補色フィ
ルタがCCDイメージャの前面に装着され、2画素×8
ラインの画素ブロックからそれぞれの補色成分を含む画
素信号が読み出されていた。つまり、各画素ブロックの
第1ラインからGおよびMgの画素信号が読み出され、
第6ラインからYeおよびCyの画素信号が読み出され
ていた。なお、読み出された画素信号は補間処理を施さ
れ、この結果、各画素がすべての色成分をもつ間引き画
像信号が生成される。
【0003】
【発明が解決しようとする課題】しかし、このような従
来技術では、各画素ブロックに対して2回の水平転送が
必要となり、画素信号の出力に時間がかかるという問題
があった。このような問題は、間引き画像の解像度を向
上させるために各画素ブロックから読み出す画素信号を
増やすほど、顕著化していた。
【0004】それゆえに、この発明の主たる目的は、画
素信号の出力に要する時間を短縮できる、撮像装置を提
供することである。この発明の他の目的は、多くの画素
信号を短時間で出力することができる、撮像装置を提供
することである。この発明のその他の目的は、画像の生
成に要する時間を短縮できる、ディジタルカメラを提供
することである。
【0005】この発明のさらにその他の目的は、解像度
が向上した画像を短時間で生成することができる、ディ
ジタルカメラを提供することである。
【0006】
【課題を解決するための手段】第1の発明は、全種類の
色成分がそれぞれの列に少なくとも1つずつ割り当てら
れた色ブロックを持つ色フィルタ、色ブロックに対応す
る画素ブロックを持つインターライン方式のCCDイメ
ージャ、全種類の色成分を少なくとも1つずつ含むよう
に画素ブロックのそれぞれの列から画素信号を読み出す
読み出し手段、読み出し手段によって読み出された複数
の画素信号を垂直方向に転送する垂直転送手段、および
複数の画素信号をまとめて水平方向に転送する水平転送
手段を備える、撮像装置である。
【0007】第2の発明は、全種類の色成分がそれぞれ
の列に少なくとも1つずつ割り当てられた色ブロックを
持つ色フィルタ、色ブロックに対応する画素ブロックを
持つインターライン方式のCCDイメージャ、全種類の
色成分を少なくとも1つずつ含むように画素ブロックの
それぞれの列から画素信号を読み出す読み出し手段、読
み出し手段によって読み出された複数の画素信号を垂直
方向に転送する垂直転送手段、複数の画素信号をまとめ
て水平方向に転送する水平転送手段、およびCCDイメ
ージャから出力された画素信号に補間処理を施す補間手
段を備える、ディジタルカメラである。
【0008】
【作用】第1の発明では、色フィルタがインターライン
方式のCCDイメージャに装着される。色フィルタは、
全種類の色成分がそれぞれの列に少なくとも1つずつ割
り当てられた色ブロックを持ち、これに応じて各色ブロ
ックに対応する画素ブロックがCCDイメージャに形成
される。読み出し手段は、全種類の色成分を少なくとも
1つずつ持つように画素ブロックのそれぞれの列から画
素信号を読み出す。垂直転送手段は、読み出された画素
信号を垂直方向に転送し、水平転送手段は、各ブロック
に対応する画素信号をまとめて水平方向に転送する。
【0009】この発明のある局面では、水平転送手段
は、画素ブロックの垂直画素数に関連する垂直転送が完
了する毎に水平転送を行う。この発明のある実施例で
は、読み出し手段は、1つの画素ブロックから全種類の
色成分を1つずつ読み出す。また、この発明の他の実施
例では、色ブロックは同じ種類の色成分を同じ列に2つ
以上含み、読み出し手段は、1つの画素ブロックから全
種類の色成分を複数個ずつ読み出す。さらに、この発明
のその他の実施例では、色ブロックは異なる種類の色成
分を同じ列に含み、読み出し手段は、1つの画素ブロッ
クの同じ列から異なる種類の色成分を読み出す。
【0010】この発明の他の局面では、読み出し手段
は、読み出す画素を含むライン間の距離が均一となるよ
うに、各画素ブロックから複数の画素信号を読み出す。
この発明のその他の局面では、CCDイメージャは、読
み出しの対象となる画素信号を生成する複数の特定受光
素子、および特定受光素子に対応する特定垂直転送レジ
スタを含み、読み出し手段は、特定垂直転送レジスタに
対する電荷読み出しパルスを生成する。
【0011】この発明のさらにその他の局面では、色フ
ィルタは、全種類の色成分の一部を奇数ラインに持ち、
全種類の色成分の他の一部を偶数ラインに持つ。この発
明のある実施例では、G成分およびMg成分が奇数ライ
ンおよび偶数ラインの一方に1画素毎に交互に設けら
れ、Ye成分およびCy成分が奇数ラインおよび偶数ラ
インの他方に1画素毎に交互に設けられる。
【0012】第2の発明では、上述と同様にしてCCD
イメージャから出力された画素信号が、補間手段によっ
て補間処理を施される。この発明のある局面では、補間
手段からの出力に対応する画像がモニタに表示される。
【0013】
【発明の効果】第1の発明によれば、同じ画素ブロック
から読み出された複数の画素信号をまとめて水平転送す
るようにしたため、出力に要する時間を従来よりも短縮
できるか、または従来と同じ時間で多くの画素信号を出
力することができる。第2の発明によれば、1画面分の
間引き画像の生成に要する時間を従来よりも短縮できる
か、または従来と同じ時間で解像度の向上した間引き画
像を生成することができる。
【0014】この発明の上述の目的,その他の目的,特
徴および利点は、図面を参照して行う以下の実施例の詳
細な説明から一層明らかとなろう。
【0015】
【実施例】図1を参照して、この実施例のディジタルカ
メラ10は、光学レンズ12を含む。光学レンズ12を
経た被写体の光像は、撮像装置14に設けられたインタ
ーライン転送方式CCDイメージャ16に上下逆向きの
状態で照射される。CCDイメージャ16の受光面に
は、図2に示す補色フィルタ16aが装着され、各受光
素子(センサ)ではYe,Cy,MgおよびGのいずれ
かの色成分を持つ画素信号が生成される。
【0016】モニタ36にリアルタイムの動画像(スル
ー画像)を表示するカメラモードでは、タイミングジェ
ネレータ(TG)18は、画素信号の間引き読み出しを
行う。このため、特定の受光素子で生成された画素信号
だけがCCDイメージャ16から読み出され、CDS/
AGC回路24に与えられる。CDS/AGC回路24
では周知のノイズ除去およびレベル調整が施され、この
ような処理を施された画素信号が、A/D変換器26で
ディジタル信号である画素データに変換される。
【0017】画素データは、ディジタルクランプ回路2
8を介してメモリ30に格納され、その後読み出され
る。読み出された画素データは、直接およびラインメモ
リ32a〜32cを経て信号処理回路34aに入力され
る。信号処理回路34aは、このような画素データに補
間処理を施し、各画素が4つの色成分をすべて含む画素
データを生成する。信号処理回路34はまた、補間処理
が施された画素データにRGB変換およびYUV変換を
施し、これによって得られたYUVデータをモニタ36
に出力する。この結果、スルー画像がモニタ36に表示
される。
【0018】なお、オペレータによってシャッタボタン
(図示せず)が押されると、TG1はいわゆる全画素読
み出しを行う。この結果、カメラモードよりも解像度が
向上した静止画像が得られる。CCDイメージャ16に
は、図2に示す補色フィルタ16aが装着される。補色
フィルタ16aは、Ye,Cy,MgおよびGの色成分
を含み、これらの色成分はCCDイメージャ16の画素
にそれぞれ対応する。つまり、CCDイメージャ16の
各受光素子では、いずれか1つの色成分だけを持つ画素
信号が生成される。図2の補色フィルタ16aを水平方
向に眺めると、奇数ラインではGおよびMgが1画素毎
に交互に配置され、偶数ラインではYeおよびCyが1
画素毎に交互に配置される。また、補色フィルタ16a
を垂直方向に眺めると、奇数列にはGおよびYeが1画
素毎に交互に配置され、偶数列にはMgおよびCyが1
画素毎に交互に配置される。つまり、補色フィルタ16
aには、垂直方向2画素および水平方向2画素のマトリ
クス(2×2マトリクス)が複数形成される。このよう
な補色フィルタ16aが、CCDイメージャ16に装着
される。
【0019】図5を参照して、この実施例では、補色フ
ィルタ16aを8ライン×4列の色ブロックCB1の集
まりと考え、かつCCDイメージャ16を色ブロックC
B1に対応する画素ブロックPB1の集まりと考える。
各ブロックのそれぞれの列に全ての種類の色成分が少な
くとも1つずつ割り当てられ、このようなブロックに対
して、共通の処理が施される。具体的には、各ブロック
の1ライン目で1列目および2列目の画素信号が読み出
され、6ライン目で3列目および4列目の画素信号が読
み出される。読み出された画素信号はそれぞれ、G,M
g,YeおよびCyの色成分を有する。このような画素
信号が垂直方向に転送され、4つの画素信号が水平転送
レジスタに揃った時点で、まとめて水平方向に転送され
る。この結果、1回の水平転送によって、同じブロック
から得られたG,Mg,YeおよびCyの画素信号がC
CDイメージャ16から出力される。
【0020】図6(A)および図6(B)に示すよう
に、各受光素子には2つの垂直転送レジスタが割り当て
られる。各垂直転送レジスタには、駆動パルスV1a,
V1b,V2,V3a,V3bおよびV4のいずれか1
つが与えられる。これらの駆動パルスはすべて、TG1
8から出力された垂直転送パルスおよび電荷読み出しパ
ルスに基づいて、Vドライバ20によって生成される。
【0021】図6(A)から分かるように、1列目およ
び2列目のG/Mg画素については、一方の垂直転送レ
ジスタに駆動パルスV1aまたはV1bが与えられ、他
方の垂直転送レジスタに駆動パルスV2が与えられる。
1列目および2列目のYe/Cy画素については、一方
の垂直転送レジスタに駆動パルスV3aが与えられ、他
方の垂直転送レジスタに駆動パルスV4が与えられる。
駆動パルスV1aおよびV1bは選択的にG/Mg画素
に与えられる。この実施例において駆動パルスV1bが
与えられる画素は、各ブロックの1ライン目に限られ
る。なお、1列目および2列目では、駆動パルスV3b
が用いられることはない。
【0022】図6(B)を参照して、3列目および4列
目では、駆動パルスV1b以外の駆動パルスが所定の垂
直転送レジスタに与えられる。つまり、G/Mg画素の
一方の垂直転送レジスタに駆動パルスV1aが与えら
れ、他方の垂直転送レジスタに駆動パルスV2が与えら
れる。また、Ye/Cy画素の一方の垂直転送レジスタ
に駆動パルスV3aまたはV3bが与えられ、他方の垂
直転送レジスタに駆動パルスV4が与えられる。この実
施例では、3列目および4列目の6ライン目のYe/C
y画素が間引き読み出しの対象となるため、この6ライ
ン目の画素にのみ駆動パルスV3bが与えられる。
【0023】全画素読み出しおよび間引き読み出しを可
能とするために、第1列および第2列におけるG/Mg
画素の一方の垂直転送レジスタに2種類の駆動パルスV
1aおよびV1bが割り当てられ、第3列および第4列
におけるYe/Cy画素の一方の垂直転送レジスタに2
種類の駆動パルスV3aおよびV3bが割り当てられ
る。駆動パルスV1bおよびV3bは、間引き読み出し
の対象となるG/Mg画素およびYe/Cy画素にそれ
ぞれ割り当てられる。このように駆動パルスV1aおよ
びV1bならびに駆動パルスV3aおよびV3bを割り
当てる点は、以下の他の実施例でも同じである。
【0024】駆動パルスV1a,V1b,V2,V3
a,V3bおよびV4は、図7(A)に示すように変化
する。期間では、駆動パルスV3aおよびV3bがゼ
ロレベルをとり、残りの駆動パルスはすべて−レベルを
とる。期間では、駆動パルスV3bおよびV4がそれ
ぞれ+レベルおよびゼロレベルに変化する。この結果、
図7(B)に示すように、各ブロックの第3列および第
4列における第6ラインから、画素信号が読み出され
る。つまり、第6ラインの一方の垂直転送レジスタに電
荷が読み出され、読み出された電荷は第6ラインの2つ
の垂直転送レジスタに蓄積される。期間では、駆動パ
ルスV1a,V1bおよびV3bがゼロレベルに変化す
る。これによって、電荷の読み出しが中止されるととも
に、第6ラインから読み出された電荷が、第5ラインに
対応する一方の垂直転送レジスタにも蓄積される。
【0025】駆動パルスV1bは期間で+レベルとな
り、この結果、図7(B)に示すように、第1列および
第2列の第1ラインから画素信号が読み出される。つま
り、第1ラインに対応する一方の垂直転送レジスタに電
荷が読み出される。このとき、駆動パルスV3aおよび
V4はゼロレベルであるため、読み出された電荷は、第
2ラインに対応する2つの垂直転送レジスタにも蓄積さ
れる。期間になると駆動パルスV1bはゼロレベルと
なり、電荷の読み出しは中止される。このようにして第
1列および第2列の第1ラインならびに第3列および第
4列の第6ラインから読み出された画素信号は、期間
以降に個別に垂直転送される。なお、駆動パルスV1b
およびV3bは、TG18から出力される電荷読み出し
パルスがハイレベルとなったときに+レベルとなる。
【0026】各ブロックの垂直画素数に相当する距離の
垂直転送が完了する毎に、図4(B)に示す駆動パルス
H1およびH2がHドライバ22から出力される。駆動
パルスH1およびH2は互いに逆極性をとり、一方がハ
イレベルのときは他方がローレベルとなる。図4(A)
に示すように、駆動パルスH1は、垂直転送レジスタの
端部に設けられた水平転送レジスタに与えられる。ま
た、駆動パルスH2はセンサの端部に設けられた水平転
送レジスタに与えられる。駆動パルスH1およびH2
は、1ブロック分の垂直転送が完了した時点でレベル変
動を開始し、これによって画素信号が水平転送される。
つまり、各ブロックで生成された画素信号が、まとめて
水平転送される。
【0027】上述の信号処理回路34aでは、このよう
にして出力された画素信号に対応する画素データに補間
処理が施され、この結果、各画素がすべての色成分を持
つ間引き画像データが生成される。この実施例によれ
ば、各ブロックに対する水平転送処理は1回でよいた
め、画素信号の読み出しに要する時間を従来よりも短縮
することができる。つまり、CCDイメージャ16の画
素数が従来と同じ場合、読み出し時間は従来の1/2と
なる。
【0028】図1に示すCCDイメージャ16の変形例
を図8〜図10に示す。この実施例でも、CCDイメー
ジャ16には補色フィルタ16aが装着され、この補色
フィルタ16aを8ライン×4列の色ブロックCB1の
集まりと考える。したがって、CCDイメージャ16に
ついても色ブロックCB1に対応する画素ブロックPB
1の集まりと考える。但し、この実施例では、各ブロッ
クの第1ラインおよび第5ラインで第1列および第2列
の画素信号が読み出され、第2ラインおよび第6ライン
で3列目および4列目の画素信号が読み出される。つま
り、各ブロックから、G,Mg,YeおよびCyの画素
信号が2つずつ読み出される。読み出された画素信号
は、個別に垂直方向に転送され、水平転送レジスタに蓄
積される。水平転送は、8ライン分の垂直転送が完了す
る毎に1回行われる。このため、同じ色成分をもつ画素
信号どうしが、水平転送レジスタで混合される。1回の
水平転送で出力される画素信号の色成分は、図1実施例
と同様にG,Mg,YeおよびCyの順序で変化する
が,各画素信号のレベルは図1実施例のほぼ2倍とな
る。
【0029】図9(A)および図9(B)を参照して、
この実施例でも、各受光素子には2つの垂直転送レジス
タが割り当てられ、各垂直転送レジスタに駆動パルスV
1a,V1b,V2,V3a,V3bおよびV4のいず
れか1つが与えられる。但し、第1列および第2列では
第1ラインおよび第5ラインから画素信号を読み出す必
要があるため、図9(A)から分かるように、駆動パル
スV1aは第3ラインおよび第7ラインのG/Mg画素
に与えられ、駆動パルスV1bは第1ラインおよび第5
ラインのG/Mg画素に与えられる。また、第3列およ
び第4列では第2ラインおよび第6ラインから画素信号
を読み出す必要があるため、図9(B)に示すように、
駆動パルスV3aが第4ラインおよび第8ラインに与え
られ、駆動パルスV3bga第2ラインおよび第6ライ
ンに与えられる。
【0030】駆動パルスV1a,V1b,V2,V3
a,V3bおよびV4は、図10(A)に示すように変
化する。この変化は、図7(A)と全く同じである。但
し、図1実施例と異なり、駆動パルスV1bは第1列お
よび第2列の第5ラインにも与えられ、駆動パルスV3
bも第3列および第4列の第2ラインに与えられる。こ
のため、図10(B)および図10(C)に示すよう
に、第1列および第2列の第5ラインならびに第3列お
よび第4列の第2ラインからも電荷が読み出される。そ
して、それぞれの電荷が、期間以降に個別に垂直転送
される。
【0031】各ブロックから読み出された画素信号が水
平転送レジスタに蓄積される毎に、図4(B)に示す駆
動パルスH1およびH2が水平転送レジスタに与えられ
る。この駆動パルスH1およびH2に応答して、画素信
号が水平方向に転送される。つまり、各ブロックで生成
された4画素分の画素信号が、まとめて水平転送され
る。信号処理回路34aは、図1実施例と同様の補間処
理を行い、この結果、各画素がすべての色成分を持つ間
引き画像データが生成される。
【0032】この実施例によれば、各ブロックに対する
水平転送処理を1回に減らすことができるだけでなく、
各画素信号のレベルを従来の2倍に向上させることがで
きる。図11〜図13に、CCDイメージャ16の他の
変形例を示す。このCCDイメージャ16にもまた、補
色フィルタ16aが装着される。しかし、補色フィルタ
16aは、4ライン×4列の色ブロックCB2の集まり
と考え、CCDイメージャ16は色ブロックCB2に対
応する画素ブロックPB2の集まりと考える。各ブロッ
クに対しては、共通の処理が施される。つまり、各ブロ
ックの1ライン目で1列目および2列目の画素信号が読
み出され、2ライン目で3列目および4列目の画素信号
が読み出される。読み出された画素信号はそれぞれ、
G,Mg,YeおよびCyの色成分を有し、このような
画素信号が垂直方向に転送される。4つの画素信号が水
平転送レジスタに揃った時点で、つまり4ライン分の垂
直転送が完了した時点で、これらの画素信号がまとめて
水平方向に転送される。この結果、1回の水平転送によ
って出力される画素信号に、G,Mg,YeおよびCy
の色成分が繰り返し含まれる。
【0033】図12(A)に示すように、1列目および
2列目では、1ライン目のG/Mg画素に駆動パルスV
1bが与えられ、3ライン目のG/Mg画素に駆動パル
スV1aが与えられる。また、図12(B)に示すよう
に、3列目および4列目では、2ライン目のYe/Cy
画素に駆動パルスV3bが与えられ、4ライン目のYe
/Cy画素に駆動パルスV3aが与えられる。
【0034】駆動パルスV1a,V1b,V2,V3
a,V3bおよびV4は、図13(A)に示すように変
化する。この変化は、図10(A)と全く同じである。
この実施例と図8〜図10実施例とは、ブロックの考え
方が異なるものの、読み出しの対象となる画素は同じで
ある。このため、図13(B)および図13(C)に示
す電荷の読み出しタイミングおよび電荷の転送タイミン
グは、図10(B)および図10(C)と全く同じであ
る。
【0035】但し、上述のようにブロックの考え方が相
違するため、水平転送は、図8〜図10実施例と異なる
タイミングで行われる。つまり、図8実施例では、画素
信号が8ライン分垂直転送される毎に水平転送が行われ
るが、この実施例における水平転送は、図4(B)に示
す駆動パルスH1およびH2に応答して、4ライン分の
垂直転送が完了する毎に行われる。
【0036】信号処理回路34aでは、上述と同様の補
間処理が行われ、この結果、各画素がすべての色成分を
持つ間引き画像データが生成される。この実施例によれ
ば、水平転送の回数が増えるため画素信号の読み出し時
間は長くなるが、間引き画像信号の垂直解像度を従来の
2倍に向上させることができる。
【0037】図14〜図16に、CCDイメージャ16
のさらにその他の変形例を示す。CCDイメージャ16
には、上述と同様に補色フィルタ16aが装着される。
さらに、補色フィルタ16aは、4ライン×4列の色ブ
ロックCB2の集まりと考えられ、CCDイメージャ1
6は、色ブロックCB2に対応する画素ブロックPB2
の集まりと考えられる。そして、各ブロックに対して共
通の処理が施される。但し、各ブロックの第1ラインお
よび第3ラインで第1列および第2列の画素信号が読み
出され、第2ラインおよび第4ラインで3列目および4
列目の画素信号が読み出される。読み出された画素信号
はそれぞれ、G,Mg,YeおよびCyの色成分を有す
る。このような画素信号が垂直方向に転送され、4ライ
ン分の垂直転送が完了した時点で、これらの画素信号が
まとめて水平方向に転送される。このため、同じ色成分
を持つ画素信号どうしが水平転送レジスタで混合され、
その後CCDイメージャ16から出力される。各画素信
号のレベルは、図11〜図13実施例のほぼ2倍とな
る。
【0038】各ブロックの第1列および第2列では、図
15(A)に示すように、すべてのG/Mg画素に駆動
パルスV1bが与えられ、駆動パルスV1aが用いられ
ることはない。一方、第3列および第4列では、図13
(B)に示すように、駆動パルスV3bがすべてのYe
/Cy画素に与えられ、駆動パルスV3aは用いられな
い。
【0039】駆動パルスV1a,V1b,V2,V3
a,V3bおよびV4は、図16(A)に示すように変
化し、この変化は図13(A)と全く同じである。しか
し、駆動パルスV1bが第1列および第2列のすべての
G/Mg画素に与えられるため、電荷は、図16(B)
に示すように第1ラインおよび第3ラインの両方から読
み出される。また、駆動パルスV3bが第3列および第
4列のすべてのYe/Cy画素に与えられるため、電荷
は、図16(C)に示すように第2ラインおよび第4ラ
インの両方から読み出される。
【0040】読み出された電荷は個別に垂直転送され、
その後、図4(B)に示す駆動パルスH1およびH2に
応答して4ラインに1回のタイミングで水平転送され
る。つまり、互いに同じ色成分を持つ画素信号が水平転
レジスタで混合されてから、混合画素信号が出力され
る。出力される画素信号の色成分がG,Mg,Yeおよ
びCyの順で変化する点は、上述の実施例と同じであ
る。出力された画素信号に対応する画素データは、信号
処理回路34aで補間処理を施され、この結果、各画素
がすべての色成分を持つ間引き画像データが生成され
る。
【0041】この実施例によれば、水平転送の回数が増
えるため画素信号の読み出し時間は長くなるが、画素信
号のレベルおよび間引き画像データの垂直解像度を従来
の2倍に向上させることができる。また、GおよびMg
の画素信号を読み出すラインとYeおよびCyの画素信
号を読み出すラインとの距離が均一であるため、折り返
し特性が一定となり、フィルタリングが容易になる。
【0042】図17〜図19を参照して、他の変形例の
CCDイメージャ16には、図3に示す補色フィルタ1
6bが装着される。補色フィルタ16bは、補色フィル
タ16aと同様にYe,Cy,MgおよびGの色成分を
含み、かつこれらの色成分はCCDイメージャ16の画
素にそれぞれ対応する。この補色フィルタ16bを水平
方向に眺めたとき、奇数ラインにGおよびMgが1画素
毎に交互に配置され、偶数ラインにYeおよびCyが1
画素毎に交互に配置される点は、補色フィルタ16aと
同じである。しかし、奇数ラインにおけるMgおよびG
の位置が、各奇数ラインで反転している。つまり、注目
する奇数ラインに配置された色成分がMg,G,Mg,
G…と変化する場合、先行する奇数ラインおよび後続の
奇数ラインに配置された色成分は、G,Mg,G,Mg
…と変化する。このため、補色フィルタ16bを垂直方
向に眺めると、奇数列ではG,Ye,MgおよびYeの
順で色成分が配置され、偶数列ではMg,Cy,Gおよ
びCyの順で色成分が配置される。つまり、補色フィル
タ16bには、垂直方向2画素および水平方向4画素の
マトリクス(2×4マトリクス)が複数形成されてい
る。このような補色フィルタ16bが、CCDイメージ
ャ16に装着される。
【0043】図17を参照して、この実施例では、補色
フィルタ16bを8ライン×4列の色ブロックCB1の
集まりと考え、CCDイメージャ16を色ブロックCB
1に対応する画素ブロックPB1の集まりと考える。各
ブロックの第1ラインでは第1列および第2列の画素信
号が読み出され、第6ラインでは3列目および4列目の
画素信号が読み出される。つまり、各ブロックから、
G,Mg,YeおよびCyの画素信号が1つずつ読み出
される。読み出された画素信号は、個別に垂直方向に転
送され、水平転送レジスタに蓄積される。水平転送は、
8ライン分の垂直転送が完了する毎に1回行われ、この
結果、1回の水平転送で出力される画素信号の色成分
は、G,Mg,YeおよびCyの順序で変化する。
【0044】図18(A)に示すように、第1列および
第2列において、駆動パルスV1bは第1ラインのG/
Mg画素にのみ与えられる。また、第3列および第4列
では、図21(B)に示すように、駆動パルスV3bは
第6ラインのYe/Cy画素にのみ与えられる。駆動パ
ルスV1a,V1b,V2,V3a,V3bおよびV4
は、図19(A)に示すように変化し、この変化は、他
の実施例と全く同じである。駆動パルスV1bは第1列
および第2列の第1ラインにのみ与えられるため、これ
らの列では図19(B)に示すように電荷が読み出され
る。また、駆動パルスV3bは第3列および第4列の第
6ラインにのみ与えられるため、これらの列では、図1
9(C)に示すように電荷が読み出される。そして、そ
れぞれの電荷が個別に垂直転送される。
【0045】各ブロックから読み出された画素信号が水
平転送レジスタに蓄積される毎に、つまり8ライン分の
垂直転送が完了する毎に、図4(B)に示す駆動パルス
H1およびH2が水平転送レジスタに与えられる。この
駆動パルスH1およびH2に応答して、画素信号が水平
方向に転送される。つまり、各ブロックで生成された4
画素分の画素信号が、まとめて水平転送される。信号処
理回路34aは、図1実施例と同様の補間処理を行い、
この結果、各画素がすべての色成分を持つ間引き画像デ
ータが生成される。
【0046】この実施例によれば、各ブロックに対する
水平転送処理は1回でよいため、画素信号の読み出しに
要する時間を従来よりも短縮することができる。図20
〜図22に示すその他の変形例のCCDイメージャ16
にも、補色フィルタ16bが装着される。但し、この実
施例では、補色フィルタ16bを4ライン×4列の色ブ
ロックCB2の集まりと考え、CCDイメージャ16を
色ブロックCB2に対応する画素ブロックPB2の集ま
りと考える。各ブロックの1ライン目では1列目および
2列目の画素信号が読み出され、2ライン目では3列目
および4列目の画素信号が読み出される。読み出された
画素信号はそれぞれ、G,Mg,YeおよびCyの色成
分を有し、このような画素信号が垂直方向に転送され
る。4つの画素信号が水平転送レジスタに揃った時点
で、つまり4ライン分の垂直転送が完了した時点で、こ
れらの画素信号がまとめて水平方向に転送される。この
結果、1回の水平転送によって出力される画素信号に、
G,Mg,YeおよびCyの色成分が繰り返し含まれ
る。
【0047】図21(A)に示すように、1列目および
2列目では、1ライン目のG/Mg画素に駆動パルスV
1bが与えられ、3ライン目のMg/G画素に駆動パル
スV1aが与えられる。また、図21(B)に示すよう
に、3列目および4列目では、2ライン目のYe/Cy
画素に駆動パルスV3bが与えられ、4ライン目のYe
/Cy画素に駆動パルスV3aが与えられる。
【0048】駆動パルスV1a,V1b,V2,V3
a,V3bおよびV4は、図22(A)に示すように変
化し、この変化もまた他の実施例と全く同じである。こ
のような駆動パルスによって、第1列および第2列では
図22(B)に示すように第1ラインからのみ電荷が読
み出され、第3列および第4列では図22(C)に示す
ように第2ラインからのみ電荷が読み出される。そし
て、それぞれの電荷が個別に垂直転送され、水平転送レ
ジスタに与えられる。水平転送は、4ライン分の垂直転
送が完了する毎に行われる。この結果、同じブロックか
ら読み出された4画素分の画素信号が、まとめて出力さ
れる。出力された画素信号は信号処理回路34aで補間
処理を施され、各画素がすべての色成分を持つ間引き画
像データが生成される。
【0049】この実施例によれば、水平転送の回数が増
えるため画素信号の読み出し時間は長くなるが、間引き
画像信号の垂直解像度を従来の2倍に向上させることが
できる。図23〜図25に示すさらにその他の変形例の
CCDイメージャ16にもまた、補色フィルタ16bが
装着される。さらに、補色フィルタ16bを4ライン×
4列の色ブロックCB2の集まりと考え、CCDイメー
ジャ16を色ブロックCB2に対応する画素ブロックP
B2の集まりと考える。但し、各ブロックの1ライン目
および2ライン目で1列目および2列目の画素信号が読
み出され、3ライン目および4ライン目で3列目および
4列目の画素信号が読み出される。1列目ではGおよび
Yeの画素信号が得られ、両画素信号は読み出しと同時
に混合される。2列目ではMgおよびCyの画素信号が
読み出され、これらの画素信号も読み出しと同時に混合
される。同様に、3列目でMgおよびYeの画素信号が
得られ、4列目でGおよびCyの画素信号が得られる。
そして、同じ列の画素信号どうしが混合される。このよ
うにして混合された画素信号が水平転送レジスタに与え
られ、4ライン分の垂直転送が完了した時点で、これら
の画素信号がまとめて水平方向に転送される。1回の水
平転送で出力される画素信号には、(G+Ye),(M
g+Cy),(Mg+Ye)および(G+Cy)の色成
分が繰り返し含まれる。
【0050】図24(A)に示すように、1列目および
2列目では、駆動パルスV1bが1ライン目のG/Mg
画素に与えられ、駆動パルスV3bが2ライン目のYe
/Cy画素に与えられる。また、図24(B)に示すよ
うに、3列目および4列目では、駆動パルスV1bが3
ライン目のMg/G画素に与えられ、駆動パルスV3b
が4ライン目のYe/Cy画素に与えられる。
【0051】駆動パルスV1a,V1b,V2,V3
a,V3bおよびV4は、図25(A)に示すように変
化し、この変化もまた他の実施例と全く同じである。第
1列および第2列では、図25(B)に示すように、期
間に第2ラインから電荷が読み出され、期間に第1
ラインから電荷が読み出される。また、第3列および第
4列では、図25(C)に示すように、期間に第4ラ
インから電荷が読み出され、期間に第3ラインから電
荷が読み出される。期間において駆動パルスV1b,
V3bおよびV4がゼロレベルとなり、期間において
駆動パルスV1bがゼロレベルから+レベルに変化する
ことで、各列で電荷が混合される。混合された電荷は、
その後垂直転送され、4ライン分の垂直転送が完了する
毎に各電荷が水平転送される。
【0052】他の実施例と異なり、CCDイメージャ1
6から出力された画素信号は互いに異なる色成分を混合
したものであるため、このような画素信号は信号処理回
路34bで補間処理を施される。この結果、各画素がす
べての色成分を持つ間引き画像データが生成される。信
号処理回路34bは、次のようにしてYUVデータを生
成する。Yデータは、数1によって求められ、Uデータ
は数2によって求められ、そしてVデータは数3によっ
て求められる。
【0053】
【数1】 Y={(G+Ye)+(Mg+Cy)+(Mg+Ye)+(G+Cy) }/4 ={(G+G+G)+(R+B+B+G)+(R+B+R+G)+(G+B+G) }/4 =(4R+6G+4B)/4
【0054】
【数2】 U={(Mg+Ye)−(G+Cy)} ={(R+B+R+G)−(G+B+G)} =2R−G
【0055】
【数3】 V={(G+Ye)−(Mg−Cy)} ={(G+G+R)−(R+B+B+G)} =G−2B この実施例によれば、水平転送の回数が増えるため画素
信号の読み出し時間は長くなるが、間引き画像信号の垂
直解像度を従来の2倍に向上させることができる。な
お、この実施例では2×4マトリクスの補色フィルタ1
6bを用いて説明したが、読み出しされる画素は2×2
マトリクスを構成しているため、補色フィルタ16bの
代わりに補色フィルタ16aを用いてもよい。また、こ
の実施例では垂直転送レジスタ上で画素混合を行ってい
るが、画素混合は水平転送フィルタ上で行ってもよい。
【0056】図26〜図28を参照して、他の変形例の
CCDイメージャ16には、図2に示す補色フィルタ1
6aが装着される。但し、この実施例では、補色フィル
タ16aを12ライン×4列の色ブロックCB3の集ま
りと考え、CCDイメージャ16を色ブロックCB3に
対応する画素ブロックPB3の集まりと考える。各ブロ
ックの第1ラインでは第1列および第2列の画素信号が
読み出され、第8ラインでは第3列および第4列の画素
信号が読み出される。この結果、読み出された画素信号
はそれぞれ、G,Mg,YeおよびCyの色成分を有す
る。このような画素信号が垂直方向に転送され、12ラ
イン分の垂直転送が完了した時点で、これらの画素信号
がまとめて水平方向に転送される。1回の水平転送で出
力される画素信号には、G,Mg,YeおよびCyの色
成分がこの順序で含まれる。
【0057】各ブロックの第1列および第2列では、図
27(A)に示すように、第1ラインのG/Mg画素に
駆動パルスV1bが与えられる。一方、第3列および第
4列では、図27(B)に示すように、駆動パルスV3
bが第8ラインのYe/Cy画素に与えられる。駆動パ
ルスV1a,V1b,V2,V3a,V3bおよびV4
は、図34(A)に示すように変化し、この変化は他の
実施例と全く同じである。駆動パルスV1bが第1列お
よび第2列の第1ラインのG/Mg画素に与えられるた
め、電荷は、図28(B)に示すように第1ラインから
読み出される。また、駆動パルスV3bが第3列および
第4列の第8ラインのYe/Cy画素に与えられるた
め、電荷は、図34(C)に示すように第8ラインから
読み出される。
【0058】読み出された電荷は個別に垂直転送され、
その後図4(B)に示す駆動パルスH1およびH2によ
って、12ラインに1回のタイミングで水平転送され
る。この結果、各ブロックから読み出されたG,Mg,
YeおよびCyの画素信号が、まとめて出力される。出
力された画素信号に対応する画素データは、信号処理回
路34aで補間処理を施され、この結果、各画素がすべ
ての色成分を持つ間引き画像データが生成される。
【0059】この実施例によれば、各ブロックに対する
水平転送処理は1回でよく、かつ1ブロックを構成する
垂直画素数が大きいため、画素信号の読み出しに要する
時間を大きく短縮することができる。図29から図31
を参照して、その他の変形例のCCDイメージャ16に
は、図2に示す補色フィルタ16aが装着される。この
実施例では、補色フィルタ16aを6ライン×4列の色
ブロックCB4の集まりと考え、CCDイメージャ16
を色ブロックCB4に対応する画素ブロックPB4の集
まりと考える。各ブロックの第1ラインでは第1列およ
び第2列の画素信号が読み出され、第4ラインでは第3
列および第4列の画素信号が読み出される。この結果、
読み出された画素信号はそれぞれ、G,Mg,Yeおよ
びCyの色成分を有する。このような画素信号が垂直方
向に転送され、6ライン分の垂直転送が完了した時点
で、これらの画素信号がまとめて水平方向に転送され
る。図26〜図28実施例と同様に、1回の水平転送で
出力される画素信号には、G,Mg,YeおよびCyの
色成分がこの順序で含まれる。
【0060】各ブロックの第1列および第2列では、図
30(A)に示すように、第1ラインのG/Mg画素に
駆動パルスV1bが与えられる。一方、第3列および第
4列では、図30(B)に示すように、駆動パルスV3
bが第4ラインのYe/Cy画素に与えられる。駆動パ
ルスV1a,V1b,V2,V3a,V3bおよびV4
は、他の実施例と同様に、図31(A)に示すように変
化する。駆動パルスV1bが第1列および第2列の第1
ラインのG/Mg画素に与えられるため、電荷は、図3
1(B)に示すように第1ラインから読み出される。ま
た、駆動パルスV3bが第3列および第4列の第4ライ
ンのYe/Cy画素に与えられるため、電荷は、図31
(C)に示すように第4ラインから読み出される。
【0061】読み出された電荷は個別に垂直転送された
後、6ラインに1回のタイミングで水平転送される。こ
の結果、各ブロックに対応するG,Mg,YeおよびC
yの画素信号が、まとめて出力される。出力された画素
信号に対応する画素データは、信号処理回路34aで図
26〜図28実施例と同様の補間処理を施され、この結
果、各画素がすべての色成分を持つ間引き画像データが
生成される。
【0062】この実施例によれば、各ブロックに対する
水平転送処理は1回でよいため、画素信号の読み出しに
要する時間を短縮することができる。また、GおよびM
gの画素信号を読み出すラインとYeおよびCyの画素
信号を読み出すラインとの距離が均一であるため、折り
返し特性が一定となり、フィルタリングが容易になる。
【0063】なお、この実施例では補色フィルタ16a
を用いるようにしたが、補色フィルタ16bを用いた場
合でも同じ動作を実現できる。また、この実施例では、
各ブロックに含まれる各列から読み出す画素信号を1つ
としているが、画素信号を読み出すライン間の距離が均
一となる限り、各列から複数の画素信号を読み出すよう
にしてもよい。つまり、読み出しの対象となる画素を変
更せずに、補色フィルタ16aを12ライン×4列の色
ブロックCB3の集まりと考え、CCDイメージャ16
を色ブロックPB3に対応する画素ブロックPB3の集
まりと考えればよい。
【0064】さらに、以上の9つの実施例では、カメラ
モードにおいてのみ間引き読み出しを行っているが、こ
の発明は間引き画像データを記録する場合にも適用でき
ることは言うまでもない。
【図面の簡単な説明】
【図1】この発明の1実施例を示すブロック図である。
【図2】補色フィルタの1例を示す図解図である。
【図3】補色フィルタの他の1例を示す図解図である。
【図4】(A)はCCDイメージャの一部を示す図解図
であり、(B)は駆動パルスの動作を示すタイミング図
である。
【図5】CCDイメージャの動作を示す図解図である。
【図6】(A)は図5に示すCCDイメージャの一部を
示す図解図であり、(B)は図5に示すCCDイメージ
ャの他の一部を示す図解図である。
【図7】(A)は駆動パルスの動作を示すタイミング図
であり、(B)および(C)は電荷の転送状態を示す図
解図である。
【図8】他のCCDイメージャの動作を示す図解図であ
る。
【図9】(A)は図8に示すCCDイメージャの一部を
示す図解図であり、(B)は図8に示すCCDイメージ
ャの他の一部を示す図解図である。
【図10】(A)は駆動パルスの動作を示すタイミング
図であり、(B)および(C)は電荷の転送状態を示す
図解図である。
【図11】その他のCCDイメージャの動作を示す図解
図である。
【図12】(A)は図11に示すCCDイメージャの一
部を示す図解図であり、(B)は図11に示すCCDイ
メージャの他の一部を示す図解図である。
【図13】(A)は駆動パルスの動作を示すタイミング
図であり、(B)および(C)は電荷の転送状態を示す
図解図である。
【図14】さらにその他のCCDイメージャの動作を示
す図解図である。
【図15】(A)は図14に示すCCDイメージャの一
部を示す図解図であり、(B)は図14に示すCCDイ
メージャの他の一部を示す図解図である。
【図16】(A)は駆動パルスの動作を示すタイミング
図であり、(B)および(C)は電荷の転送状態を示す
図解図である。
【図17】他のCCDイメージャの動作を示す図解図で
ある。
【図18】(A)は図17に示すCCDイメージャの一
部を示す図解図であり、(B)は図17に示すCCDイ
メージャの他の一部を示す図解図である。
【図19】(A)は駆動パルスの動作を示すタイミング
図であり、(B)および(C)は電荷の転送状態を示す
図解図である。
【図20】その他のCCDイメージャの動作を示す図解
図である。
【図21】(A)は図20に示すCCDイメージャの一
部を示す図解図であり、(B)は図20に示すCCDイ
メージャの他の一部を示す図解図である。
【図22】(A)は駆動パルスの動作を示すタイミング
図であり、(B)および(C)は電荷の転送状態を示す
図解図である。
【図23】さらにその他のCCDイメージャの動作を示
す図解図である。
【図24】(A)は図23に示すCCDイメージャの一
部を示す図解図であり、(B)は図23に示すCCDイ
メージャの他の一部を示す図解図である。
【図25】(A)は駆動パルスの動作を示すタイミング
図であり、(B)および(C)は電荷の転送状態を示す
図解図である。
【図26】他のCCDイメージャの動作を示す図解図で
ある。
【図27】(A)は図26に示すCCDイメージャの一
部を示す図解図であり、(B)は図26に示すCCDイ
メージャの他の一部を示す図解図である。
【図28】(A)は駆動パルスの動作を示すタイミング
図であり、(B)および(C)は電荷の転送状態を示す
図解図である。
【図29】他のCCDイメージャの動作を示す図解図で
ある。
【図30】(A)は図29に示すCCDイメージャの一
部を示す図解図であり、(B)は図29に示すCCDイ
メージャの他の一部を示す図解図である。
【図31】(A)は駆動パルスの動作を示すタイミング
図であり、(B)および(C)は電荷の転送状態を示す
図解図である。
【図32】従来のCCDイメージャの動作を示す図解図
である。
【符号の説明】
10 …ディジタルカメラ 14 …撮像装置 16 …CCDイメージャ 16a,16b …補色フィルタ 18 …タイミングジェネレータ 34a,34b …信号処理回路 36 …モニタ

Claims (12)

    【特許請求の範囲】
  1. 【請求項1】全種類の色成分がそれぞれの列に少なくと
    も1つずつ割り当てられた色ブロックを持つ色フィル
    タ、 前記色ブロックに対応する画素ブロックを持つインター
    ライン方式のCCDイメージャ、 前記全種類の色成分を少なくとも1つずつ含むように前
    記画素ブロックのそれぞれの列から画素信号を読み出す
    読み出し手段、 前記読み出し手段によって読み出された複数の画素信号
    を垂直方向に転送する垂直転送手段、および前記複数の
    画素信号をまとめて水平方向に転送する水平転送手段を
    備える、撮像装置。
  2. 【請求項2】前記水平転送手段は前記画素ブロックの垂
    直画素数に関連する垂直転送が完了する毎に水平転送を
    行う、請求項1記載の撮像装置。
  3. 【請求項3】前記読み出し手段は前記画素ブロックから
    前記全種類の色成分を1つずつ読み出す、請求項2記載
    の撮像装置。
  4. 【請求項4】前記色ブロックは同じ種類の色成分を同じ
    列に2つ以上含み、 前記読み出し手段は前記画素ブロックから前記全種類の
    色成分を複数個ずつ読み出す、請求項2記載の撮像装
    置。
  5. 【請求項5】前記色ブロックは異なる種類の色成分を同
    じ列に含み、 前記読み出し手段は前記画素ブロックの同じ列から前記
    異なる種類の色成分を読み出す、請求項2記載の撮像装
    置。
  6. 【請求項6】前記読み出し手段は、読み出す画素を含む
    ライン間の距離が均一となるように各画素ブロックから
    前記複数の画素信号を読み出す、請求項1ないし5記載
    のいずれかに記載の撮像装置。
  7. 【請求項7】前記CCDイメージャは、前記読み出し手
    段によって読み出される画素信号を生成する複数の特定
    受光素子、および前記特定受光素子に対応する特定垂直
    転送レジスタを含み、 前記読み出し手段は前記特定垂直転送レジスタに対する
    電荷読み出しパルスを生成する、請求項1ないし6のい
    ずれかに記載の撮像装置。
  8. 【請求項8】前記色フィルタは、前記全種類の色成分の
    一部を奇数ラインに持ち、前記全種類の色成分の他の一
    部を偶数ラインに持つ、請求項1ないし7のいずれかに
    記載の撮像装置。
  9. 【請求項9】G成分およびMg成分が前記奇数ラインお
    よび前記偶数ラインの一方に1画素毎に交互に設けら
    れ、Ye成分およびCy成分が前記奇数ラインおよび前
    記偶数ラインの他方に1画素毎に交互に設けられた、請
    求項8記載の撮像装置。
  10. 【請求項10】請求項1ないし9のいずれかに記載の撮
    像装置を備える、ディジタルカメラ。
  11. 【請求項11】全種類の色成分がそれぞれの列に少なく
    とも1つずつ割り当てられた色ブロックを持つ色フィル
    タ、 前記色ブロックに対応する画素ブロックを持つインター
    ライン方式のCCDイメージャ、 前記全種類の色成分を少なくとも1つずつ含むように前
    記画素ブロックのそれぞれの列から画素信号を読み出す
    読み出し手段、 前記読み出し手段によって読み出された複数の画素信号
    を垂直方向に転送する垂直転送手段、 前記複数の画素信号をまとめて水平方向に転送する水平
    転送手段、および前記CCDイメージャから出力された
    画素信号に補間処理を施す補間手段を備える、ディジタ
    ルカメラ。
  12. 【請求項12】前記補間手段からの出力に対応する画像
    を表示するモニタをさらに備える、請求項11記載のデ
    ィジタルカメラ。
JP32800998A 1998-11-18 1998-11-18 撮像装置およびそれを備えるディジタルカメラ Expired - Fee Related JP3545230B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP32800998A JP3545230B2 (ja) 1998-11-18 1998-11-18 撮像装置およびそれを備えるディジタルカメラ
US09/441,233 US6809770B1 (en) 1998-11-18 1999-11-16 Imaging device and a digital camera having same
KR1019990051014A KR100564184B1 (ko) 1998-11-18 1999-11-17 촬상 장치 및 이 장치를 구비한 디지털 카메라
US10/709,908 US7535505B2 (en) 1998-11-18 2004-06-04 Imaging device and a digital camera having same in which pixel signals read from the pixel block are horizontally transferred in a collective fashion

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32800998A JP3545230B2 (ja) 1998-11-18 1998-11-18 撮像装置およびそれを備えるディジタルカメラ

Publications (2)

Publication Number Publication Date
JP2000152257A true JP2000152257A (ja) 2000-05-30
JP3545230B2 JP3545230B2 (ja) 2004-07-21

Family

ID=18205500

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32800998A Expired - Fee Related JP3545230B2 (ja) 1998-11-18 1998-11-18 撮像装置およびそれを備えるディジタルカメラ

Country Status (3)

Country Link
US (2) US6809770B1 (ja)
JP (1) JP3545230B2 (ja)
KR (1) KR100564184B1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000049812A1 (fr) * 1999-02-19 2000-08-24 Sony Corporation Dispositif de traitement d'images, procede de traitement d'images, dispositif d'apprentissage, procede d'apprentissage et support enregistre
JP3902525B2 (ja) * 2002-09-05 2007-04-11 三洋電機株式会社 画像信号処理装置
JP2004165912A (ja) * 2002-11-12 2004-06-10 Canon Inc エリア撮像素子の駆動方法及び装置
JP2004328114A (ja) * 2003-04-22 2004-11-18 Matsushita Electric Ind Co Ltd アナログ回路及びこれを用いた映像機器
US11604690B2 (en) 2016-07-24 2023-03-14 Pure Storage, Inc. Online failure span determination
US11307998B2 (en) 2017-01-09 2022-04-19 Pure Storage, Inc. Storage efficiency of encrypted host system data
US10545687B1 (en) 2017-10-31 2020-01-28 Pure Storage, Inc. Data rebuild when changing erase block sizes during drive replacement
KR102487124B1 (ko) 2022-09-07 2023-01-11 전홍섭 다극 착자 요크장치

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5309247A (en) * 1981-12-29 1994-05-03 Canon Kabushiki Kaisha Image pick-up device
JP3703175B2 (ja) * 1995-07-31 2005-10-05 キヤノン株式会社 撮像装置
JP3459738B2 (ja) * 1996-12-20 2003-10-27 キヤノン株式会社 撮像装置
JP3392676B2 (ja) 1997-01-10 2003-03-31 三洋電機株式会社 固体撮像素子及びこれを用いた撮像装置
JPH11112882A (ja) * 1997-09-30 1999-04-23 Olympus Optical Co Ltd 撮像装置
JPH11146408A (ja) * 1997-11-05 1999-05-28 Canon Inc 固体撮像装置及びその電荷読み出し方法

Also Published As

Publication number Publication date
JP3545230B2 (ja) 2004-07-21
US6809770B1 (en) 2004-10-26
US20040208491A1 (en) 2004-10-21
KR20000035522A (ko) 2000-06-26
KR100564184B1 (ko) 2006-03-29
US7535505B2 (en) 2009-05-19

Similar Documents

Publication Publication Date Title
EP1148712B1 (en) Solid-state image pickup apparatus
JPH0955952A (ja) カラーccd固体撮像素子
JP3469801B2 (ja) 固体撮像装置
JP3854662B2 (ja) 撮像装置
KR100462260B1 (ko) 영상픽업장치
JP3545230B2 (ja) 撮像装置およびそれを備えるディジタルカメラ
JP2002165136A (ja) 撮像装置及び撮像システム
JP3902525B2 (ja) 画像信号処理装置
JP3459738B2 (ja) 撮像装置
JP2003234960A (ja) 撮像装置
JPH06339077A (ja) 固体撮像装置
JP4112106B2 (ja) 撮像装置
JP4022682B2 (ja) 撮像装置及び画像出力方法
JP4230128B2 (ja) 撮像装置およびその制御方法
JP2004153710A (ja) 撮像装置の制御方法および撮像装置
JPS58137247A (ja) 固体撮像装置
JP2931531B2 (ja) 固体撮像装置
JPH05268523A (ja) ビデオカメラ
JP3248265B2 (ja) 固体撮像装置
JPH114456A (ja) 静止画入力装置
JP2000316164A (ja) 固体撮像素子の駆動方法及び装置
JP2001352490A (ja) 撮像素子及び撮像装置
JP2002051351A (ja) 撮像素子および撮像装置
JP2000295531A (ja) 撮像装置
JP2001086514A (ja) 撮像装置

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040323

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040407

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090416

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100416

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110416

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120416

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130416

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130416

Year of fee payment: 9

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

LAPS Cancellation because of no payment of annual fees
R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350