JP2012253155A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
JP2012253155A
JP2012253155A JP2011123719A JP2011123719A JP2012253155A JP 2012253155 A JP2012253155 A JP 2012253155A JP 2011123719 A JP2011123719 A JP 2011123719A JP 2011123719 A JP2011123719 A JP 2011123719A JP 2012253155 A JP2012253155 A JP 2012253155A
Authority
JP
Japan
Prior art keywords
semiconductor chip
sealing
distribution
plane distribution
impurity concentration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2011123719A
Other languages
English (en)
Inventor
Yuichiro Suzuki
裕一郎 鈴木
Atsushi Narasaki
敦司 楢崎
Yoshiaki Terasaki
芳明 寺崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2011123719A priority Critical patent/JP2012253155A/ja
Priority to US13/358,868 priority patent/US20120309117A1/en
Priority to DE102012203928A priority patent/DE102012203928A1/de
Priority to KR1020120054028A priority patent/KR20120135042A/ko
Priority to CN201210175363XA priority patent/CN102810486A/zh
Publication of JP2012253155A publication Critical patent/JP2012253155A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/01Manufacture or treatment
    • H10D12/031Manufacture or treatment of IGBTs
    • H10D12/032Manufacture or treatment of IGBTs of vertical IGBTs
    • H10D12/038Manufacture or treatment of IGBTs of vertical IGBTs having a recessed gate, e.g. trench-gate IGBTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/411Insulated-gate bipolar transistors [IGBT]
    • H10D12/441Vertical IGBTs
    • H10D12/461Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
    • H10D12/481Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/141Anode or cathode regions of thyristors; Collector or emitter regions of gated bipolar-mode devices, e.g. of IGBTs
    • H10D62/142Anode regions of thyristors or collector regions of gated bipolar-mode devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/60Impurity distributions or concentrations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10PGENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
    • H10P74/00Testing or measuring during manufacture or treatment of wafers, substrates or devices
    • H10P74/20Testing or measuring during manufacture or treatment of wafers, substrates or devices characterised by the properties tested or measured, e.g. structural or electrical properties
    • H10P74/203Structural properties, e.g. testing or measuring thicknesses, line widths, warpage, bond strengths or physical defects
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10PGENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
    • H10P74/00Testing or measuring during manufacture or treatment of wafers, substrates or devices
    • H10P74/23Testing or measuring during manufacture or treatment of wafers, substrates or devices characterised by multiple measurements, corrections, marking or sorting processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/30Die-attach connectors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/30Die-attach connectors
    • H10W72/321Structures or relative sizes of die-attach connectors
    • H10W72/325Die-attach connectors having a filler embedded in a matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/30Die-attach connectors
    • H10W72/351Materials of die-attach connectors
    • H10W72/352Materials of die-attach connectors comprising metals or metalloids, e.g. solders
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/531Shapes of wire connectors
    • H10W72/5363Shapes of wire connectors the connected ends being wedge-shaped
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/541Dispositions of bond wires
    • H10W72/547Dispositions of multiple bond wires
    • H10W72/5473Dispositions of multiple bond wires multiple bond wires connected to a common bond pad
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/551Materials of bond wires
    • H10W72/552Materials of bond wires comprising metals or metalloids, e.g. silver
    • H10W72/5524Materials of bond wires comprising metals or metalloids, e.g. silver comprising aluminium [Al]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/551Materials of bond wires
    • H10W72/552Materials of bond wires comprising metals or metalloids, e.g. silver
    • H10W72/5525Materials of bond wires comprising metals or metalloids, e.g. silver comprising copper [Cu]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/851Dispositions of multiple connectors or interconnections
    • H10W72/874On different surfaces
    • H10W72/884Die-attach connectors and bond wires
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W74/00Encapsulations, e.g. protective coatings
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W74/00Encapsulations, e.g. protective coatings
    • H10W74/10Encapsulations, e.g. protective coatings characterised by their shape or disposition
    • H10W74/111Encapsulations, e.g. protective coatings characterised by their shape or disposition the semiconductor body being completely enclosed
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W90/00Package configurations
    • H10W90/701Package configurations characterised by the relative positions of pads or connectors relative to package parts
    • H10W90/731Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors
    • H10W90/736Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors between a chip and a stacked lead frame, conducting package substrate or heat sink
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W90/00Package configurations
    • H10W90/701Package configurations characterised by the relative positions of pads or connectors relative to package parts
    • H10W90/751Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
    • H10W90/756Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between a chip and a stacked lead frame, conducting package substrate or heat sink

Landscapes

  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

【課題】封止後の半導体チップの耐圧及びリーク電流の面内分布を均一にすることができる半導体装置の製造方法を得る。
【解決手段】封止後の半導体チップの耐圧及びリーク電流の面内分布が均一になるような、封止前の半導体チップのPN接合部の不純物濃度の面内分布を求める。この求めた不純物濃度の面内分布を持つPN接合部を半導体チップの裏面側に形成する。このPN接合部を形成した後に、半導体チップを樹脂で封止する。
【選択図】図9

Description

本発明は、半導体チップが樹脂で封止された樹脂封止型の半導体装置の製造方法に関する。
半導体チップが樹脂で封止された樹脂封止型の半導体装置が広く用いられている。このような半導体装置において、樹脂と半導体チップの熱膨張係数の違いにより熱応力が発生する。また、ワイヤやリードフレームと半導体チップとの接合面に電流が集中して発熱する。従って、封止後の半導体チップの応力分布や温度分布が不均一になり、封止後の半導体チップの電気特性の面内分布がばらつくという問題がある。近年、高性能化・低コスト化のために、半導体チップ厚を200um以下とする極薄化や、電流密度を100A/cm以上とする大電流密度化が進んでいるので、上記の問題は特に顕著である。
この問題に対して、封止後の半導体チップに加わる応力分布に基づいて不純物濃度の分布を変えることで、半導体チップのON状態での電気特性の面内分布を均一にする方法が提案されている(例えば、特許文献1参照)。
特開平2−14575号公報
しかし、従来技術では、封止後の半導体チップのOFF状態での電気特性である耐圧及びリーク電流の面内分布を均一にすることはできなかった。このため、信頼性が低下するという問題があった。
本発明は、上述のような課題を解決するためになされたもので、その目的は封止後の半導体チップの耐圧及びリーク電流の面内分布を均一にすることができる半導体装置の製造方法を得るものである。
本発明は、半導体チップを樹脂で封止する半導体装置の製造方法において、封止前後の前記半導体チップの耐圧及びリーク電流の面内分布の変化を求める工程と、この計算の結果に基づいて、封止後の前記半導体チップの耐圧及びリーク電流の面内分布が均一になるように、封止前の前記半導体チップの耐圧及びリーク電流の面内分布を調整する工程とを備えることを特徴とする。
本発明により、封止後の半導体チップの耐圧及びリーク電流の面内分布を均一にすることができる。
本発明の実施の形態に係る半導体装置を示す断面図である。 本発明の実施の形態に係る半導体チップの製造工程を示す断面図である。 本発明の実施の形態に係る半導体チップの製造工程を示す断面図である。 本発明の実施の形態に係る半導体チップの製造工程を示す断面図である。 本発明の実施の形態に係る半導体チップの製造工程を示す断面図である。 本発明の実施の形態に係る半導体チップの製造工程を示す断面図である。 本発明の実施の形態に係る半導体チップの製造工程を示す断面図である。 本発明の実施の形態に係る半導体チップの製造工程を示す断面図である。 PN接合部の不純物濃度の面内分布を求める方法のフローチャートである。 半導体チップの耐圧及びリーク電流の面内分布と応力分布や温度分布との相関を求める方法を示す平面図である。 封止前の半導体チップを表面側から見た平面図である。 図11のI−IIに印加される応力を求めた結果を示す図である。 N型バッファ領域のN型不純物濃度、P型コレクタ領域のP型不純物濃度、及び半導体チップの温度に対する耐圧及びリーク電流の関係を示す図である。 封止後の半導体チップの耐圧及びリーク電流の面内分布が均一になるような、封止前の半導体チップのN型バッファ領域の不純物濃度の面内分布を裏面側から見た平面図である。
図1は、本発明の実施の形態に係る半導体装置を示す断面図である。半導体チップ1の裏面は、導電性接合材2により電極基板3に接合されている。導電性接合材2は、半田、Agペースト、導電性接着剤などである。電極基板3は、熱伝導率の優れた絶縁シート4を介して放熱板5上に実装されている。半導体チップ1の表面は、AlやCuなどのワイヤ6により外部配線端子7に接続されている。半導体チップ1、電極基板3の一部、絶縁シート4、放熱板5の一部、ワイヤ6、及び外部配線端子7の一部は、絶縁性の樹脂8で封止されている。
続いて、半導体チップ1の製造工程について図面を参照して説明する。図2〜図8は、本発明の実施の形態に係る半導体チップの製造工程を示す断面図である。ここでは、半導体チップ1はIGBT(Insulated Gate Bipolar Transistor)である。ただし、半導体チップ1はIGBTに限らず、MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)やダイオードでもよい。
まず、図2に示すように、N型半導体基板9の表面側にP型不純物イオンを注入して拡散させて、P型ベース領域10を形成する。N型半導体基板9はSi、GaAs、GaN、SiCなどからなる。次に、図3に示すように、P型ベース領域10の一部にN型不純物イオンを注入して拡散させて、N型ソース領域11を形成する。
次に、図4に示すように、N型ソース領域11及びP型ベース領域10を貫通するトレンチを形成して、トレンチ内にゲート絶縁膜12を介してゲート電極13を埋め込む。ゲート電極13上に層間絶縁膜14を形成し、表面全面にエミッタ電極15を形成する。
次に、図5に示すように、N型半導体基板9を裏面側から所定の厚さまで研削する。次に、図6に示すように、N型半導体基板9の裏面全面にN型不純物イオンを注入して拡散させて、N型バッファ領域16を形成する。次に、図7に示すように、N型半導体基板9の裏面側全面にP型不純物イオンを注入して拡散させて、P型コレクタ領域17を形成する。
最後に、図8に示すように、N型半導体基板9の裏面全面にコレクタ電極18を形成する。以上の工程により半導体チップ1が製造される。ここで、半導体チップ1の表面側にMOS構造19が設けられ、半導体チップ1の裏面側にPN接合部20が設けられている。
続いて、本発明の実施の形態に係る半導体装置の製造方法を説明する。まず、半導体チップ1を樹脂8で封止する前に、封止後の半導体チップ1の耐圧及びリーク電流の面内分布が均一になるような、封止前の半導体チップ1のPN接合部20(N型バッファ領域16及びP型コレクタ領域17)の不純物濃度の面内分布を求める。
次に、この求めた不純物濃度の面内分布を持つPN接合部20を半導体チップ1の裏面側に形成する。その後に、半導体チップ1をワイヤ6により外部配線端子7に接続し、半導体チップ1を樹脂8で封止する。
なお、不純物濃度分布を形成する方法として、例えばイオン注入装置の走査スピードを変動させる方法がある。これにより、イオン注入装置のプロセス条件を変更するだけで新たな工程を追加すること無く、不純物濃度分布を形成することができる。または、不純物濃度分布に対応したフォトレジストマスクやステンシルマスクを用いて半導体基板に不純物イオンを打ち込んでもよい。この場合、既存の写真製版プロセスを用いるため、微細な不純物濃度分布を形成することができる。
続いて、PN接合部の不純物濃度の面内分布を求める方法について、図9のフローチャートを参照して詳細に説明する。
まず、パッケージ形状や樹脂8の材質に基づいて封止後の半導体チップ1に加わる応力分布を求める。(ステップS1)。例えば、FEM解析を用いてシミュレーションにより応力分布を計算する。または、半導体チップ1の面内にピエゾ素子又は歪ゲージ等の応力測定素子を配置して応力分布を実測する。
また、ワイヤ6の位置に基づいて封止後の半導体チップ1に流れる電流の密度分布を求め、その電流の密度分布から封止後の半導体チップ1の温度分布を求める(ステップS2)。例えば、シミュレーションにより半導体チップ1の温度分布を計算する。または、サーモビューア等を用いて半導体チップ1の温度分布を実測する。
次に、半導体チップ1の耐圧及びリーク電流の面内分布と応力分布や温度分布との相関を求める(ステップS3)。例えば、図10に示すように、半導体チップ1の面内の各領域に、ピエゾ素子等の応力測定素子21、温度測定素子22、及び半導体チップ1よりも大幅に小さな半導体素子23を配置する。そして、半導体チップ1に応力を与えた状態で応力測定素子21により応力を測定し、温度測定素子22により温度を測定すると同時に、半導体素子23の耐圧及びリーク電流を測定する。これにより、半導体チップ1の耐圧及びリーク電流の面内分布と応力分布や温度分布との相関を算出することができる。なお、温度測定素子22を用いる代わりに、熱電対やサーモビューア等を用いて半導体チップ1の温度を測定してもよい。
次に、半導体チップ1の耐圧及びリーク電流と応力分布又は温度分布との相関から、封止後の半導体チップ1の耐圧及びリーク電流の面内分布を求める(ステップS4)。
最後に、封止後の半導体チップ1の耐圧及びリーク電流の面内分布が均一になるような、封止前の半導体チップ1のPN接合部20の不純物濃度の面内分布を求める(ステップS5)。
図11は、封止前の半導体チップを表面側から見た平面図である。終端領域24内に、エミッタ電極15とゲートパッド25が配置されている。エミッタ電極15にワイヤ6が接合されている。
図12は、図11のI−IIに印加される応力を求めた結果を示す図である。図12には、A,B,Cの応力を半導体チップ1に加えた場合の耐圧の変動値も示されている。封止後、半導体チップ1の中央部Iには角部IIと比べて大きな圧縮応力が加わり、応力に比例して耐圧の変動幅も大きくなる。また、半導体チップ1のワイヤ6が接合される領域は、トランジスタ動作時に周辺の領域から電流が集まるため、周辺の領域よりも温度が上昇する。
図13は、N型バッファ領域16のN型不純物濃度、P型コレクタ領域17のP型不純物濃度、及び半導体チップ1の温度に対する耐圧及びリーク電流の関係を示す図である。不純物濃度が下がるか又は温度が上がるほど、耐圧は下がり、リーク電流は上がる。
図14は、封止後の半導体チップ1の耐圧及びリーク電流の面内分布が均一になるような、封止前の半導体チップ1のN型バッファ領域16の不純物濃度の面内分布を裏面側から見た平面図である。中央の領域26は不純物濃度が大きい。領域27の不純物濃度は領域26よりも小さく、領域28の不純物濃度は領域27よりも更に小さい。領域29は、ワイヤ6が接合される領域であり、不純物濃度が大きい。なお、ここではN型バッファ領域16について説明するが、P型コレクタ領域17でも同様である。
半導体チップ1のN型半導体基板9に応力が加わると、耐圧が下がり、リーク電流が上がる。そこで、封止後に応力が加わる領域26のN型バッファ領域16の不純物濃度を相対的に上げる。これにより、領域26の封止前の耐圧が相対的に上がるため、封止後の半導体チップ1の耐圧及びリーク電流の面内分布が均一になる。
また、半導体チップ1のワイヤ6が接合される領域29は、トランジスタ動作時に周辺の領域からワイヤ6に向かって電流が集まるため、周辺の領域よりも温度が上昇し、耐圧が下がり、リーク電流が上がる。そこで、領域29のN型バッファ領域16の不純物濃度を相対的に上げる。これにより、ワイヤ6に電流を流し温度が上昇した場合でも、封止後の半導体チップ1の耐圧及びリーク電流の面内分布が均一になる。
以上説明したように、本実施の形態では、封止後の半導体チップ1の耐圧及びリーク電流の面内分布が均一になるような、封止前の半導体チップ1のPN接合部20の不純物濃度の面内分布を予め求める。そして、この求めた不純物濃度の面内分布を持つPN接合部20を半導体チップ1の裏面側に形成する。その後に、半導体チップ1を樹脂8で封止する。これにより、封止後の半導体チップ1の耐圧及びリーク電流の面内分布を均一にすることができる。このため、半導体装置の信頼性を向上させることができる。
1 半導体チップ
8 樹脂
19 MOS構造
20 PN接合部

Claims (3)

  1. 表面側にMOS構造が設けられ裏面側にPN接合部が設けられた半導体チップを樹脂で封止する半導体装置の製造方法において、
    封止後の前記半導体チップの耐圧及びリーク電流の面内分布が均一になるような、封止前の前記半導体チップの前記PN接合部の不純物濃度の面内分布を求める工程と、
    この求めた不純物濃度の面内分布を持つ前記PN接合部を前記半導体チップの裏面側に形成する工程と、
    前記PN接合部を形成した後に前記半導体チップを前記樹脂で封止する工程とを備えることを特徴とする半導体装置の製造方法。
  2. 前記PN接合部の不純物濃度の面内分布を求める工程は、
    封止後の前記半導体チップに加わる応力分布を求める工程と、
    前記半導体チップの耐圧及びリーク電流と前記応力分布との相関から、封止後の前記半導体チップの耐圧及びリーク電流の面内分布を求める工程とを有することを特徴とする請求項1に記載の半導体装置の製造方法。
  3. 前記PN接合部の不純物濃度の面内分布を求める工程は、
    封止後の前記半導体チップに流れる電流の密度分布から封止後の前記半導体チップの温度分布を求める工程と、
    前記半導体チップの耐圧及びリーク電流と前記温度分布との相関から、封止後の前記半導体チップの耐圧及びリーク電流の面内分布を求める工程とを有することを特徴とする請求項1又は2に記載の半導体装置の製造方法。
JP2011123719A 2011-06-01 2011-06-01 半導体装置の製造方法 Withdrawn JP2012253155A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2011123719A JP2012253155A (ja) 2011-06-01 2011-06-01 半導体装置の製造方法
US13/358,868 US20120309117A1 (en) 2011-06-01 2012-01-26 Method for manufacturing semiconductor device
DE102012203928A DE102012203928A1 (de) 2011-06-01 2012-03-13 Verfahren zur Herstellung einer Halbleitervorrichtung
KR1020120054028A KR20120135042A (ko) 2011-06-01 2012-05-22 반도체장치의 제조방법
CN201210175363XA CN102810486A (zh) 2011-06-01 2012-05-31 半导体装置的制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011123719A JP2012253155A (ja) 2011-06-01 2011-06-01 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JP2012253155A true JP2012253155A (ja) 2012-12-20

Family

ID=47173529

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011123719A Withdrawn JP2012253155A (ja) 2011-06-01 2011-06-01 半導体装置の製造方法

Country Status (5)

Country Link
US (1) US20120309117A1 (ja)
JP (1) JP2012253155A (ja)
KR (1) KR20120135042A (ja)
CN (1) CN102810486A (ja)
DE (1) DE102012203928A1 (ja)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0214575A (ja) 1988-06-30 1990-01-18 Mitsubishi Electric Corp 半導体装置
US20040026764A1 (en) * 2002-08-06 2004-02-12 Fumihiko Hirose Low-loss bipolar transistor and method of manufacturing the same
JP5320612B2 (ja) * 2007-06-29 2013-10-23 コーア株式会社 抵抗器
JP4512125B2 (ja) * 2007-09-07 2010-07-28 株式会社リコー 応力分布検出用半導体パッケージ群及びそれを用いた半導体パッケージの応力分布検出方法
JP2011123719A (ja) 2009-12-11 2011-06-23 Renesas Electronics Corp 言語処理システム、言語処理方法、及び言語処理用プログラム
US8283213B2 (en) * 2010-07-30 2012-10-09 Alpha And Omega Semiconductor Incorporated Method of minimizing field stop insulated gate bipolar transistor (IGBT) buffer and emitter charge variation

Also Published As

Publication number Publication date
CN102810486A (zh) 2012-12-05
DE102012203928A1 (de) 2012-12-06
KR20120135042A (ko) 2012-12-12
US20120309117A1 (en) 2012-12-06

Similar Documents

Publication Publication Date Title
JP7286715B2 (ja) 半導体装置、半導体パッケージおよび電源装置
CN102738036B (zh) 晶圆级mosfet金属化
CN107123624A (zh) 具有双侧冷却的功率模块封装
CN203850273U (zh) 半导体装置
JP2009283717A (ja) 半導体装置の製造方法
JP2017011007A (ja) 電力用半導体装置および電力用半導体装置の製造方法
KR101465042B1 (ko) 반도체장치 및 그 시험방법
CN112768427B (zh) 氮化镓hemt的封装结构及封装方法
JP7823093B2 (ja) 電界抑制が向上させられた高電圧半導体装置を製作する方法
US8692244B2 (en) Semiconductor device
JP2020013923A (ja) 半導体装置
JP5618662B2 (ja) 半導体素子の特性測定方法および半導体装置の製造方法
CN117766536B (zh) 一种集成温度检测部件的sgt器件及制造方法
KR20110096323A (ko) 정전류 다이오드 소자 및 그 제조방법
JP2012253155A (ja) 半導体装置の製造方法
CN113410185B (zh) 功率半导体器件封装结构及其制造方法
CN112768503B (zh) Igbt芯片、其制造方法及功率模块
JP7304827B2 (ja) 半導体装置およびクラック検出方法
CN105226039B (zh) 具有板状半导体元件的二极管
JP6064682B2 (ja) 半導体装置
CN110736574B (zh) 一种氮化镓mosfet封装应力应变分布感测结构
CN115036306B (zh) 双向瞬态电压抑制保护器件及其制造方法
CN209804662U (zh) 一种sod-323型二极管结构
CN109671766B (zh) 功率金属氧化物半导体场效晶体管
JP5582043B2 (ja) 絶縁ゲート型半導体装置

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20140805