JPH0223746U - - Google Patents
Info
- Publication number
- JPH0223746U JPH0223746U JP10033388U JP10033388U JPH0223746U JP H0223746 U JPH0223746 U JP H0223746U JP 10033388 U JP10033388 U JP 10033388U JP 10033388 U JP10033388 U JP 10033388U JP H0223746 U JPH0223746 U JP H0223746U
- Authority
- JP
- Japan
- Prior art keywords
- output
- data
- data selector
- comparator
- selects
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 3
- 230000000295 complement effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Description
第1図はこの考案の一実施例による2値間差絶
対値検出回路を示す回路図、第2図はこの考案に
おける他の実施例を示す回路図、第3図はこの考
案における他の実施例を示す回路図、第4図は従
来の2値間差絶対値検出回路を示す回路図である
。 図において、1は8ビツトのデータX、2は8
ビツトのデータY、3は2つのデータの大小関係
を判定するコンパレータ、4はセレクト入力を制
御することにより2つのデータの1方を出力する
2−1データセレクタ、5はインバータ、6は2
つのデータを加算するフルアダー、7はデータX
とYの差の絶対値の範囲を決める8ビツトの定数
α、8は2値間差絶対値検出信号、9はフルアダ
ー6の出力の1つであるキヤリーアウト出力、1
0は論理積素子(LS32相当)、11は論理和
素子(LS08相当)、12はトライステートバ
ツフア、13はインバータ付トライステートバツ
フア、14は論理和素子(LS00相当)である
。なお、図中、同一符号は同一、又は相当部分を
示す。
対値検出回路を示す回路図、第2図はこの考案に
おける他の実施例を示す回路図、第3図はこの考
案における他の実施例を示す回路図、第4図は従
来の2値間差絶対値検出回路を示す回路図である
。 図において、1は8ビツトのデータX、2は8
ビツトのデータY、3は2つのデータの大小関係
を判定するコンパレータ、4はセレクト入力を制
御することにより2つのデータの1方を出力する
2−1データセレクタ、5はインバータ、6は2
つのデータを加算するフルアダー、7はデータX
とYの差の絶対値の範囲を決める8ビツトの定数
α、8は2値間差絶対値検出信号、9はフルアダ
ー6の出力の1つであるキヤリーアウト出力、1
0は論理積素子(LS32相当)、11は論理和
素子(LS08相当)、12はトライステートバ
ツフア、13はインバータ付トライステートバツ
フア、14は論理和素子(LS00相当)である
。なお、図中、同一符号は同一、又は相当部分を
示す。
Claims (1)
- 2つのnビツトの正のデータX,Yにおいて|
X−Y|>αを検出する回路であつて、Yの1の
補数をとるためのインバータと、X+(Yの1の
補数)+1=X−Yを計算するフルアダーと、X
<Yの場合にA−Bの1の補数=Y−X−1をと
るためのインバータと、X≧Yの場合にX−Y、
X<Yの場合にY−X−1を選択する2−1デー
タセレクタと、データセレクタの出力とnビツト
の定数αとの大小関係を決定するコンパレータと
、X<Yの場合にコンパレータのA=B出力を有
効にするための論理積素子と、コンパレータA>
B出力と前記論理積素子との論理和をとるための
論理和素子を備えた2値間差絶対値検出回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP10033388U JPH0223746U (ja) | 1988-07-28 | 1988-07-28 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP10033388U JPH0223746U (ja) | 1988-07-28 | 1988-07-28 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0223746U true JPH0223746U (ja) | 1990-02-16 |
Family
ID=31328314
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP10033388U Pending JPH0223746U (ja) | 1988-07-28 | 1988-07-28 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0223746U (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113915697A (zh) * | 2020-07-08 | 2022-01-11 | 夏普株式会社 | 空调系统、风扇模块、空调模块及空调装置 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5019335A (ja) * | 1973-06-21 | 1975-02-28 | ||
| JPS6014326A (ja) * | 1983-07-05 | 1985-01-24 | Nec Corp | 絶対値演算回路 |
-
1988
- 1988-07-28 JP JP10033388U patent/JPH0223746U/ja active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5019335A (ja) * | 1973-06-21 | 1975-02-28 | ||
| JPS6014326A (ja) * | 1983-07-05 | 1985-01-24 | Nec Corp | 絶対値演算回路 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113915697A (zh) * | 2020-07-08 | 2022-01-11 | 夏普株式会社 | 空调系统、风扇模块、空调模块及空调装置 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0223746U (ja) | ||
| JP3012357B2 (ja) | シフト量検出回路 | |
| JP2656024B2 (ja) | 変調回路 | |
| JP2894015B2 (ja) | 桁あふれ検出方法および回路 | |
| JPH07118654B2 (ja) | 算術演算装置 | |
| JPS62151651U (ja) | ||
| US5301140A (en) | Microcomputer that detects whether the output of an analog to digital convertor is increasing or decreasing overtime | |
| JP2599984B2 (ja) | 入力データのピーク値検出回路 | |
| JPS6132436Y2 (ja) | ||
| JP2666349B2 (ja) | ピークレベル検出回路 | |
| JPH0531327B2 (ja) | ||
| JP2556904B2 (ja) | 高速加減算演算装置 | |
| JPS62184476U (ja) | ||
| JPH0452245U (ja) | ||
| JPH01142069U (ja) | ||
| JPH01142068U (ja) | ||
| JPS63221715A (ja) | A/d変換装置 | |
| JP2782827B2 (ja) | 比較演算回路 | |
| JPS6421382U (ja) | ||
| JPS6244352U (ja) | ||
| JPS6435437U (ja) | ||
| JPS6415186U (ja) | ||
| JPH01156633U (ja) | ||
| JPS6421451U (ja) | ||
| JPH01191231A (ja) | 不連続2進数値データの演算処理方式 |