JPH023022A - 液晶ディスプレイ装置 - Google Patents

液晶ディスプレイ装置

Info

Publication number
JPH023022A
JPH023022A JP63150032A JP15003288A JPH023022A JP H023022 A JPH023022 A JP H023022A JP 63150032 A JP63150032 A JP 63150032A JP 15003288 A JP15003288 A JP 15003288A JP H023022 A JPH023022 A JP H023022A
Authority
JP
Japan
Prior art keywords
liquid crystal
common electrode
line
signal line
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63150032A
Other languages
English (en)
Inventor
Atsushi Inoue
淳 井上
Yasuhiro Nasu
安宏 那須
Kenichi Oki
沖 賢一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP63150032A priority Critical patent/JPH023022A/ja
Publication of JPH023022A publication Critical patent/JPH023022A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
〔概 要〕 アクティブ・マトリクス型の液晶ディスプレイ装置に関
し、 共通電極と信号線あるいは走査線との短絡箇所を速やか
に発見することを目的とし、 液晶セルを挟んで、一方の側に共通電極を設け、他方の
側に、各画素毎に設けられた画素電極と、該画素電極を
駆動するスイッチング素子と、該スイッチング素子を駆
動するために互いに交差するように配線された信号線お
よび走査線とを有してなるアクティブ・マトリクス型の
液晶ディスプレイ装置において、前記共通電極内に前記
液晶セルに接した信号線または走査線と直交する方向に
スリットを形成して該共通電極を複数の領域に分割する
ように構成する。 〔産業上の利用分野〕 本発明は、アクティブ・マトリクス型の液晶ディスプレ
イ装置に関する。 近年、液晶ディスプレイ装置においては、クロストーク
等の問題を回避するために、各画素毎に設けた画素電極
を設け、これらの画素電極をそれぞれスイッチング素子
によって駆動するアクティブ・マトリクス型の液晶ディ
スプレイ装置が用いられている。 ところで、このようなアクティブ・マトリクス型の液晶
ディスプレイ装置は、液晶セルの一方の側に共通電極と
してベタ電極を設け、他方の側に上記画素電極、および
対応するスイッチング素子を配置して、これらのスイッ
チング素子を格子状に配線された走査線および信号線に
よって駆動する構成となっている。 しかしながら、スイッチングに対する応答速度を速める
ため、および、画質を高めるために、上記液晶セルの厚
さは薄くなる傾向にあり、上記共通電極と上記の信号線
あるいは走査線とが短絡してライン欠陥となるという事
態が発生している。 このような場合には、短絡箇所を速やかに発見して補修
する必要がある。 そのため、アクティブ・マトリクス型の液晶ディスプレ
イ装置における共通電極と信号線あるいは走査線との短
絡箇所を速やかに発見する技術が要望されていた。 〔従来の技術、および発明が解決しようとする課題〕 第5図は従来のアクティブ・マトリクス型の液晶ディス
プレイ装置における、液晶物質に対する電圧印加のため
の構成の概略を示す図である。 第5図において、1′は共通電極、2 +1+  21
2+2゜1.2□2は画素電極、311+  312+
  321+  322はスイッチング素子、43.4
□は信号線、5..5□は走査線、6はアース、8はガ
ラス基板である。 なお、簡単のためにマトリクスは2行2列としている。 画素電極2 +1+  212+  221+  22
2、スイッチング素子311+  312+  321
+  322、信号線48.4□、走査線5i.5□は
ガラス基板8上に、通常の半導体の製造手法によって形
成される。 液晶ディスプレイ装置にふいては、該共通電極ビとガラ
ス基板8との間に、図示しないが、配向膜に挟まれ、廻
りをシール材で囲まれた液晶物質の層(液晶セル)が存
在し、該液晶セルには上記の電極によって電圧を印加さ
れる。 ところで、上記の液晶セルの厚さは、通常、数μmであ
り、スイッチングに対する応答速度を速めるため、およ
び、画質を高めるために、上記液晶物質の層の厚さは、
さらに薄くなる傾向にある。 そのため、上記の共通電極と信号線あるいは走査線とが
短絡してライン欠陥となるという事態が発生している。 このような場合には、短絡箇所を速やかに発見して補修
する必要があるが、従来の液晶ディスプレイ装置におけ
る共通電極はベタ電極であるため、欠陥箇所の特定が困
難であるという問題があった。 本発明は上記の問題点に鑑み、なされたもので、共通電
極と信号線あるいは走査線との短絡箇所を速やかに発見
することができる液晶ディスプレイ装置を提供すること
を目的とするものである。 〔課題を解決するための手段〕 第1A図および第1B図は本発明の原理構成図である。 第1A図および第1B図において、1は共通電極、2白
は画素電極、30.はスイッチング素子、4.は信号線
、5、は走査線、6は所定の電圧源、7はスリットであ
る。なお、i=l〜m。 j=1〜nとする。 共通電極1と画素電極2目とは、図示しない液晶セルを
挟んで両側に存在する。画素電極2目は、液晶セルの各
画素に対応するお分に電圧を印加するために各画素毎に
設けられたものである。各スイッチング素子3 IJは
、対応する画素電極21Jを駆動するために設けられ、
さらに、該スイッチング素子3..を駆動するために互
いに交差するように配線された信号線41および走査線
5.が設けられている。 本発明の特徴として、前記共通電極1内に前記液晶セル
に接した、例えば、信号線41と直交する方向にスリッ
ト7が形成され、該共通電極1を複数の領域に分割して
いる。 〔作 用〕 共通電極1に接続される電圧源6の電位と異なる電圧を
、該共通電極lとの短絡を検査したい信号線情あるいは
走査線5.に順に印加する。 このとき、もし、第1A図の共通電極1においてスリッ
ト7で分割される一方の領域と、上記の電圧源6の電位
と異なる電圧を印加[また信号線4゜あるいは走査線5
Jとが短絡したとすると、該共通電極1の短絡点と上記
電圧源6との間に、上記の印加電圧と該電圧源6の電圧
との差、および該共通電極1の上記一方の領域における
電気抵抗に応じて電流が流れる、すなわち、該一方の領
域において電圧降下が生じる。しかしながら1.−の電
流、したがって、電圧降下の影響は、上記スリット7に
よって分割された、共通電極1の他方の領域には及ばな
いっなぜならば、上記のスリット7による分割のために
、該他方の領域に至る電流経路が長くなり、抵抗が大き
くなるためである。 こうして、短絡が生じている側の領域と、そうでない側
の領域とにおいて共通電極1の電圧が異なることになり
、これは当該液晶ディスプレイ装置の表示に現れる。こ
れが、本発明による液晶ディスプレイ装置における短絡
箇所の特定の基本原理である。 〔実施例〕 第・1図は、本発明の実施例の液晶ディスプレイ装置に
おけるTPTマトリクス、データバスラインおよびスキ
ャンパスラインの配置を示すものである。 第4図の構成は、前述の第5図の構成におけるガラス基
板8上の構成に対応するもので、TFTマ) IJガラ
スは、該ガラス基板8上にTFT(Than Film
 Transistor) 、すなわち、薄膜トランジ
スタをマトリクス状に配列したものである。 第4図において、2L、は画素電極、30IJは上記ス
タガード型のTFT、311Jは該TFT304.のゲ
ート電極、32.Jは該TFT30ijのドレイン電極
、40.はデータバスライン、50゜はスキャンパスラ
インである。ここで、1−1〜m、j=l〜nとする。 スキャンパスライン50Jは、各行のTFT301J 
(1= 1〜m)のゲート電極w”l11.+(+”1
〜m)に接続され、データバスライン40.は各列のT
FT30+j(J = l〜n)のドレイン電極32.
4に接続される。そして、各丁FT30.J(i=1〜
rn、  j=i−n)のソー・スミ極は対応する画素
電極2υ1.+(+=1〜m、)=i〜n)に接続され
る。 各スキャンパスライン50.には、周期的に有効な電気
信号が印加され、該スキャンハスライン50」に接続さ
れるTFT3 LJ(i= l 〜m)は、このときに
のみオンとなり、同時にデータバスライン40+ に入
力された画像データに応じた電圧が、接続される画素電
極20.Jに印加される。 ここで、上記のスキャンパスライン50.およびデータ
バスライン40.は、それぞれ、前記のようなガラス基
板上に順に形成された裸の金属線であり、数μmの液晶
セル(液晶物質)を介して共通電極と相対している。し
たがって、液晶物質に接しているデータバスラインと共
通電極との間で短絡が発生し得る。因みに逆スタガード
型TPTを使用した場合はスキャンパスラインが液晶物
質と接する形態となる。 本発明の実施例の液晶ディスプレイ装置における共通電
極10の構成は、第2図に示されている、。 第2図の共通電極10においては、前記の第4図のスキ
ャンパスライン50. (J−1〜n)に対応する位置
に、したがって、データバスラインとは直交する方向に
スリブ)70J (J=]〜n)が設けろれており、該
共通電極10をデータバスラインの伸張方向において複
数の領域に分割しているう そして、第3図には、第2図の共通電極10を第4図の
TPTマトリクス、スキャンパスラインおよびデータバ
スラインからなる構成に重ね合わせた様子が示されてい
る。 上記の本発明の実施例の液晶ディスプレイ装置において
、共通電極10とデータバスライン40との間の短絡箇
所の検出を行なう手順は以下のとおりである。 まず、各データバスライン40+ について、共通電極
10との間で電気的導通のあるものを、抵抗測定器等に
よって検出する。 次に、上記の共通電極10との間で電気的導通のあるデ
ータバスライン4(It に、所定の点滅を行なう電気
信号を人力する。ここで、前記のように、そして、第2
図に示されるように、共通電極10は、該データバスラ
イン40.に垂直に、各スキャンパスライン50Jの位
置毎に分割されているので、共通電極IOの該分割され
た領域のうち該データバスライン40t と短絡してい
る領域に沿って電圧の変動が生じ、該短絡箇所と、該共
通電極10が接続する所定の電位の電圧源、例えば、ア
ースとの間で該短絡している領域に沿って電流が流れる
。 このとき、上記の共通電極10における電圧の変動は該
液晶ディスプレイ装置の表示に現れる。 すなわち、上記データバスライン40+ と短絡してい
る領域に沿って、前記所定の点滅を行なう電気信号に応
じた表示の変動が観測される。 例えば、第3図の“S”の点においてデータバスライン
40.、と共通電極10との間で短絡が生じたとすると
、共通電極10のスリブ)701と70□との間の領域
に電圧の変動が生じ、液晶セルの該領域と対向する画素
電極20+、(i=1〜n)との間の部分に電圧が印加
され、これが液晶セルの透過率の変化として観測される
。 このようにして、本発明の実施例の液晶ディスプレイ装
置においては、共通電極10と短絡しているパスライン
の位置が速やかに発見され得る。 上記の短絡箇所は、例えば、レーザにより切り離し、修
復を行なう。 なお、第2図のようなスリット70は、共通電極側のガ
ラス基板上に、フォト・リングラフイック・プロセスに
より第2図のスリット70の形状にパターニングを行な
って、透明電極(例えば、200nmのITO)を成膜
し、その後、該スリット70の部分の透明電極をリフト
オフすることにより形成される。 なお、本発明の実施例の構成によれば、第3図に示され
るように、共通電極10のスリット70がスキャンパス
ライン50.の位置に存在するので、共通電極10とス
キャンパスライン50jとの短絡も発生しにくくなって
いる。 〔発明の効果〕 本発明による、アクティブ・マトリクス型の液晶ディス
プレイ装置においては、共通電極と信号線あるいは走査
線との短絡箇所を速やかに発見することができる。 4i
【図面の簡単な説明】
第1A図および第1B図は、本発明の原理構成図、 第2図は、本発明の実施例における共通電極の構成図、 第3図は、本発明の実施例における共通電極とTPTマ
トリクス側のパスラインとの重なりの様子を示す図、 第4図は、TPTマトリクス、データバスライン、およ
びスキャンパスラインの配置を示す図、第5図は、従来
のアクティブ・マトリクス型液晶ディスプレイ装置にお
ける電圧印加のための構成の概略を示す図である。 〔符号の説明〕 1、l’、10・・・共通電極、2Ij、201j・・
・画素電極、3B・・・スイッチング素子、4.41・
・・信号線、5,5j・・・走査線、6・・・電圧源、
?、70゜・・・スリット、8・・・ガラス基板、30
iJ・・・薄膜トランジスタ、31目・・・薄膜トラン
ジスタのゲート電極、32目・・・薄膜トランジスタの
ドレイン電極、40r ・・・データバスライン、50
j ・・・スキャンパスライン。 本発明の原理慣成図 第1 A図の” ”部の部分拡大図 第1B図

Claims (1)

  1. 【特許請求の範囲】 1、液晶セルを挟んで、一方の側に共通電極(1)を設
    け、他方の側に、各画素毎に設けられた画素電極(2_
    i_j)と、該画素電極(2_i_j)を駆動するスイ
    ッチング素子(3_i_j)と、該スイッチング素子(
    3_i_j)を駆動するために互いに交差するように配
    線された信号線(4_i)および走査線(5_i)とを
    有してなるアクティブ・マトリクス型の液晶ディスプレ
    イ装置において、 前記共通電極(1)内に前記液晶セルに接した信号線ま
    たは走査線と直交する方向にスリット(7)を形成して
    該共通電極(1)を複数の領域に分割することを特徴と
    する液晶ディスプレイ装置。
JP63150032A 1988-06-20 1988-06-20 液晶ディスプレイ装置 Pending JPH023022A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63150032A JPH023022A (ja) 1988-06-20 1988-06-20 液晶ディスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63150032A JPH023022A (ja) 1988-06-20 1988-06-20 液晶ディスプレイ装置

Publications (1)

Publication Number Publication Date
JPH023022A true JPH023022A (ja) 1990-01-08

Family

ID=15488009

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63150032A Pending JPH023022A (ja) 1988-06-20 1988-06-20 液晶ディスプレイ装置

Country Status (1)

Country Link
JP (1) JPH023022A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001356372A (ja) * 2000-05-12 2001-12-26 Samsung Electronics Co Ltd 液晶表示装置用薄膜トランジスタ基板及びその製造方法
JP2002357843A (ja) * 2001-06-04 2002-12-13 Matsushita Electric Ind Co Ltd 液晶表示パネル
CN100353246C (zh) * 2003-11-28 2007-12-05 Nec液晶技术株式会社 液晶显示设备
US7518686B2 (en) 2003-10-28 2009-04-14 Samsung Mobile Display Co., Ltd. Liquid crystal display

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001356372A (ja) * 2000-05-12 2001-12-26 Samsung Electronics Co Ltd 液晶表示装置用薄膜トランジスタ基板及びその製造方法
JP2002357843A (ja) * 2001-06-04 2002-12-13 Matsushita Electric Ind Co Ltd 液晶表示パネル
US7518686B2 (en) 2003-10-28 2009-04-14 Samsung Mobile Display Co., Ltd. Liquid crystal display
CN100353246C (zh) * 2003-11-28 2007-12-05 Nec液晶技术株式会社 液晶显示设备
US7352432B2 (en) 2003-11-28 2008-04-01 Nec Lcd Technologies, Ltd. Liquid crystal display device

Similar Documents

Publication Publication Date Title
US5365034A (en) Defect detection and defect removal apparatus of thin film electronic device
US4930874A (en) Liquid crystal display device
JP3481465B2 (ja) アクティブマトリクス基板の集合基板
KR940006156B1 (ko) 액정표시소자 제조방법
US5719648A (en) Liquid crystal display apparatus and method for producing the same with electrodes for producing a reference signal outside display area
JPH08101397A (ja) 薄膜トランジスタ型液晶表示装置とその製造方法
CN104280970A (zh) 阵列基板及液晶显示面板
KR100576629B1 (ko) 액정표시장치의 tft어레이 기판 및 그 검사방법
US20080174713A1 (en) Liquid crystal display panel with line defect repairing mechanism and repairing method thereof
JPH023022A (ja) 液晶ディスプレイ装置
JPH05341246A (ja) マトリクス型表示素子の製造方法
JPH11119683A (ja) 液晶表示パネルの検査方法
KR100919192B1 (ko) 리페어 배선을 포함하는 액정표시장치와 그 제조방법
JP4516244B2 (ja) アクティブマトリクス型液晶表示装置用基板及びそれを備えた液晶表示装置
JP2004219706A (ja) 表示素子及び表示素子の駆動電圧検出方法
JP4772196B2 (ja) 液晶表示装置及び画面表示応用装置
JPH08262485A (ja) 液晶表示装置
JP3014915B2 (ja) 多面取り薄膜トランジスタアレイ基板及びその検査方法
JPH05333370A (ja) アクティブマトリクス型液晶表示素子
JP3912856B2 (ja) 液晶表示装置の検査方法および液晶表示装置
JP2000241833A (ja) マトリックス型配線基板
KR0154794B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조방법
JP2013246250A (ja) Tftアレイ基板およびそれを備える液晶パネル
KR101192072B1 (ko) 액정표시장치
KR101232145B1 (ko) 액정표시장치의 검사용 기판