JPH0247155B2 - - Google Patents

Info

Publication number
JPH0247155B2
JPH0247155B2 JP56126424A JP12642481A JPH0247155B2 JP H0247155 B2 JPH0247155 B2 JP H0247155B2 JP 56126424 A JP56126424 A JP 56126424A JP 12642481 A JP12642481 A JP 12642481A JP H0247155 B2 JPH0247155 B2 JP H0247155B2
Authority
JP
Japan
Prior art keywords
level
video signal
circuit
apl
picture tube
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP56126424A
Other languages
English (en)
Other versions
JPS5827480A (ja
Inventor
Yoshiharu Mori
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP56126424A priority Critical patent/JPS5827480A/ja
Publication of JPS5827480A publication Critical patent/JPS5827480A/ja
Publication of JPH0247155B2 publication Critical patent/JPH0247155B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of DC and slowly varying components of signal; Circuitry for preservation of black or white level

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Television Receiver Circuits (AREA)

Description

【発明の詳細な説明】 本発明はテレビジヨン受像機の映像レベル補正
回路に関し、APL(平均映像レベル)に応じて最
黒レベルが変化する映像信号を受像管に供給する
ようにしたテレビジヨン受像機に於いて、上記
APLが低い状態での輝度の浮きを防止すること
を目的とする。
一般のテレビジヨン受像機に於いては、APL
の非常に高い映像信号が入力された場合に、受像
管が飽和して三原色螢光体が劣化しないようにす
るため、ABL(自動輝度制限)回路が使用されて
いる。そして、このABL回路は、周知のように、
受像管ビーム電流の過大時を検出し、その検出出
力によつて映像信号の直流レベル即ち輝度を低下
させるように制御している。
ところで、原画(被写体)の明暗を受像機側で
忠実に再現するには、映像信号の直流レベルを正
しく再生する必要があり、このため所謂直流分再
生回路が使用されているので、この回路によつて
直流クランプされた映像信号に対して、前述の
ABL制御を行うと次のような欠点が生じる。即
ち、上記直流分再生回路は、APLの高低に拘わ
らず、映像信号をその最黒レベル(通常、ペデス
タルレベル)が受像管のカツトオフレベルに常に
一致するようにクランプするものであるから、こ
のようにクランプされたAPLの高い映像信号に
対してABLをかけたのでは、その映像信号の最
黒レベルが受像管のカツトオフレベル以下になつ
て黒信号が再現されないこと(これを黒沈みと称
す)になる。
そこで、これに代る方法として、映像信号の直
流レベルの再生率が100%以下になる(即ち、
APLに応じて最黒レベルが若干変化する)よう
にし、この映像信号に対してABL制御する方法
が提案されている。
第2図はこの方法を説明する図であり、APL
対ビーム電流(IB)特性を示す同図aに於いて、
破線が直流再生率を100%とした場合を表わし、
実線が直流再生率を100%以下とした場合を表わ
している。そして、P点及びP′点はそのABL開
始点をそれぞれ示している。即ち、直率再生率
100%以下の場合に於いて、APLが例えば40%の
時に、映像信号の最黒レベルが受像管のカツトオ
フレベル(L1)に一致するように直流再生率を
適当な値に選定しておくと、APLに対する最黒
レベルの変化は第2図bの下側の実線のようにな
り、最白レベルの変化は上側の実線のようにな
る。したがつて、直流再生率100%の映像信号に
ABLをかけた場合を示す同図bの破線と比較す
ると、APLが高い場合の黒沈み(ハツチング部
分A)が幾分改善されていることが判る。
しかしながら、斯る方法では、APLが高い場
合の黒沈みが改善されるものの、その反面、
APLが低い場合に白レベルが受像管の飽和レベ
ル(L2)を越えたり(第2図のハツチングB)、
最黒レベルが受像管カツトオフレベル(L1)以
上になる(同ハツチング部分C)と云う欠点があ
り、これらはそれぞれ白浮き、黒浮きと称され映
像品質を低下させることになる。
然るに、本発明はこのようなAPLの低い状態
での輝度の“浮き”を解消するようにしたもので
あり、以下、その詳細を図面を参照して説明す
る。
第1図は本発明による映像レベル補正回路を使
用したテレビジヨン受像機の要部概略構成を示し
ている。同図に於いて、1は映像信号入力端子、
2はこの端子からの映像信号が入力されるコント
ラスト制御回路であり、手動操作によりコントラ
スト制御及びAPLが高い場合の自動コントラス
ト制限(ACL)動作を行うものである。3は直
流クランプ兼輝度制御回路であり、映像信号に直
流クランプをかけると共に、そのクランプレベル
を手動操作によつて変化させる輝度制御及び
APLが高い場合に上記クランプレベルを強制的
に低下させる自動輝度制限(ABL)動作を行う
ようになつている。4は直流伝送率設定回路であ
り、前記直流クランプ兼輝度制御回路3から出力
された映像信号を40〜60%程度の直流伝送率で次
段のピーククリツプ兼ブランキングパルス混合回
路5に導くものであり、この回路5からの映像信
号が映像増幅回路6を通つたのちカラーマトリツ
クス回路7で色差信号と混合されて受像管8に印
加されるようになつている。
一方、9は前記受像機8のビーム電流の過大時
を検出する第1ビーム電流検出回路であり、この
回路によつて前記入力端子1に導入された映像信
号のAPLの高い状態を検出し、前述のACL動作
及びABL動作を行なわせるようになつている。
また、10は上記ビーム電流の過小時を検出する
第2ビーム電流検出回路であり、本発明ではこの
回路によつて前記映像信号のAPLの低い状態を
検出し、前記直流クランプ兼輝度制御回路3の直
流クランプレベルを強制的に低下させるようにし
たことを特徴としている。
斯る構成に依れば、直流クランプ兼輝度制御回
路3から出力された映像信号を100%以下に設定
された直流伝送率設定回路4を通すようにしてい
るので、受像管8に印加される映像信号の最黒レ
ベルはAPLに応じて変化することになる。即ち、
前記回路3で映像信号の最黒レベルが常に受像管
8のカツトオフレベルに一致するようにクランプ
されていても、受像管8に印加される映像信号の
最黒及び最白レベルはAPLに応じて前述の第3
図bの破線のように変化しようとする。しかし、
APLが比較的低い状態即ち受像管ビーム電流が
所定値以下の状態では、第2ビーム電流検出回路
10がこの状態を検出し、これによつて直流クラ
ンプ兼輝度制御回路3の直流クランプレベルを所
定の一定レベルに強制的に低下させる。その結
果、受像管8に印加される映像信号の最黒レベル
は、APLの低い状態では第3図bの実線のよう
に、上記受像管のカツトオフレベルに一致するこ
とになつて、前述の黒浮きが解消される訳であ
る。第3図aはこの場合のAPL対ビーム電流IB
生を表わしている。その際、第2ビーム電流検出
回路10の動作開始点は前述の直流伝送率を考慮
して設定する必要がある。
なお、第3図bに於いて、APLが高い場合の
黒沈みは、直流クランプ兼輝度制御回路3の上述
の如き動作だけでは、第2図bの状態からは改善
されない。しかし、ここではABLと同時にACL
をかけているので、上記黒沈みは第2図bの状態
から更に若干改善できるし、また、APLが高い
場合には黒信号を若干沈ませた方が画質的に良好
であるので、そのような黒沈みを完全に補正でき
なくても問題はない。
更に、第1図の回路では、ピーククリツプ兼ブ
ランキングパルス混合回路5によつて白ピークを
クリツプするようにしているので、前述の直流ク
ランプ兼輝度制御回路3の動作と相俟つて、
APLの低い場合の白浮きも改善されることにな
る。
次に第1図の破線で囲まれた要部の一実施回路
例を示す第4図について説明する。同図の回路は
大別すると、直流クランプ兼輝度制御回路3と直
流伝送率設定回路4を備えるIC11と、第1第
2ビーム電流検出回路9,10を含む外付け回路
12から構成されている。
前記IC11は、基本的には、端子T1に導入さ
れた負極性の複合映像信号(イ)がエミツタホロワ
Tr1を通つて差動体Tr2,Tr3で増幅され、この差
動対の一方Tr2のコレクタから取り出された映像
信号がトランジスタTr14〜Tr17で増幅及び反転
されて負極性の信号として端子T6に取り出され
る構成であり、その際、直流クランプ(輝度制
御)及び直流伝送率設定は次の如く行なわれるよ
うになつている。
先ず、輝度制御回路3の動作について説明する
と、前記差動対Tr2,Tr3の一方Tr2のコレクタか
らトランジスタTr14のエミツタP点に取り出さ
れた正極性の複合映像信号は他方では差動対
Tr12,Tr13の一方Tr13のベースに印加される。
この差動対の他方Tr12のベースには、端子Tr4
接続された外付け回路部12内の可変抵抗器VR
及び抵抗R1,R2等やIC11内のトランジスタTr9
〜Tr11等で決まる直流電圧が印加され、且つ上
記差動対の定電流源用のトランジスタTr18のベ
ースには映像信号のペデスタル部のフロントポー
チに対応するゲートパルス(ハ)が端子T5を介して
印加されている。このため、上記差動対の他方
TR12のコレクタQ点には上記フロントポーチの
タイミングで所定の大きさ(振幅)のパルス(ニ)が
現われ、このパルスがトランジスタTr8,Tr7
Tr5で増幅及び反転されたのち、端子T3に接続さ
れたコンデンサC1と抵抗R3で平滑されて直流電
圧に変換され、入力段の差動対Tr2,Tr3のTr3
印加される。従つて、この差動対のTr2のコレク
タ電位即ち複合映像信号(イ)の直流レベルは上記直
流電圧即ちパルス(ホ)の振幅によつて決まることに
なる。
したがつて、今、前記可変抵抗器VRによつて
端子T4の直流電位を上昇させると、トランジス
タTr9のベース電位が上がつて、このトランジス
タのコレクタ電流が減少するので、トランジスタ
Tr12のベース電位が下がる。このため、ゲート
パルス期間に上記トランジスタTr12のコレクタ
電位が上がり、パルス(ニ)の振幅が小さくなる。こ
のため、差動対Tr2,Tr3のTr5に印加されるパル
ス(ホ)の振幅も小さくなつて、端子T3の直流電位
が下がる。この結果、上記差動対のTr2のコレク
タ電位即ち映像信号(イ)の直流レベルが下つて輝度
が低下することになる訳である。また、端子T4
の直流電位を下げた場合は全く逆の動作を行なつ
て輝度が上昇する訳である。
一方、前記直流伝送率設定回路4は、上述のよ
うにして直流クランプ(輝度制御)された複合映
像信号(ロ)をトランジスタTr15〜Tr16で増幅する
際に、端子T8に接続されたコンデンサC2と抵抗
R4の作用によつて直流伝送率の設定を行う。即
ち、上記端子T8を開放した場合が直流伝送率100
%の状態であり、この時のトランジスタTr15
Tr16による電圧増幅度A0はA0≒Rb/Raとなる。
これに対して、上記コンデンサC2と抵抗R4を接
続した時の交流分に対する電圧増幅度A1は、 A1≒Rb/Ra・R4/Ra+R4=Rb(Ra+R4)/Ra・R4 となり、直流伝送率DはD=A1/A0で求めるこ
とができるから、 D=R4/Ra+R4 (×100%) で表わされることになる。従つて、この直流伝送
率Dを前述したように40〜60%の範囲に設定する
訳である。
次に、外付け回路部12のうち第1ビーム電流
検出回路9は、フライバツクトランスFTの高圧
巻線の低電位側端子と直流電源(+VH)との間
に接続されたビーム電流検出用抵抗R5,R6、及
び、この両抵抗の接続中点Rの電位変化に応答し
てスイツチング動作するABL用の第1スイツチ
ングトランジスタTr19とACL用の第2スイツチ
ングトランジスタTr20等を主要素として構成さ
れている。即ち、今、受像管ビーム電流が増大す
ると、R点の電位が下がるため、第1第2スイツ
チングトランジスタTr19,Tr20が共にオンにな
る。第1スイツチングトランジスタTr19がオン
になると、輝度調整用の可変抵抗器VR等を含む
回路を橋絡するので、端子T4の直流電位が上昇
し、その結果、前述の動作により輝度が低下せし
められて制限される訳である。また同時に、第2
スイツチングトランジスタTr20がオンとなるこ
とによつて、図示しないコントラスト制御回路で
コントラストが制限される訳である。
また、本発明で特徴とする第2ビーム電流検出
回路10は、前記検出抵抗R5,R6の接続中点R
の電位が所定値よりも高くなつた場合に導通する
ツエナーダイオードD1、及び、このダイオード
の導通時にオンとなる第3第4スイツチングトラ
ンジスタTr21,Tr22等を主要素として構成され
ている。即ち、受像管ビーム電流が減少してR点
の電位がダイオードD1のツエナー電圧以上に上
昇すると、このダイオードD1が導通し、これに
よつて第3スイツチングトランジスタTr21がオ
ンになる。すると、第4スイツチングトランジス
タTr22もオンになつてABL用の第1スイツチン
グトランジスタTr19のベース電位を低下させる
ので、この第1スイツチングトランジスタTr19
がオンとなる。このため、前述と同様の動作によ
つて映像信号の直流レベルを強制的に引き下げる
訳である。なお、ダイオードD2は第4スイツチ
ングトランジスタTr22のオン時にACL用の第2
スイツチングトランジスタTr20がオンとなるの
を防止するための逆流防止用のものである。
叙上では、本発明を特にABL及びACL機能を
備えるテレビジヨン受像機に適用した場合につい
て説明したが、本発明はAPLが低い場合の輝度
の浮きを防止することを目的とするものであるか
ら、APLに応じて最黒レベルが変化する映像信
号を受像管に印加するようにしたテレビジヨン受
像機でありさえすれば適用できる。
また、APLに応じて最黒レベルが変化する映
像信号を受像管に印加するために、映像信号を一
旦直流クランプしたのちに、直流伝送率設定回路
を通すように構成したが、他の方法を採用するこ
とも可能である。
以上説明した如く、本発明の映像レベル補正回
路に依れば、APLが低い場合の輝度の浮き特に
黒浮きを防止することができ画質を向上せしめる
ことができる。
【図面の簡単な説明】
第1図は本発明を適用したテレビジヨン受像機
の概略構成を示す図、第2図及び第3図は従来例
と本発明の場合の特性を夫々示す図、第4図は第
1図の要部の実施回路例を示す図である。

Claims (1)

  1. 【特許請求の範囲】 1 受像管ビーム電流の過大時を検出し、その検
    出出力によつて輝度を低下させる自動輝度制限回
    路を備えるテレビジヨン受像機において、 受像管ビーム電流の少ない状態を検出すること
    によつて前記平均映像レベルの低い状態を検出
    し、この検出出力によつて上記映像信号の直流ク
    ランプレベルを強制的に低下させると共に、この
    クランプされた映像信号の直流伝送率を低下させ
    ることによつて平均映像レベルに応じて最黒レベ
    ルを変化せしめてなる映像レベル補正回路。
JP56126424A 1981-08-11 1981-08-11 テレビジヨン受像機の映像レベル補正回路 Granted JPS5827480A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56126424A JPS5827480A (ja) 1981-08-11 1981-08-11 テレビジヨン受像機の映像レベル補正回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56126424A JPS5827480A (ja) 1981-08-11 1981-08-11 テレビジヨン受像機の映像レベル補正回路

Publications (2)

Publication Number Publication Date
JPS5827480A JPS5827480A (ja) 1983-02-18
JPH0247155B2 true JPH0247155B2 (ja) 1990-10-18

Family

ID=14934829

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56126424A Granted JPS5827480A (ja) 1981-08-11 1981-08-11 テレビジヨン受像機の映像レベル補正回路

Country Status (1)

Country Link
JP (1) JPS5827480A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1858253A1 (en) 2006-05-16 2007-11-21 Sony Corporation Image correction circuit, image correction method and image display

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3637700A1 (de) * 1986-11-05 1988-05-19 Motan Gmbh Verfahren zum regenerieren einer mit feuchtigkeit beladenen trocknungspatrone sowie vorrichtung zur durchfuehrung eines solchen verfahrens
JP2540849B2 (ja) * 1987-03-25 1996-10-09 ソニー株式会社 映像信号処理回路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5675780A (en) * 1979-11-26 1981-06-23 Sony Corp Video signal processing circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1858253A1 (en) 2006-05-16 2007-11-21 Sony Corporation Image correction circuit, image correction method and image display

Also Published As

Publication number Publication date
JPS5827480A (ja) 1983-02-18

Similar Documents

Publication Publication Date Title
US4451849A (en) Plural operating mode ambient light responsive television picture control
CA1154152A (en) Video signal processing circuit
US4470067A (en) Automatic gain control apparatus
JPH0365073B2 (ja)
RU2130235C1 (ru) Устройство для регулировки яркости и контраста в телевизионном приемнике
JP2808474B2 (ja) ビデオ制御回路
CA1220851A (en) Dark level restoring circuit
JPH0247155B2 (ja)
US5313294A (en) Beam current limiting arrangement having a peak amplitude, responsive threshold
CN1038463C (zh) 具有亮度控制阈值扩展的电子束电流限制器
JPH021427B2 (ja)
US4523233A (en) Automatic bias control system with compensated sense point
US4338630A (en) One-chip chroma/luma IC: D.C. coupling reduction circuit
JPS5829034B2 (ja) ゲ−テッド自動ビ−ム電流制限器
JPS6320221Y2 (ja)
KR850000566B1 (ko) 텔레비젼의 화상 조정 회로
KR100252723B1 (ko) 자동제어장치의비활성화장치를구비한비디오시스템
JP2000244769A (ja) 黒レベル補正回路
KR970004670Y1 (ko) 전계강도에 따른 칼라 이득 조절회로
JP2538366B2 (ja) ビデオト―ン回路
JPH0314874Y2 (ja)
JPS58215180A (ja) 映像増幅回路
KR910006192Y1 (ko) 자동휘도 제한 (abl) 보상회로 장치
JP3475036B2 (ja) テレビジョン受像機のドーミング防止回路
JPH07226863A (ja) テレビジョン受像機