JPH0314830U - - Google Patents
Info
- Publication number
- JPH0314830U JPH0314830U JP7592389U JP7592389U JPH0314830U JP H0314830 U JPH0314830 U JP H0314830U JP 7592389 U JP7592389 U JP 7592389U JP 7592389 U JP7592389 U JP 7592389U JP H0314830 U JPH0314830 U JP H0314830U
- Authority
- JP
- Japan
- Prior art keywords
- switching
- transistor
- base
- circuit
- negative voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Electronic Switches (AREA)
Description
第1図は本考案の一実施例の電気回路図、第2
図は従来回路の電気回路である。 Q1……正電圧用スイツチングトランジスタ、
Q2……負電圧用スイツチングトランジスタ、Q
3……駆動用トランジスタ、C……制御端子。
図は従来回路の電気回路である。 Q1……正電圧用スイツチングトランジスタ、
Q2……負電圧用スイツチングトランジスタ、Q
3……駆動用トランジスタ、C……制御端子。
Claims (1)
- 正電圧供給回路および負電圧供給回路にそれぞ
れ介挿接続された正電圧用スイツチングトランジ
スタと負電圧用スイツチングトランジスタとを同
時にスイツチングさせて正電圧と負電圧との供給
を制御する電源スイツチング回路において、前記
両スイツチングトランジスタの一方をPNP型と
し且つ他方をNPN型とし、駆動用トランジスタ
を、前記PNP型スイツチングトラジスタのベー
スから前記NPN型スイツチングトランジスタの
ベースに電流が流れる向きに該両スイチツングト
ランジスタの各ベース間に接続し、前記駆動用ト
ランジスタのベースを制御端子に接続して該制御
端子の制御信号により前記駆動用トラジスタをオ
ン・オフするよう構成したことを特徴とする電源
スイツチング回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP7592389U JPH0314830U (ja) | 1989-06-28 | 1989-06-28 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP7592389U JPH0314830U (ja) | 1989-06-28 | 1989-06-28 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0314830U true JPH0314830U (ja) | 1991-02-14 |
Family
ID=31616928
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP7592389U Pending JPH0314830U (ja) | 1989-06-28 | 1989-06-28 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0314830U (ja) |
-
1989
- 1989-06-28 JP JP7592389U patent/JPH0314830U/ja active Pending