JPH03189719A - ディスク記憶装置 - Google Patents

ディスク記憶装置

Info

Publication number
JPH03189719A
JPH03189719A JP1328925A JP32892589A JPH03189719A JP H03189719 A JPH03189719 A JP H03189719A JP 1328925 A JP1328925 A JP 1328925A JP 32892589 A JP32892589 A JP 32892589A JP H03189719 A JPH03189719 A JP H03189719A
Authority
JP
Japan
Prior art keywords
data
disk
parallel
storage
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1328925A
Other languages
English (en)
Other versions
JP2823615B2 (ja
Inventor
Takashi Oeda
高 大枝
Motoyasu Tsunoda
元泰 角田
Noriyuki Karasawa
唐沢 徳亨
Yukito Takada
高田 幸人
Tetsushi Kawamura
哲士 川村
Yoshio Yugawa
湯川 芳雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Industry and Control Solutions Co Ltd
Original Assignee
Hitachi Ltd
Hitachi Video Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Video Engineering Co Ltd filed Critical Hitachi Ltd
Priority to JP1328925A priority Critical patent/JP2823615B2/ja
Publication of JPH03189719A publication Critical patent/JPH03189719A/ja
Priority to US08/199,988 priority patent/US5737632A/en
Priority to US09/055,942 priority patent/US6125427A/en
Application granted granted Critical
Publication of JP2823615B2 publication Critical patent/JP2823615B2/ja
Priority to US09/503,248 priority patent/US6311236B1/en
Priority to US09/984,507 priority patent/US6578136B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Detection And Correction Of Errors (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、磁気ディスクや光ディスクや光磁気ディスク
等の記憶ディスクを用いた記憶装置に関し、特に、その
ディスク制御用LSIに関するものである。
[従来の技術] 従来の記憶ディスクを用いた記憶装置(以下、ディスク
装置と言う)の構成を第7図に示す。
図示するように、ディスク装置210は、ディスク制御
装置8と、ディスクドライブ装置から構成される。
ディスクドライブ装置は、ディスク上の記憶符号へのデ
ータの符号化および記憶符号の復号を行う符号複合化回
路6と、記憶ディスクへの記録再生を行う記録再生回路
7を備え、ディスク制御装M8は、ホストコンピュータ
とのインタフェースを担うホストインタフェース回路2
.ホストコンピュータがアクセスするデータの転送を制
御するディスク制御LSI3、ホストコンピュータとの
送受データを保持するバッファメモリ4、全体の制御を
司るマイクロプロセッ5を備えている。
以上示したディスク装置において、ディスク制御装置と
ディスクドライブ装置間のデータの送受は、リードおよ
びライトの2つのシリアルデータにより行われていた。
そのため、ディスク制御装置に用いられるディスク制御
用LSIは、リード用、ライト用それぞれ1本のシリア
ルデータインターフェース備え、各データをシリアルデ
ータとして扱っていた。
[発明が解決しようとする課題] しかし、近年、データ転送速度の高速化の為、パラレル
記録方式を採用するディスク装置が開発されるようにな
った。
このディスク装置において、その制御を従来のディスク
制御用LSIを1つだけで実現しようとすると、ディス
ク制御用LSIとディスクドライブ装置とのあいだのデ
ータはシリアルデータとしなければならず、充分にデー
タ転送速度高速化を図ることができなかった。
また、ディスク制御用LSIを複数個用いて実現しよう
とすると、ディスク制御用LSIを制御するマイクロプ
ロセッサの処理が過大となり、また、ハードウェアが大
規模になり、ディスク装置の小型、大容量化が困難にな
り、コストが増大するといった問題があった。
本発明は、1つのLSIで、ディスク装置のデータ転送
速度の高速化を図れる。パラレル記録方式を採用するデ
ィスク装置のディスク制御用LSIを提供することを目
的とする。
また、あわせて1本発明は、データ転送速度高速化を図
れるディスク装置、および、該ディスク装置を用いた情
報処理システムを提供することをも目的とする。
[課題を解決するための手段] 本発明は、前記目的達成のために、ホスト装置がアクセ
スするデータの入出力を行うホストインタフェースと、
記憶ディスクに対し、パラレルに記憶データの入出力を
行うディスクインタフェースと、両インタフェース間の
データ転送を制御する手段と、を有することを特徴とす
る第1のディスク制御用LSIを提供する。
また、前記目的達成のために、ホスト装置がアクセスす
るデータの入出力をパラレルに行うホストインタフェー
スと、記憶ディスクに対してパラレルに記憶データの人
出力を行うディスクインタフェースと、両インタフェー
ス間のデータのパラレル転送を制御する手段と、転送デ
ータの誤りを検出するための符号をパラレルデータを単
位として求め、転送パラレルデータと同ビット数にパラ
レル化し、ホストインタフェースよりディスクインタフ
ェースへの転送パラレルデータに付加する手段と、ディ
スクインタフェースよりホストインタフェースへの転送
パラレルデータに付加されている転送データの誤りを検
出するための符号より該転送データのデータの誤りを検
出する手段と、を有することを特徴とする第2のディス
ク制御用LSfを提供する。
また、特に、この第2のディスク制御用LSIにおいて
、前記転送データの誤りを検出するための符号としてリ
ード・ソロモン符号を用いたことを特徴とするディスク
制御用LSIを提供する。
また、前記各ディスク制御用LSIは、記憶ディスクに
書き込む記憶ディスクのセクタ管理情報を、前記転送パ
ラレルデータのビット数分、並列に前記ディスクインタ
フェースより出力する手段を備えることが望ましい。
また、あわせて、本発明は、記憶ディスクと、記憶ディ
スクとのデータのパラレル転送を制御する前記のディス
ク制御用LSIとを備えたことを特徴とする第1のディ
スク装置を提供する。
また、前記目的達成のために、本発明は、ホスト装置が
アクセスするパラレルデータを保持するバッファメモリ
と、バッファメモリと記憶ディスクとのデータのパラレ
ル転送を制御するディスク制御回路と、記憶ディスクの
記憶データの記憶ディスク上の記録符号への符号化およ
び記録符号よりの復号化を行う符号・復号化回路と、記
憶データをパラレルに記憶する記憶ディスクとを有する
ことを特徴とする第2のディスク装置を提供する6また
、あわせて、前記ディスク装置と、該ディスク装置にア
クセスするホスト装置とを有することを特徴とする情報
処理システムをも提供する。
以上のように、本発明は、ディスク制御用LSIのディ
スクドライブ装置とのあいだのデータ線をパラレル化し
たものである。また、LSI内部においても1ケ所でも
データをシリアルで扱う回路が存在する場合、高速性を
損なうためこれら内部回路もすべてデータ線に関しては
パラレル構成としたものである。
なお、LSIにこだわらず、前記ディスク装置のハード
ウェア構成の特徴を表せば、ディスクドライブ装置への
記録符号に符号化、又はデータ読み出しの際には復号化
を行なう回路より前段(ホストコンピュータとディスク
装置のインタフェースよりの部分)をすべてデータ線に
関してはパラレル構成の回路で実現するということに相
当する。
[作 用] 本発明に係る第1のディスク制御用LSIによれば、記
憶ディスクの記憶データの入出力はディスクインタフェ
ースにてパラレルデータのまま行われる。また、ホスト
インタフェースとディスクインタフェース間のデータ転
送が行われる。
また、本発明に係る第2のディスク制御用LSIによれ
ば、ホストインタフェースにおいてホスト装置がアクセ
スするデータはパラレルに入出力され、ディスクインタ
フェースにおいて記憶ディスクの記憶パラレルデータは
パラレルに入出力され、さらに、両インタフェース間の
データはパラレル転送される。一方、転送データの誤り
を検出するための符号をパラレルデータを単位として求
め、転送パラレルデータと同ビット数にパラレル化し、
ホストインタフェースよりディスクインタフェースへの
転送パラレルデータに付加する。
また、ディスクインタフェースよりホストインタフェー
スへの転送パラレルデータに付加されている転送データ
の誤りを検出するための符号より該転送データのデータ
の誤りを検出する。
なお、この第2のディスク制御用LSIにおいて、前記
転送データの誤りを検出するための符号としてリード・
ソロモン符号を用いることが好ましい。
また、前記各ディスク制御用LSIは、記憶ディスクに
書き込む記憶ディスクのセクタ管理情報を、前記転送パ
ラレルデータのビット数分、並列に前記ディスクインタ
フェースより出力することが好ましい。
また、本発明に係る第1のディスク装置によれば、前記
のディスク制御用LSIにより記憶ディスクとのデータ
のパラレル転送を制御する。
また、本発明に係る第2のディスク装置によれば、バッ
ファメモリはホスト装置がアクセスするパラレルデータ
を保持する。また、ディスク制御回路によりバッファメ
モリと記憶ディスクとのデータ転送がパラレルデータの
まま行われる。また。
符号・復号化回路は記憶ディスクの記憶データの記憶デ
ィスク上の記録符号への符号化および記録符号よりの復
号化を行う。
また、本発明に係る情報処理システムによれば、ホスト
装置は前記ディスク装置にアクセスし、その処理を行う
(以下、余白) [実施例] 以下1本発明の一実施例について磁気ディスク記憶装置
を備えた情報処理システムを例に取り、説明する。
μ(じすし:ヱヱ上− まず、本実施例に係るディスク装置の記憶フォーマット
について説明する。
まず、第8図に、従来の、シリアルにデータを記録する
場合のディスク装置の記憶フォーマットを示す。
図示するように、ディスク装置は、磁気ディスク上にセ
クタ17という単位でデータを記録していくが、各セク
タ17には、ホストコンピュータ1から送られてくるデ
ータ(DATA PIELD) 29と。
誤り訂正符号(DATA CHECK BYTES) 
30以外に、セクタ17を管理するための情報が書きこ
まれていなければならない、これらの情報には、各セク
タ間に挿入されるl5O(インターセクタギャップ)2
0、各セクタのアドレス18、同期パターン28等があ
る。これらの情報を書き込むことをフォーマットすると
いう。
以上示した、従来の、データをシリアルに記録する場合
には、あるセクタ番号を持つセクタはディスク上に連続
な領域として存在するが、本実施例においては、データ
をパラレルに記録するため、同じセクタ番号をもつセク
タがディスク上に複数離れて存在する。これらのセクタ
は、管理上−つのセクタとして同時にアクセスされなけ
ればならないため、フォーマットする際にはこのことを
考慮しなければならない。
第5図に1本実施例に係るパラレルにデータを記録する
ディスク装置の記憶フォーマットを示す。
本実施例においては、図示するように、 DATAFE
ELD 29やDATA CHECK BYTES30
は、同じセクタ番号を持つ複数のセクタ17a、b、c
に分けて書き込むが、プロシンクバイト27やシンクパ
ターンバイト28は記録再生時にデータ読みだしの同期
化のために使われる信号であるため、分けて書き込んで
しまうとデータの読みだしができなくなる。また、l5
O(インターセクタギャップ)20 a = cは各セ
クタ毎にそのセクタ長に応じて、必要である。このため
、これらの情報は、ディスク上の各セクタにそれぞれ独
立に付加する。
以上の構成により、データのパラレル記憶においても、
データを正しく再生することができる。
なお、以上、第5図に示したの構成ではセクタ17a、
b、cに振り分けて書き込んでいるのはデータフィール
ド29とECCバイト30だけとしているが、アドレス
エリアの中の、アドレスフィールド23.アドレスチエ
ツクバイト24(第8図参照)も各セクタ17a、b、
cに振り分けて書き込むようにしても良い。
ディスク 置の構 次に本実施例に係るディスク装置の構成について説明す
る。
第1図に、本実施例に係るディスク装置の構成を示す。
ディスク装置10は、ディスク制御装置8と、ディスク
ドライブ装置から構成される。
ディスクドライブ装置は、ディスク上の記憶符号へのデ
ータの符号化および記憶符号の復号を行う符号複合化回
路6と、磁気ディスクへの記録再生を行う記録再生回路
7a、7b〜7hを備えている。各記録再生回路には対
応して磁気ヘッドが接続されており、各磁気ヘッドは、
並行して、それぞれ同一もしくは異なる磁気ディスクに
アクセスする。
ディスク制御装置8は、ホストコンピュータとのインタ
フェースを担うホストインタフェース回路2、後述する
ディスク制御LSI3ホストコンピユータとの送受デー
タを保持するバッファメモリ4、全体の制御を司るマイ
クロプロセッ5を備えている。
ディスクドライブ装置9は、通常のデータ書き込み時に
は、ディスク制御用LSI3より受は取ったパラレルデ
ータをフォーマットされたディスク上の複数のセクタ1
7a、b、c (同じセクタ番号を持つセクタ、第5図
参照)にパラレルに記録する。
この際、ディスクに記録するための記録符号にデータを
符号/復号化する必要があるが1本欣子異例においては
、この符号/復号化回路6は、ディスク制御用LSIよ
りデータをパラレルのまま。
受は取り、パラレルのまま符号/復号化処理する(実際
に2−7RLL符号、1−7RLL符号などパラレルデ
ータを変換する方が回路構成が簡単になる記録符号が多
く知ら九でいる)。
しかし、符号/復号化回路6としては、ディスク制御用
LSIの出力データ線数分の符号/復号化回路を備える
ようにしても良い。
以上のように、本実施例に係るディスク装置は磁気ディ
スクにデータをパラレルに記憶するが、その構成は、従
来のデータをシリアルに記憶するディスク装置8(第6
図参照)と異なり、データの送受をパラレルに行うため
符号複合化回路6と制御LSI3間がバス接続されてい
る。
ディスク   LSIの  構 次に、本実施例に係るディスク制御用LSIについて説
明する。
第2図に本実施例に係るディスク制御用LSIの構成を
示す。
ディスク制御用LSIは、CPUインタフェース部12
、バッファコントローラ部13、ホストインタフェース
部11.  ドライブインタフェース部15、フォーマ
ット制御部、ECC部14がら構成される。
CPUインタフェース部12は、ディスク制御装置18
全体の制御を行なう外付けのマイクロプロセッサ5と本
LSIとのインタフェース回路で、マイクロプロセッサ
5と本LSIとのデータ、アドレスの転送を制御する。
バッファコントローラ部13は、ディスクドライブ装置
3とホストコンピュータ1とのデータ転送速度の違いを
吸収するために設けられたバッファメモリを制御する回
路である。ディスクドライブ装!!3とホストコンピュ
ータ1とのあいだのデータ転送はすべてこのバッファメ
モリ4を介して行なわれる。従ってバッファコントロー
ラ部13が制御するデータ転送は、ディスクドライブ装
置3−バッファメモリ4、バッファメモリ4−ホストコ
ンピュータ1の2系統が最低必要であり、さらにマイク
ロプロセッサ5とバッファメモリ4が存在する場合も有
る。
ホストインタフェース制御部11はディスク制御用LS
I3とホストインタフェース制御回路2のデータ転送を
制御する回路であり、ホストインタフェース制御回路2
とディスク制御用LSI間の信号を扱う。
ECC部は、ホストコンピュータ1から送られてきたデ
ータをディスク装置に記録再生する際、ノイズや記録媒
体の欠陥などによって生じるデータの誤りを訂正するた
めの誤り訂正符号の生成と復号を行う回路である。従来
、ハードディスク装置の誤り訂正符号には通常ファイア
符号が用いられていた、しかし、ファイア符号では復号
回路をハードロジックで実現する場合、シリアルデータ
としておく必要があり、パラレル構成にすることができ
ない、そこで、本発明では、誤り訂正方式に、例えば、
特開昭63−91418号記載のリードソロモン符号等
を用いて、パラレル構成でデ−タを扱う。
ドライブコントロール部15はディスク制御用LSI3
と符号復号化回路6との転送を制御する回路であり、フ
ォーマット制御部50を備えている。
フォーマット制御部50は、データを書き込み、読み出
し時に必要なセクタ管理情報、データ読み出しの際、記
録再生回路で用いる同期化信号などを書き込むフォーマ
ットを制御する回路である。
ディスク装置は、はじめて使用するとき、このフォーマ
ットを行なわなければならない、この際書き込むデータ
はホストコンピュータから送られてくるデータではない
ので、マイクロプロセッサ5とフォーマット制御部50
とで各セクタ毎に、前記した記憶フォーマット(第5図
参照)にしたがったデータを生成し、書き込みを行なう
また、ホストコンピュータ1から送られてきたデータを
ディスク装置に書き込む際には、ホストコンピュータか
ら送られてきたデータ29にECC部で生成した誤り訂
正符号30とそれ以外のデータエリア19の情報(26
,27,28゜31)を付加して書き込むことが必要で
ある。これらの情報を付加するのもフォーマット制御部
50が行なう。
次に、従来のデータをシリアルに記憶するディスク制御
用LSIと比較して、本実施例に係るディスク制御用L
SIの構成の特徴を示す第7図に、従来のディスク制御
LSI構成を示す。
図示するように、従来もCPUインタフェース部1部上
2バッファコントロール部13についてはデータはパラ
レルで扱われていた。しかしECC部はシリアルデータ
を扱うような構成の回路になっているためパラレルシリ
アル変換部16でデータをシリアルに変換してからEC
C部で、誤り訂正符号を生成し、ドライブコントロール
部へ送っていた。
これに対し、本実施例に係るディスク制御用LSIでは
、ECC部に前記リードソロモン符号を採用し、パラレ
ルのままデータを扱う。
また、ドライブコントロール部もパラレル構成としLS
I全体がデータをパラレルのまま扱う。
なお、ECC部は、従来通りの構成として、ドライブコ
ントロール部の中にパラレルシリアル変換回路を設はド
ライブコントロール部の出力は。
データがパラレルとなるような構成にしても一定の高速
化を図れる。LSI内部のデータ転送に関しては、シリ
アル転送によっても、転送速度の高速化によっである程
度の高速性を得ることができる一方、LSI外部とのデ
ータ転送に関しては、転送速度の高速化は困難であるか
らである。すなわち、LSI外部とのデータ転送が処理
の律速工程となる蓋然性が高く、このため、LSI外部
とのデータ転送をパラレル化することにより全体の処理
の高速化が図れるからである。
フォーマツドル2部 次に、前記フォーマット制御部50(第2図参照)の内
部構成について説明する。
第3図に、フォーマット制御部50の構成を示す。
図中、51はマイクロプロッセサ5(第1図参照)より
の指令を解読し、各部を制御するシーケンサ、53はフ
ォーマット用のISOデータ20 a ” cや各種同
期パターン28 a ” c等を格納するレジスタ、5
4はシーケンサ51の指示に基づいてデータのパラレル
/シリアル変換や出力を行うドライブインタフェース部
である。
第4図に、ドライブインタフェース部54の構成を示す
図中、55a、b〜は書き込みデータを格納するレジス
タ、56は書き込みデータのパラレル/シリアル変換を
行うセレクタ、57はセレクタ56により選択されたデ
ータを出力するバッファである。
以下、フォーマット時のフォーマット制御部50の動作
について説明する。
まず、マイクロプロッセサ5は、シーケンサに、その旨
指示し、フォーマット用のISGデータ20 a ” 
cやアドレスや各種同期パターン28a〜C等をレジス
タ53に格納する。次に、マイクロブaツセサ5はシー
ケンサ51にフォーマットの実行を指示する。
これを受け、シーケンサ51は、順次レジスタより、I
SOデータ20 a ” cやアドレスや各種同期パタ
ーン28 a = c等をドライブインタフェース部に
転送する。
ドライブインタフェース部は、これを、ディスクドライ
ブ装置に出力するが、ISOデータ20 a = cや
各種同期パターン28 a −eについては、前述した
ように各セクタについて付加する必要があるため、セレ
クタ56の各ビットのセレクタにおいて、入力データの
ビットを順次選択出力することにより、レジスタ53よ
りのデータをシリアル化し出力する。
以上の動作により、ISGデータ20 a = cや各
種同期パターン28 a ” cについては、各セクタ
について付加することができる。また、通常の記憶デー
タ等は、シリアル化せずに出力することによりパラレル
に記憶することができる。
なお、パラレル/シリアル変換に換えて、マイクロプロ
セッサ5が、あらかじめ、レジスタ53内に各位のビッ
トの列が所望のデータを構成するように複数のデータを
格納するようにしても良い。
以下、ディスク装置の通常時の動作について説明する。
五二久l棗込立! ホストコンピュータ1はS CS I (SmallC
omputer 5yste+* Interface
)等からホストインタフェース制御回路2へライト命令
を送出する。
ディスクドライブ装置9はホストインタフェース制御回
路2を介して受けたこの命令に従い磁気ヘッドを目的の
セクタ17に位置付ける。
その後、ホストコンピュータは、記憶データを送出する
。このデータは1バイト輻のパラレルデータである。記
憶データはディスク制御用LSIのバッファコントロー
ル部13によりホストインタフェース制御回路2からバ
ッファメモリ4に転送され、さらに、ディスク制御用L
SIに転送される。
ディスク制御用LSI内部の800部14で。
このデータに誤り訂正符号であるリードソロモン符号1
2バイトを付加し、ドライブコントロール部15を介し
て符号復号化回路6へ1バイト幅のパラレルデータとし
て転送する。
符号復号化回路6は記録符号である1−7符号等に変換
し、複数系統ある記録再生回路7a、bによってディス
ク上のライト命令で指定されたアドレスに対応するセク
タ17a、b、cに各ビットを書き込む。
デニ!Jし冒1に眸 ホストコンピュータ1は、5C8I等からホストインタ
フェース制御回路2ヘリード命令を送出する。ディスク
ドライブ装置9はホストインタフェース制御回路2を介
して受けたこの命令で指定されるデータのアドレスに対
応するセクタ(複数)17a、b、cに磁気ヘッド(複
数)を位置付ける。
そして、これらの磁気ヘッドにそれぞれ対応する記録再
生回路7で同時に複数のセクタ17a、b、cからデー
タの読みだしを行ない、符号復号化回路6で各記録再生
回路間のデータスキューを補正しパラレルのNRZ信号
に復号する。ディスク制御用LSI3はこのデータを受
は取り、800部14で誤り検出を行ない、誤りがあれ
ばマイクロプロセッサ5で800部14からの誤り情報
を基に誤り訂正を行なう。誤りがなければ、そのデータ
をバッファメモリ4へ転送し、さらにホストインタフェ
ース制御回路2を介してホストコンピュータ1へ転送す
る。
以上のように、本実施例によれば、ディスク装置におい
て、ディスク制御装置全体のデータ線をパラレルで構成
できるためシリアル構成になる部分がある場合に比べ、
原理的にパラレルのデータバス幅分だけ高速化できるこ
とになる。
更に、本実施例によれば、ディスク制御用LSIは1つ
で良く、コスト的に、また実装面積の点でも大きなメリ
ットがある。また、マイクロプロセッサ処理も複雑化し
ない。
なお、以上の実施例においては、磁気ディスク記憶装置
を備えた情報処理システムを例に取り。
説明したが、磁気ディスク記憶装置に限らず、光ディス
クや光磁気ディスク制御装置を備えた情報処理システム
いにおいても同様に実現できる。
[発明の効果] 以上のように、本発明によれば、1つのLSIで、デー
タ転送速度高速化を図れる、パラレル記録方式を採用す
るディスク装置のディスク制御用LSIを提供すること
ができる。
また1本発明によれば、データ転送速度高速化を図れる
ディスク装置、および、該ディスク装置を用いた情報処
理システムを提供することができる。
【図面の簡単な説明】
第1図は本発明の一実施例に係るディスク装置の構成を
示すブロック図、第2図はディスク制御用LSIの構成
を示すブロック図、第3図はドライブコントロール部の
構成を示すブロック図、第4図はドライブインターフェ
ース部の構成を示すブロック図、第5図はディスク上の
記憶フォーマットを示す説明図、第6図は従来の技術に
係るディスク装置の構成を示すブロック図、第7図は従
来の技術に係るディスク制御用LSIの構成を示すブロ
ック図、第8図は従来の技術に係るディスク上の記憶フ
ォーマットを示す説明図である。 1・・・ホストコンピュータ、2・・・ホストインタフ
ェース制御回路、3・・・ディスク制御用LSI、4・
・・バッファメモリ、5・・・マイクロプロセッサ、6
・・・符号復号化回路、7・・・記録再生回路、8・・
・ディスク制御装置、9・・・ディスクドライブ装置、
10・・・ディスク装置、11・・・ホストインタフェ
ースコントロール部、12・・・CPUインタフェース
部、13・・・バッファコントロール部、14・・・E
CC部、15・・・ドライブコントロール部、16・・
・パラレルシリアル変換部、17・・・セクタ、18・
・・アドレスエリア、19・・・データエリア、20・
・・l5O(インタセクタギャップ)、27・・・プロ
シンクバイト、28・・・シンクパタンバイト、29・
・・データフィールド、31・・・データパッド、50
・・・フォーマット制御部、51・・・シーケンサ、5
3・・・レジスタ。 54・・・ドライブインタフェース部。

Claims (1)

  1. 【特許請求の範囲】 1、ホスト装置がアクセスするデータの入出力を行うホ
    ストインタフェースと、記憶ディスクに対して、パラレ
    ルに記憶データの入出力を行うディスクインタフェース
    と、両インタフェース間のデータ転送を制御する手段と
    、を有することを特徴とするディスク制御用LSI。 2、ホスト装置がアクセスするデータの入出力を、パラ
    レルに行うホストインタフェースと、記憶ディスクに対
    してパラレルに記憶データの入出力を行うディスクイン
    タフェースと、両インタフェース間のデータのパラレル
    転送を制御する手段と、転送データの誤りを検出するた
    めの符号をパラレルデータを単位として求め、転送パラ
    レルデータと同ビット数にパラレル化し、ホストインタ
    フェースよりディスクインタフェースへの転送パラレル
    データに付加する手段と、ディスクインタフェースより
    ホストインタフェースへの転送パラレルデータに付加さ
    れている転送データの誤りを検出するための符号より該
    転送データのデータの誤りを検出する手段と、を有する
    ことを特徴とするディスク制御用 LSI。 3、請求項2記載のディスク制御用LSIであって、 前記転送データの誤りを検出するための符号としてリー
    ド・ソロモン符号を用いたことを特徴とするディスク制
    御用LSI。 4、請求項1、2または3記載のディスク制御用であっ
    て、 記憶ディスクに書き込む記憶ディスクのセクタ管理情報
    を、前記転送パラレルデータのビット数分、並列に前記
    ディスクインタフェースより出力する手段を備えたこと
    を特徴とするディスク制御用LSI。 5、記憶ディスクと、記憶ディスクとのデータのパラレ
    ル転送を制御する請求項1、2、3または4記載のディ
    スク制御用LSIとを備えたことを特徴とする記憶装置
    。 6、ホスト装置がアクセスするパラレルデータを保持す
    るバッファメモリと、バッファメモリと記憶ディスクと
    のデータのパラレル転送を制御するディスク制御回路と
    、記憶ディスクの記憶データの記憶ディスク上の記録符
    号への符号化および記録符号よりの復号化を行う符号・
    復号化回路と、記憶データをパラレルに記憶する記憶デ
    ィスクとを有することを特徴とする記憶装置。 7、請求項5または6記載の記憶装置と、該記憶装置に
    アクセスするホスト装置とを有することを特徴とする情
    報処理システム。
JP1328925A 1989-12-19 1989-12-19 ディスク記憶装置 Expired - Lifetime JP2823615B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP1328925A JP2823615B2 (ja) 1989-12-19 1989-12-19 ディスク記憶装置
US08/199,988 US5737632A (en) 1989-12-19 1994-02-22 Magnetic disc control apparatus with parallel data transfer between disc control unit and encoder/decoder circuit
US09/055,942 US6125427A (en) 1989-12-19 1998-04-07 Magnetic disc control apparatus with parallel data transfer between disc control unit and encoder circuit
US09/503,248 US6311236B1 (en) 1989-12-19 2000-02-14 Magnetic disc control apparatus with parallel data transfer between disc control unit and encoder circuit
US09/984,507 US6578136B2 (en) 1989-12-19 2001-10-30 Magnetic disc control apparatus with parallel data transfer between disc control unit and encoder circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1328925A JP2823615B2 (ja) 1989-12-19 1989-12-19 ディスク記憶装置

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP8339375A Division JP2989152B2 (ja) 1996-12-19 1996-12-19 ディスク記憶装置およびディスク制御用lsi
JP13187898A Division JP3176885B2 (ja) 1998-05-14 1998-05-14 情報再生装置

Publications (2)

Publication Number Publication Date
JPH03189719A true JPH03189719A (ja) 1991-08-19
JP2823615B2 JP2823615B2 (ja) 1998-11-11

Family

ID=18215628

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1328925A Expired - Lifetime JP2823615B2 (ja) 1989-12-19 1989-12-19 ディスク記憶装置

Country Status (1)

Country Link
JP (1) JP2823615B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19723964B4 (de) * 1996-09-21 2006-06-14 Samsung Electronics Co., Ltd., Suwon Serieller Schnittstellenschaltkreis
JP2012506104A (ja) * 2008-10-15 2012-03-08 マーベル ワールド トレード リミテッド データ・ストレージ・システムのアーキテクチャ

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3176885B2 (ja) 1998-05-14 2001-06-18 株式会社日立製作所 情報再生装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19723964B4 (de) * 1996-09-21 2006-06-14 Samsung Electronics Co., Ltd., Suwon Serieller Schnittstellenschaltkreis
JP2012506104A (ja) * 2008-10-15 2012-03-08 マーベル ワールド トレード リミテッド データ・ストレージ・システムのアーキテクチャ
US8706926B2 (en) 2008-10-15 2014-04-22 Marvell World Trade Ltd. Architecture for data storage systems

Also Published As

Publication number Publication date
JP2823615B2 (ja) 1998-11-11

Similar Documents

Publication Publication Date Title
JP2854391B2 (ja) Datテープのデータ・グループを組み立てるための方法
US6311236B1 (en) Magnetic disc control apparatus with parallel data transfer between disc control unit and encoder circuit
US5887128A (en) Method and apparatus for redundant disk storage system with offset
EP0689208A1 (en) Method for block oriented addressing
US6216201B1 (en) Data processing apparatus using paged buffer memory for efficiently processing data of a compact digital disk
JP3160448B2 (ja) データ訂正装置
JP5160988B2 (ja) 多数のデータセクタを含むハードディスクドライブ及びそれを制御するためのハードディスクドライブコントローラ
KR100659915B1 (ko) 데이터 전송 방법 및 장치
JPH03189719A (ja) ディスク記憶装置
JP3176885B2 (ja) 情報再生装置
JPH11259238A (ja) 信号処理装置
JP2989152B2 (ja) ディスク記憶装置およびディスク制御用lsi
JP2007184046A (ja) 回転円板形記憶装置および記録方法
JPH04503126A (ja) 読取り書込みヘッドバッファ
JPH11317011A (ja) ディスク制御用lsiおよび記憶装置
JP2000067515A (ja) ディスク制御用lsi、記憶装置および情報処理システム
JP3555871B2 (ja) ディスクアレイ装置
JP3302896B2 (ja) 誤り訂正回路及びこれを用いたディスク再生装置及びcd−romドライブ
JP2834081B2 (ja) 磁気ディスク制御装置
JP2845770B2 (ja) ディスクアレイ装置
JPH04351764A (ja) 磁気ディスク装置
JP3603474B2 (ja) ディスク装置
JPS60176136A (ja) 磁気記録再生装置におけるデ−タの記録方法
JP2004355707A (ja) 記録再生方法および磁気ディスク装置
JPS6095763A (ja) 光デイスク処理装置

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313115

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080904

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080904

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090904

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090904

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100904

Year of fee payment: 12

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100904

Year of fee payment: 12