JPH0351981Y2 - - Google Patents
Info
- Publication number
- JPH0351981Y2 JPH0351981Y2 JP501385U JP501385U JPH0351981Y2 JP H0351981 Y2 JPH0351981 Y2 JP H0351981Y2 JP 501385 U JP501385 U JP 501385U JP 501385 U JP501385 U JP 501385U JP H0351981 Y2 JPH0351981 Y2 JP H0351981Y2
- Authority
- JP
- Japan
- Prior art keywords
- light
- emitting element
- receiving circuit
- light emitting
- passage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000000903 blocking effect Effects 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000007423 decrease Effects 0.000 description 2
- 244000145845 chattering Species 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
Landscapes
- Electronic Switches (AREA)
Description
【考案の詳細な説明】
〈産業上の利用分野〉
本考案は発光素子と受光回路とが組み合わされ
てなるホトインタラプタに関する。
てなるホトインタラプタに関する。
〈考案の概要〉
本考案はホトインタラプタを安定して駆動する
ために受光回路の出力が反転する前後において発
光素子の駆動電流を不連続に変化せしめたもので
ある。
ために受光回路の出力が反転する前後において発
光素子の駆動電流を不連続に変化せしめたもので
ある。
〈従来の技術〉
従来のホトインタラプタの回路構成を第3図に
示す。1は発光素子、2は発光素子1の光を受け
る受光素子を含んだ受光回路である。3は保護用
の抵抗である。このようなホトインタラプタを第
4図のように組み立てる。第4図aは正面図、第
4図bは側面図である。4はホトインタラプタで
あり、該ホトインタラプタ4内部に配置された発
光素子1と受光回路2の間に遮光板5の通過路6
が設けられている。
示す。1は発光素子、2は発光素子1の光を受け
る受光素子を含んだ受光回路である。3は保護用
の抵抗である。このようなホトインタラプタを第
4図のように組み立てる。第4図aは正面図、第
4図bは側面図である。4はホトインタラプタで
あり、該ホトインタラプタ4内部に配置された発
光素子1と受光回路2の間に遮光板5の通過路6
が設けられている。
この遮光板5の移動に応じた受光回路2の受光
量と出力を第5図に示す。第5図でa1は遮光板5
が徐々に光を遮つている状態、a2は完全に光を遮
つている状態、a3は遮光板5が徐々に光を通過せ
しめる状態、a4は遮光板5が全く光を遮らない状
態を示す。受光回路2の出力は同図に示すごと
く、ON(L→H)時及びOFF(H→L)時におい
てヒステリシス性がない。
量と出力を第5図に示す。第5図でa1は遮光板5
が徐々に光を遮つている状態、a2は完全に光を遮
つている状態、a3は遮光板5が徐々に光を通過せ
しめる状態、a4は遮光板5が全く光を遮らない状
態を示す。受光回路2の出力は同図に示すごと
く、ON(L→H)時及びOFF(H→L)時におい
てヒステリシス性がない。
〈考案が解決しようとする課題〉
以上のようにヒステリシス性を持たせていなか
つたので、受光量がスレツシユ光量付近で変動し
た場合、出力においてチヤツタリングが発生する
ことがあり、不都合であつた。これを解決するた
め、ヒステリシス回路を内蔵した受光回路が知ら
れている。例えば、CQ出版株式会社、昭和59年
10月30日発行、現場技術者実戦シリーズ3「オプ
ト・デバイス応用ノウハウ」、P.P117〜118。
つたので、受光量がスレツシユ光量付近で変動し
た場合、出力においてチヤツタリングが発生する
ことがあり、不都合であつた。これを解決するた
め、ヒステリシス回路を内蔵した受光回路が知ら
れている。例えば、CQ出版株式会社、昭和59年
10月30日発行、現場技術者実戦シリーズ3「オプ
ト・デバイス応用ノウハウ」、P.P117〜118。
本考案は、このようなヒステリシス回路を内蔵
した受光回路を用いて、さらにヒステリシス特性
を増長させ安定した動作が達成できるホトインタ
ラプタを提供することを提供することを目的とす
る。
した受光回路を用いて、さらにヒステリシス特性
を増長させ安定した動作が達成できるホトインタ
ラプタを提供することを提供することを目的とす
る。
〈課題を解決するための手段〉
物体の通過路が設けられ、前記通過路を移動す
る物体を光学的に検出するホトインタラプタにお
いて、 前記通過路に光を放射する発光素子と、 前記発光素子の光を前記通過路を介して受光す
るヒステリシス回路を内蔵した受光回路と、 2つの電源端子間において前記発光素子と直列
接続される複数の分圧抵抗とを備え、 前記受光回路は、消費電流が通光動作時より遮
光動作時の方が小さくなるよう構成され、前記発
光素子と直列関係、前記分圧抵抗の1つと並列関
係に接続して、前記受光回路の通光動作時と遮光
動作時で異なる消費電流により、前記受光回路の
遮光動作時に前記発光素子に流れる電流を減ら
し、通光動作時に前記発光素子に流れる電流を増
し、前記受光回路のヒステリシス特性を増長させ
てなることを特徴とする。
る物体を光学的に検出するホトインタラプタにお
いて、 前記通過路に光を放射する発光素子と、 前記発光素子の光を前記通過路を介して受光す
るヒステリシス回路を内蔵した受光回路と、 2つの電源端子間において前記発光素子と直列
接続される複数の分圧抵抗とを備え、 前記受光回路は、消費電流が通光動作時より遮
光動作時の方が小さくなるよう構成され、前記発
光素子と直列関係、前記分圧抵抗の1つと並列関
係に接続して、前記受光回路の通光動作時と遮光
動作時で異なる消費電流により、前記受光回路の
遮光動作時に前記発光素子に流れる電流を減ら
し、通光動作時に前記発光素子に流れる電流を増
し、前記受光回路のヒステリシス特性を増長させ
てなることを特徴とする。
〈実施例〉
第1図に本考案に係るホトインタラプタの一実
施例の回路構成を示す。
施例の回路構成を示す。
電源VccとアースGND間に直列に発光素子1、
分圧抵抗7及び8が接続され、抵抗8に並列にヒ
ステリシス回路を内蔵した受光回路2を接続して
いる。なお、受光回路2は、その消費電流が通光
動作時より遮光動作時の方が小さくなるように構
成されたものである。
分圧抵抗7及び8が接続され、抵抗8に並列にヒ
ステリシス回路を内蔵した受光回路2を接続して
いる。なお、受光回路2は、その消費電流が通光
動作時より遮光動作時の方が小さくなるように構
成されたものである。
このホトインタラプタを第4図のように組み立
てる。ホトインタラプタ4内部に配置された発光
素子1と受光回路2の間に設けられた遮光板5の
通過路6を、遮光板5が移動する時、受光回路2
の受光量と出力は第2図のようになる。同図でa1
は遮光板5が徐々に光を遮つている状態、a2は完
全に光を遮つている状態、a3は遮光板5が徐々に
光を通過せしめる状態、a4は遮光板5が全く光を
遮らない状態を示す。
てる。ホトインタラプタ4内部に配置された発光
素子1と受光回路2の間に設けられた遮光板5の
通過路6を、遮光板5が移動する時、受光回路2
の受光量と出力は第2図のようになる。同図でa1
は遮光板5が徐々に光を遮つている状態、a2は完
全に光を遮つている状態、a3は遮光板5が徐々に
光を通過せしめる状態、a4は遮光板5が全く光を
遮らない状態を示す。
受光回路2の出力は第2図に示すごとくであ
り、遮光によりON(状態a1→a2)となる時、受
光回路2の消費電流は通光動作時より小さくなる
ため、ON時点で発光素子1に流れる駆動電流は
減少し、発光素子1の光量は不連続に減少する。
したがつて、一旦ON状態に移れば、多少の発光
素子1の発光光量に変動があつてもON状態を安
定的に保持する。通光によるOFF(状態a3→a4)
時においても同様であり、受光回路2はその消費
電流が通光動作時において多くなるので、OFF
時点で発光素子1の駆動電流は増加し、発光素子
1の光量を不連続に増加する。したがつて、一旦
OFF状態に移れば、多少の発光素子1の発光光
量に変動があつてもOFF状態を安定的に保持す
る。
り、遮光によりON(状態a1→a2)となる時、受
光回路2の消費電流は通光動作時より小さくなる
ため、ON時点で発光素子1に流れる駆動電流は
減少し、発光素子1の光量は不連続に減少する。
したがつて、一旦ON状態に移れば、多少の発光
素子1の発光光量に変動があつてもON状態を安
定的に保持する。通光によるOFF(状態a3→a4)
時においても同様であり、受光回路2はその消費
電流が通光動作時において多くなるので、OFF
時点で発光素子1の駆動電流は増加し、発光素子
1の光量を不連続に増加する。したがつて、一旦
OFF状態に移れば、多少の発光素子1の発光光
量に変動があつてもOFF状態を安定的に保持す
る。
このようにして、ヒステリシス回路を内蔵した
受光回路2のヒステリシス特性がさらに増長さ
れ、より安定駆動動作が達成できる。
受光回路2のヒステリシス特性がさらに増長さ
れ、より安定駆動動作が達成できる。
なお、分圧抵抗7及び8は、その値を適当に選
定して受光回路2の定格電圧よりホトインタラプ
タの定格電圧を上げることができ、さらに発光素
子1を含めホトインタラプタをひとつの電源Vcc
で構成できる利点もあるものである。
定して受光回路2の定格電圧よりホトインタラプ
タの定格電圧を上げることができ、さらに発光素
子1を含めホトインタラプタをひとつの電源Vcc
で構成できる利点もあるものである。
〈考案の効果〉
以上のように本考案によれば、比較的簡便な回
路構成により、受光回路に内蔵したヒステリシス
回路のヒステリシス特性を増長して、より安定し
た駆動動作が達成できるとともに、ホトインタラ
プタとしての定格電圧等の選択も容易な有用なホ
トインタラプタが提供できる。
路構成により、受光回路に内蔵したヒステリシス
回路のヒステリシス特性を増長して、より安定し
た駆動動作が達成できるとともに、ホトインタラ
プタとしての定格電圧等の選択も容易な有用なホ
トインタラプタが提供できる。
第1図は本考案のホトインタラプタの一実施例
を示す回路構成図、第2図は同波形図、第3図は
従来例のホトインタラプタを示す回路構成図、第
4図aはホトイタラプタの組み立て状態を示す正
面図、第4図bはその側面図、第5図は従来例に
おける波形図である。 1:発光素子、2:受光回路、7,8:分圧抵
抗、6:通過路、Vcc:電源、GND:アース。
を示す回路構成図、第2図は同波形図、第3図は
従来例のホトインタラプタを示す回路構成図、第
4図aはホトイタラプタの組み立て状態を示す正
面図、第4図bはその側面図、第5図は従来例に
おける波形図である。 1:発光素子、2:受光回路、7,8:分圧抵
抗、6:通過路、Vcc:電源、GND:アース。
Claims (1)
- 【実用新案登録請求の範囲】 物体の通過路が設けられ、前記通過路を移動す
る物体を光学的に検出するホトインタラプタにお
いて、 前記通過路に光を放射する発光素子と、 前記発光素子の光を前記通過路を介して受光す
るヒステリシス回路を内蔵した受光回路と、 2つの電源端子間において前記発光素子と直列
接続される複数の分圧抵抗とを備え、 前記受光回路は、消費電流が通光動作時より遮
光動作時の方が小さくなるよう構成され、前記発
光素子と直列関係、前記分圧抵抗の1つと並列関
係に接続して、前記受光回路の通光動作時と遮光
動作時で異なる消費電流により、前記受光回路の
遮光動作時に前記発光素子に流れる電流を減ら
し、通光動作時に前記発光素子に流れる電流を増
し、前記受光回路のヒステリシス特性を増長させ
てなることを特徴とするホトインタラプタ。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP501385U JPH0351981Y2 (ja) | 1985-01-17 | 1985-01-17 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP501385U JPH0351981Y2 (ja) | 1985-01-17 | 1985-01-17 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS61121765U JPS61121765U (ja) | 1986-07-31 |
| JPH0351981Y2 true JPH0351981Y2 (ja) | 1991-11-08 |
Family
ID=30481138
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP501385U Expired JPH0351981Y2 (ja) | 1985-01-17 | 1985-01-17 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0351981Y2 (ja) |
-
1985
- 1985-01-17 JP JP501385U patent/JPH0351981Y2/ja not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| JPS61121765U (ja) | 1986-07-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0351981Y2 (ja) | ||
| JPH0317384B2 (ja) | ||
| CN210840150U (zh) | 一种基于光敏检测的照明控制电路 | |
| JPS62148878A (ja) | フオトインタラプタ | |
| KR100227681B1 (ko) | 신호 안정부를 이용한 매뉴얼 포커싱 회로 | |
| CN216927057U (zh) | 一种两线磁阻传感器电路 | |
| JP2837564B2 (ja) | 回転センサの制御回路 | |
| JPH0648886Y2 (ja) | フォトインタラプタ | |
| JPH06280993A (ja) | ポジション信号発生装置 | |
| JPS5979327A (ja) | パワ−オンリセツト回路 | |
| JPS62219Y2 (ja) | ||
| JPH0640619B2 (ja) | 光学センサ | |
| JPS59108978A (ja) | 通過物体検出装置 | |
| JPH03236285A (ja) | ヒステリシスを有して端子数の少ないフォトインタラプタ | |
| JP2963523B2 (ja) | Led駆動回路およびこれを用いた流体圧作動機器の位置検出装置 | |
| IT1279746B1 (it) | Rele' crepuscolare a isteresi zero | |
| JPS58219823A (ja) | フオトラツチ回路 | |
| JPH0537551Y2 (ja) | ||
| JPH02148775A (ja) | 光センサ | |
| JPS58115412A (ja) | 輝度コントロ−ル付液晶光学的書き込み装置 | |
| JPH0695798A (ja) | 光学式ロータリーエンコーダ | |
| JPH0516582Y2 (ja) | ||
| JPS63274819A (ja) | 光結合素子インタフェイス回路 | |
| JPH0416176Y2 (ja) | ||
| JPH0583105A (ja) | 光絶縁型固体リレー |