JPH0351U - - Google Patents
Info
- Publication number
- JPH0351U JPH0351U JP5790289U JP5790289U JPH0351U JP H0351 U JPH0351 U JP H0351U JP 5790289 U JP5790289 U JP 5790289U JP 5790289 U JP5790289 U JP 5790289U JP H0351 U JPH0351 U JP H0351U
- Authority
- JP
- Japan
- Prior art keywords
- flat type
- type package
- group
- lead terminals
- package
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Lead Frames For Integrated Circuits (AREA)
Description
第1図、第2図は本考案の実施例を示す斜視図
、第3図は本考案に係る集積回路パツケージの実
装状態を示す斜視図、第4図は従来例を示す斜視
図である。 1……LSIパツケージ本体、2……上向きリ
ード群、3……下向きリード群、4……プリント
板、5……プリントパターン。
、第3図は本考案に係る集積回路パツケージの実
装状態を示す斜視図、第4図は従来例を示す斜視
図である。 1……LSIパツケージ本体、2……上向きリ
ード群、3……下向きリード群、4……プリント
板、5……プリントパターン。
Claims (1)
- 複数のリード端子を有するフラツト型パツケー
ジにおいて、前記複数のリード端子を2つの群に
分け、一方の群をフラツト型パツケージの上面側
に、他方の群をフラツト型パツケージの下面側に
それぞれ配置したことを特徴とする集積回路パツ
ケージ。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP5790289U JPH0351U (ja) | 1989-05-19 | 1989-05-19 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP5790289U JPH0351U (ja) | 1989-05-19 | 1989-05-19 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0351U true JPH0351U (ja) | 1991-01-07 |
Family
ID=31583032
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP5790289U Pending JPH0351U (ja) | 1989-05-19 | 1989-05-19 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0351U (ja) |
-
1989
- 1989-05-19 JP JP5790289U patent/JPH0351U/ja active Pending