JPH036352U - - Google Patents
Info
- Publication number
- JPH036352U JPH036352U JP6719789U JP6719789U JPH036352U JP H036352 U JPH036352 U JP H036352U JP 6719789 U JP6719789 U JP 6719789U JP 6719789 U JP6719789 U JP 6719789U JP H036352 U JPH036352 U JP H036352U
- Authority
- JP
- Japan
- Prior art keywords
- data
- clock signal
- logical operation
- holding means
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Dc Digital Transmission (AREA)
Description
第1図は本考案の第1実施例であるデータ伝送
装置11のブロツク図、第2図はデータ伝送装置
11の動作を説明するためのタイミングチヤート
、第3図は本考案の第2実施例を示すブロツク図
、第4図は差動符号化の原理を説明するためのブ
ロツク図、第5図は従来のデータ伝送装置の構成
を示すブロツク図、第6図は従来のデータ伝送装
置の動作を説明するためのタイミングチヤートで
ある。 11……データ伝送装置、12……通信制御部
、13……差動符号回路、16……送信データバ
ツフア、17……クロツク発生回路、18……論
理演算回路、19……フリツプフロツプ、20…
…遅延回路。
装置11のブロツク図、第2図はデータ伝送装置
11の動作を説明するためのタイミングチヤート
、第3図は本考案の第2実施例を示すブロツク図
、第4図は差動符号化の原理を説明するためのブ
ロツク図、第5図は従来のデータ伝送装置の構成
を示すブロツク図、第6図は従来のデータ伝送装
置の動作を説明するためのタイミングチヤートで
ある。 11……データ伝送装置、12……通信制御部
、13……差動符号回路、16……送信データバ
ツフア、17……クロツク発生回路、18……論
理演算回路、19……フリツプフロツプ、20…
…遅延回路。
Claims (1)
- 【実用新案登録請求の範囲】 予め定める周期のクロツク信号を発生するクロ
ツク信号発生手段と、 伝送すべきデータを、前記クロツク信号に同期
して出力するデータ出力手段とを含む伝送制御手
段と、 前記クロツク信号に応答し、クロツク信号入力
時のデータを次のクロツク信号が入力されるまで
の期間、保持して出力するデータ保持手段と、 データ出力手段からのデータとデータ保持手段
からのデータとに予め定める論理演算を行う論理
演算手段と、 論理演算手段の出力データを予め定める期間、
遅延してデータ保持手段に与える遅延手段とを含
むことを特徴とするデータ伝送装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1989067197U JPH0735475Y2 (ja) | 1989-06-07 | 1989-06-07 | データ伝送装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1989067197U JPH0735475Y2 (ja) | 1989-06-07 | 1989-06-07 | データ伝送装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH036352U true JPH036352U (ja) | 1991-01-22 |
| JPH0735475Y2 JPH0735475Y2 (ja) | 1995-08-09 |
Family
ID=31600558
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1989067197U Expired - Lifetime JPH0735475Y2 (ja) | 1989-06-07 | 1989-06-07 | データ伝送装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0735475Y2 (ja) |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS51117861A (en) * | 1975-04-09 | 1976-10-16 | Nec Corp | Differential phase demodulator |
| JPS63152250A (ja) * | 1986-12-17 | 1988-06-24 | Hitachi Ltd | デイジタル信号伝送方式 |
-
1989
- 1989-06-07 JP JP1989067197U patent/JPH0735475Y2/ja not_active Expired - Lifetime
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS51117861A (en) * | 1975-04-09 | 1976-10-16 | Nec Corp | Differential phase demodulator |
| JPS63152250A (ja) * | 1986-12-17 | 1988-06-24 | Hitachi Ltd | デイジタル信号伝送方式 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0735475Y2 (ja) | 1995-08-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW351787B (en) | Memory subsystem capable of high speed data transfer | |
| JPH036352U (ja) | ||
| JPS5861540U (ja) | シリアル−パラレル変換回路 | |
| JPS6122356Y2 (ja) | ||
| JPH0191954U (ja) | ||
| JPS59226516A (ja) | 高速並列比較形a/d変換用集積回路 | |
| JPS617151U (ja) | 同期化回路 | |
| JPS6137542U (ja) | マイクロプロセツサ装置 | |
| JPS6057225U (ja) | デジタル信号入力回路 | |
| JPS62203521U (ja) | ||
| JPH01172730U (ja) | ||
| JPS60170857U (ja) | 非同期信号受信装置 | |
| JPS61160556U (ja) | ||
| JPH01169825U (ja) | ||
| JPH02118341U (ja) | ||
| JPS6047356U (ja) | 信号極性変換回路 | |
| JPH01147541U (ja) | ||
| JPH02103926U (ja) | ||
| JPH01179639U (ja) | ||
| JPS59192741U (ja) | Cmi符号クロツク抽出回路 | |
| JPH0326191U (ja) | ||
| JPH0431847U (ja) | ||
| JPH02116151U (ja) | ||
| JPH0386669U (ja) | ||
| JPS60119138U (ja) | パルス発生回路 |