JPH0363623A - 液晶表示装置の駆動方法 - Google Patents
液晶表示装置の駆動方法Info
- Publication number
- JPH0363623A JPH0363623A JP19792089A JP19792089A JPH0363623A JP H0363623 A JPH0363623 A JP H0363623A JP 19792089 A JP19792089 A JP 19792089A JP 19792089 A JP19792089 A JP 19792089A JP H0363623 A JPH0363623 A JP H0363623A
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- pixel
- potential
- crystal display
- display device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明は、各画素におけるチャージ電位の歪みを補正す
る液晶表示装置の駆動方法に関する。
る液晶表示装置の駆動方法に関する。
従来の液晶表示装置は、等価回路が第3図に示すような
構成となっている。すなわち、同図に示すように複数の
ゲートラインGl、G2.・・・02mとドレインライ
ンDi、D2. ・・・、D2.がマトリクス状に配置
され、各交点部分に一トランジスタ11が設けられる。
構成となっている。すなわち、同図に示すように複数の
ゲートラインGl、G2.・・・02mとドレインライ
ンDi、D2. ・・・、D2.がマトリクス状に配置
され、各交点部分に一トランジスタ11が設けられる。
上記ゲートラインGl、G2゜・・・、G2.は、奇数
番目のラインGl、・・・、c2fi−1が左側から外
部に導出され、偶数番目のラインG2.・・・、G2.
が右側から外部に導出される。また、ドレイ゛ンライン
Di、D2.・・・、D2.は、奇数番目のラインDl
、・・・、D2m−1が上側から外部に導出され、偶数
番目のラインD2.・・・ D2.が下側から外部に導
出される。
番目のラインGl、・・・、c2fi−1が左側から外
部に導出され、偶数番目のラインG2.・・・、G2.
が右側から外部に導出される。また、ドレイ゛ンライン
Di、D2.・・・、D2.は、奇数番目のラインDl
、・・・、D2m−1が上側から外部に導出され、偶数
番目のラインD2.・・・ D2.が下側から外部に導
出される。
上記トランジスタ11は、ゲート電極がそれぞれ対応す
るゲートラインGl、02.・・・、G2.に接続され
ると共に、ドレイン電極がそれぞれ対応するドレインラ
インDl、D2.・・・、D2.に接続され、ソース電
極が画素(液晶表示素子)C1,1゜C21、・・・、
C2m1+ ・・コ C1,2□ C2,2□ ・・
・C2m + 2 mの信号電極に接続される。そして
、これらの画素Cl−1r C2−1+ ・・・は、対
向電極がコモンライン14に接続される。上記各画素C
11゜C21,・・・は、等価的に液晶容量12と液晶
抵抗13が並列接続された形で示される。
るゲートラインGl、02.・・・、G2.に接続され
ると共に、ドレイン電極がそれぞれ対応するドレインラ
インDl、D2.・・・、D2.に接続され、ソース電
極が画素(液晶表示素子)C1,1゜C21、・・・、
C2m1+ ・・コ C1,2□ C2,2□ ・・
・C2m + 2 mの信号電極に接続される。そして
、これらの画素Cl−1r C2−1+ ・・・は、対
向電極がコモンライン14に接続される。上記各画素C
11゜C21,・・・は、等価的に液晶容量12と液晶
抵抗13が並列接続された形で示される。
しかして、従来の液晶表示装置では、上記のように構成
したパネルと、ITO膜(透明導電膜)を−面に蒸着し
た対向電極との間に液晶層を挟み込んだ構造をしており
、各画素Cにチャージされた電位と対向電極電位との電
位差によって液晶の駆動を行なっている。
したパネルと、ITO膜(透明導電膜)を−面に蒸着し
た対向電極との間に液晶層を挟み込んだ構造をしており
、各画素Cにチャージされた電位と対向電極電位との電
位差によって液晶の駆動を行なっている。
[発明が解決しようとする課題]
上記液晶表示装置において、画素の高密度化を図る場合
、ゲートラインが高精細化すると共に、ゲートライン及
びドレインラインとトランジスタとの交点数が増加して
ゲートラインの高抵抗化、高容量化の原因となり、これ
によりトランジスタを駆動するゲートパルスの伝搬歪み
を生じてしまう。例えばゲートラインGl上の全画素C
1,l+・・・、C2s、lに同じ電位vOの信号をチ
ャージさせようとすると、上記ゲートパルスの伝搬歪み
によって第4図(a)に示すようにチャージ電位に歪み
が生じ、画素C1,lとC2@、 Iにチャージされる
電位には、ΔVもの差が生じてしまう。同様にゲートラ
インG2上の画素にチャージされる電位は第4図(b)
に示すようにチャージ電位に歪みが生じる。
、ゲートラインが高精細化すると共に、ゲートライン及
びドレインラインとトランジスタとの交点数が増加して
ゲートラインの高抵抗化、高容量化の原因となり、これ
によりトランジスタを駆動するゲートパルスの伝搬歪み
を生じてしまう。例えばゲートラインGl上の全画素C
1,l+・・・、C2s、lに同じ電位vOの信号をチ
ャージさせようとすると、上記ゲートパルスの伝搬歪み
によって第4図(a)に示すようにチャージ電位に歪み
が生じ、画素C1,lとC2@、 Iにチャージされる
電位には、ΔVもの差が生じてしまう。同様にゲートラ
インG2上の画素にチャージされる電位は第4図(b)
に示すようにチャージ電位に歪みが生じる。
上記伝搬歪みは、給電端側の画素C1,1C2m +
2 + ・・・等では信号電圧のチャージが充分であっ
ても、終端側の画素C2s1+ CI、2 + ・・
・等ではチャージが不足するといった現象を生じ、画面
の右側と左側とで交互に端子を引き出す一般的な配線方
法においては1本おきにコントラスト差を生じ、表示品
位を低下させることになる。
2 + ・・・等では信号電圧のチャージが充分であっ
ても、終端側の画素C2s1+ CI、2 + ・・
・等ではチャージが不足するといった現象を生じ、画面
の右側と左側とで交互に端子を引き出す一般的な配線方
法においては1本おきにコントラスト差を生じ、表示品
位を低下させることになる。
本発明は上記実情に鑑みて成されたもので、画素の高密
度化を図った場合でも、より高い表示品位が得られる液
晶表示装置の駆動方法を提供することを目的とする。
度化を図った場合でも、より高い表示品位が得られる液
晶表示装置の駆動方法を提供することを目的とする。
[課題を解決するための手段]
本発明は、アクティブ・マトリクス駆動の液晶表示装置
において、対向電極を各画素に対応させて分割し、これ
らの分割した対向電極の電位を各画素のチャージ電位に
対応させて異なる値に設定することを特徴とする液晶表
示装置の駆動方法である。
において、対向電極を各画素に対応させて分割し、これ
らの分割した対向電極の電位を各画素のチャージ電位に
対応させて異なる値に設定することを特徴とする液晶表
示装置の駆動方法である。
〔作用]
対向電極を画素1個1個に対応するように分割し、それ
ぞれの対向電極電位を対応画素のチャージ電位に応じて
変えることにより、ゲートパルスの伝搬歪みによって各
画素のチャージ電位が給電端側と終電端側とで異なって
いても、各画素のチャージ電位と対向電極電位との間の
電位差を同じにでき、各画素を一定のコントラストで表
示駆動することが可能となる。
ぞれの対向電極電位を対応画素のチャージ電位に応じて
変えることにより、ゲートパルスの伝搬歪みによって各
画素のチャージ電位が給電端側と終電端側とで異なって
いても、各画素のチャージ電位と対向電極電位との間の
電位差を同じにでき、各画素を一定のコントラストで表
示駆動することが可能となる。
[実施例]
以下、図面を参照して本発明の一実施例を説明する。
第1図は、本発明によるTPT液晶表示装置のコモン側
の対向電極の構成及び電圧供給方法を示したものである
。本発明は同図に示すようにコモン側の対向電極を、例
えば上記第3図に示したTPTパネルの各画素CI、1
r C21+ ・・・C2m+1+ ”’ CL2
a+ C2,2111”°1 C2m、21+に対
応する様に分割し、COMI、+ 、C0M2.I 、
・・・COM 2−、1.・・・、COMI、2−、C
0M2.2□・・・COM 2−、2−としている。そ
して、上記対向電極を各行毎に奇数番目と偶数番目に分
け、奇数番目の対向電極を上側より外部に導出し、偶数
番目の対向電極を下側より外部に導出する。例えば1列
目の対向電極においては、奇数番目の電極C0M1.l
、COMI、3 、・・・、C0M1.2−1を上側
より外部に導出し、偶数番目の電極COM+、2゜C0
M1.4.・・・、COM、、2.を下側より外部に導
出する。
の対向電極の構成及び電圧供給方法を示したものである
。本発明は同図に示すようにコモン側の対向電極を、例
えば上記第3図に示したTPTパネルの各画素CI、1
r C21+ ・・・C2m+1+ ”’ CL2
a+ C2,2111”°1 C2m、21+に対
応する様に分割し、COMI、+ 、C0M2.I 、
・・・COM 2−、1.・・・、COMI、2−、C
0M2.2□・・・COM 2−、2−としている。そ
して、上記対向電極を各行毎に奇数番目と偶数番目に分
け、奇数番目の対向電極を上側より外部に導出し、偶数
番目の対向電極を下側より外部に導出する。例えば1列
目の対向電極においては、奇数番目の電極C0M1.l
、COMI、3 、・・・、C0M1.2−1を上側
より外部に導出し、偶数番目の電極COM+、2゜C0
M1.4.・・・、COM、、2.を下側より外部に導
出する。
そして、上側より導出した奇数電極ラインLal r
L a2 + ”’ r L 82mには、第2図
(a)の■に示すように順次電位が低くなるコモン電位
Vl、V2.・・・V2II+を与え、下側より導出し
た偶数電極ラインLb2□ L b 2m−1+ ・・
・、Lb、には同図(b)の■に示すように順次電位が
高くなるコモン電位V 2+a、・・・、V2.Vlを
与える。すなわち、チャージ電位の歪みを補正するよう
にゲートラインGl、G2.・・・の給電端側と終電端
側では異なる電位が供給されるようにする。この場合、
コモン電位VlとV2Iaとの電位差は、画素間の最大
電位差ΔVに一致させる。なお、液晶に印加する電圧の
極性をある周期毎に反転させて、液晶の寿命に悪影響を
与えないように駆動することは従来通りである。上記第
2図(a)において、■は奇数ゲートライン上における
各画素のチャージ電位、■は従来の対向電極電位、■は
本発明における奇数ゲートライン上の各対向電極電位を
示したものである。また、第2図(b)において、■は
偶数ゲートライン上における各画素のチャージ電位、■
は従来の対向電極電位、■は本発明における偶数ゲート
ライン上の各対向電極電位を示したものである。
L a2 + ”’ r L 82mには、第2図
(a)の■に示すように順次電位が低くなるコモン電位
Vl、V2.・・・V2II+を与え、下側より導出し
た偶数電極ラインLb2□ L b 2m−1+ ・・
・、Lb、には同図(b)の■に示すように順次電位が
高くなるコモン電位V 2+a、・・・、V2.Vlを
与える。すなわち、チャージ電位の歪みを補正するよう
にゲートラインGl、G2.・・・の給電端側と終電端
側では異なる電位が供給されるようにする。この場合、
コモン電位VlとV2Iaとの電位差は、画素間の最大
電位差ΔVに一致させる。なお、液晶に印加する電圧の
極性をある周期毎に反転させて、液晶の寿命に悪影響を
与えないように駆動することは従来通りである。上記第
2図(a)において、■は奇数ゲートライン上における
各画素のチャージ電位、■は従来の対向電極電位、■は
本発明における奇数ゲートライン上の各対向電極電位を
示したものである。また、第2図(b)において、■は
偶数ゲートライン上における各画素のチャージ電位、■
は従来の対向電極電位、■は本発明における偶数ゲート
ライン上の各対向電極電位を示したものである。
上記のように対向電極を各画素に対応するように分割し
、各画素によって対向電極の電位を異なる値に設定する
ことにより、各画素のチャージ電位の歪みを補正するこ
とが可能となる。すなわち、奇数ゲートラインGl、・
・・、C2,−、上の画素例えば第3図におけるゲート
ラインGl上の画素C1,1* C21+ ・・・、
C2m、、のチャージ電位は第2図(a)の■に示すよ
うにゲートパルスの伝搬歪みにより給電端側か高く、終
電端側に近付くに従って順次低くなる。一方、上記画素
C8C2,I+ ・・・+C2m、lに対応して設けら
れる対向電極COM+、+ 、C0M2.1 、・・・
、C0M2.、、には、第2図の■に示すように上記■
の電位変化に対応して順次電位が低くなるコモン電位V
l、V2゜・・・V2mが与えられる。このためゲート
パルスの伝搬歪みにより画素CI=I + C2,1
+ ・・・+ C2m1のチャージ電位が給電端側と
終電端側とで異なっていても、各対向電極電位との間の
電位差は同じになり、各画素は一定のコントラストで表
示駆動される。
、各画素によって対向電極の電位を異なる値に設定する
ことにより、各画素のチャージ電位の歪みを補正するこ
とが可能となる。すなわち、奇数ゲートラインGl、・
・・、C2,−、上の画素例えば第3図におけるゲート
ラインGl上の画素C1,1* C21+ ・・・、
C2m、、のチャージ電位は第2図(a)の■に示すよ
うにゲートパルスの伝搬歪みにより給電端側か高く、終
電端側に近付くに従って順次低くなる。一方、上記画素
C8C2,I+ ・・・+C2m、lに対応して設けら
れる対向電極COM+、+ 、C0M2.1 、・・・
、C0M2.、、には、第2図の■に示すように上記■
の電位変化に対応して順次電位が低くなるコモン電位V
l、V2゜・・・V2mが与えられる。このためゲート
パルスの伝搬歪みにより画素CI=I + C2,1
+ ・・・+ C2m1のチャージ電位が給電端側と
終電端側とで異なっていても、各対向電極電位との間の
電位差は同じになり、各画素は一定のコントラストで表
示駆動される。
一方、偶数ゲートラインG2.・・・、G21の画素に
おいても、上記奇数ゲートライン上の画素の場合と同様
にして各画素のチャージ電位と対向電極電位との間の電
位差が同じになり、各画素は一定のコントラストで表示
駆動される。
おいても、上記奇数ゲートライン上の画素の場合と同様
にして各画素のチャージ電位と対向電極電位との間の電
位差が同じになり、各画素は一定のコントラストで表示
駆動される。
なお、上記実施例について、薄膜トランジスタを用いて
説明したが、本発明は薄膜トランジスタに限るものでな
く、MOS型のFETでも実施可能である。
説明したが、本発明は薄膜トランジスタに限るものでな
く、MOS型のFETでも実施可能である。
[発明の効果コ
以上詳記したように本発明によれば、アクティブ・マト
リクス駆動の液晶表示装置において、対向電極を各画素
に対応させて分割し、これらの分割した対向電極の電位
を各画素のチャージ電位に対応させて異なる値に設定す
るようにしたので、画素の高密度化を図った場合でも、
ゲートパルスの伝搬歪みにより生じる各画素のチャージ
電位の歪みを補正して各画素のコントラストを一定にで
き、画素品位を著しく向上することができる。
リクス駆動の液晶表示装置において、対向電極を各画素
に対応させて分割し、これらの分割した対向電極の電位
を各画素のチャージ電位に対応させて異なる値に設定す
るようにしたので、画素の高密度化を図った場合でも、
ゲートパルスの伝搬歪みにより生じる各画素のチャージ
電位の歪みを補正して各画素のコントラストを一定にで
き、画素品位を著しく向上することができる。
第1図及び第2図は本発明の一実施例を示すもので、第
1図はTPT液晶表示装置における対向電極部分の構成
図、第2図は補正電位供給方法を示す図、第3図は一般
的な液晶表示装置の等価回路図、第4図(a)、(b)
は第3図の各画素におけるチャージ電位の歪み発生状態
を示す図である。 11・・・トランジスタ、12・・・液晶容量、13・
・・液晶抵抗、14・・・コモンライン、Gl、G2.
・・・ ・・・ゲートライン、DI、D2. ・・・
のドレインライン、CI=I r C2,I + ・・
・、・・・画素、COM、、、〜COM2−1. CO
M 1.2−〜C0M2.,2.・・・対向電極、La
+〜La2m奇数電極ライン、Lb2a〜Lb、・・・
偶数電極ライン。
1図はTPT液晶表示装置における対向電極部分の構成
図、第2図は補正電位供給方法を示す図、第3図は一般
的な液晶表示装置の等価回路図、第4図(a)、(b)
は第3図の各画素におけるチャージ電位の歪み発生状態
を示す図である。 11・・・トランジスタ、12・・・液晶容量、13・
・・液晶抵抗、14・・・コモンライン、Gl、G2.
・・・ ・・・ゲートライン、DI、D2. ・・・
のドレインライン、CI=I r C2,I + ・・
・、・・・画素、COM、、、〜COM2−1. CO
M 1.2−〜C0M2.,2.・・・対向電極、La
+〜La2m奇数電極ライン、Lb2a〜Lb、・・・
偶数電極ライン。
Claims (1)
- 複数の画素とこれらの画素に対向する対向電極とがマト
リクス状に配列されてなるアクティブ・マトリクス駆動
の液晶表示装置において、上記対向電極を上記各画素に
対応させて分割し、この分割された各対向電極に対し、
各対応画素におけるチャージ電位の歪みを補正するよう
に異なる電位を供給するようにしたことを特徴とする液
晶表示装置の駆動方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP19792089A JPH0363623A (ja) | 1989-08-01 | 1989-08-01 | 液晶表示装置の駆動方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP19792089A JPH0363623A (ja) | 1989-08-01 | 1989-08-01 | 液晶表示装置の駆動方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0363623A true JPH0363623A (ja) | 1991-03-19 |
Family
ID=16382476
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP19792089A Pending JPH0363623A (ja) | 1989-08-01 | 1989-08-01 | 液晶表示装置の駆動方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0363623A (ja) |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0527710A (ja) * | 1991-07-23 | 1993-02-05 | Oki Electric Ind Co Ltd | アクテイブマトリクス型液晶パネルの駆動方法 |
| US5519521A (en) * | 1992-05-19 | 1996-05-21 | Casio Computer Co., Ltd. | Active matrix liquid crystal display device with divisional common electrodes aligned with divisional regions of TFTs |
| US5521731A (en) * | 1993-02-08 | 1996-05-28 | Sharp Kabushiki Kaisha | Reflective type liquid crystal display device and method of making the same whereby the switching MIM has its first electrode used for signal wiring and its second electrode used as pixel electrodes |
| JPH0943572A (ja) * | 1995-07-28 | 1997-02-14 | Lg Semicon Co Ltd | Lcd駆動方式 |
| US5719647A (en) * | 1994-11-08 | 1998-02-17 | Sharp Kabushiki Kaisha | Reflective type liquid crystal display apparatus having ESD protecting MIM beneath each reflective electrode |
-
1989
- 1989-08-01 JP JP19792089A patent/JPH0363623A/ja active Pending
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0527710A (ja) * | 1991-07-23 | 1993-02-05 | Oki Electric Ind Co Ltd | アクテイブマトリクス型液晶パネルの駆動方法 |
| US5519521A (en) * | 1992-05-19 | 1996-05-21 | Casio Computer Co., Ltd. | Active matrix liquid crystal display device with divisional common electrodes aligned with divisional regions of TFTs |
| US5521731A (en) * | 1993-02-08 | 1996-05-28 | Sharp Kabushiki Kaisha | Reflective type liquid crystal display device and method of making the same whereby the switching MIM has its first electrode used for signal wiring and its second electrode used as pixel electrodes |
| US5719647A (en) * | 1994-11-08 | 1998-02-17 | Sharp Kabushiki Kaisha | Reflective type liquid crystal display apparatus having ESD protecting MIM beneath each reflective electrode |
| JPH0943572A (ja) * | 1995-07-28 | 1997-02-14 | Lg Semicon Co Ltd | Lcd駆動方式 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7176990B2 (en) | Liquid crystal display | |
| US5193018A (en) | Active matrix liquid crystal display system using complementary thin film transistors | |
| JP3092537B2 (ja) | 液晶表示装置 | |
| US20050099378A1 (en) | Liquid crystal display device and method for driving the same | |
| CN104882106B (zh) | 列翻转模式的液晶显示面板及其驱动方法 | |
| KR20050001249A (ko) | 액정표시장치 | |
| CN101872594B (zh) | 液晶显示设备和驱动液晶显示设备的方法 | |
| KR20080019891A (ko) | 표시패널 | |
| US5724057A (en) | Method and apparatus for driving a liquid crystal display | |
| US20220398989A1 (en) | Display apparatus | |
| KR20110017296A (ko) | 액정 표시 장치 | |
| JPH07318901A (ja) | アクティブマトリクス型液晶表示装置及びその駆動方法 | |
| KR100648141B1 (ko) | 표시 장치 및 상기 표시 장치의 구동 방법 | |
| JPH09218392A (ja) | 液晶表示装置の駆動回路 | |
| JPH08146464A (ja) | 液晶表示装置 | |
| KR100220435B1 (ko) | 액티브 매트릭스 액정 디스플레이의 구동방법 및 그 방법에 적합한 액정 디스플레이 | |
| CN113223472A (zh) | 显示面板驱动电路、驱动方法及显示面板 | |
| JP4079473B2 (ja) | 液晶表示装置 | |
| JP2001194685A (ja) | 液晶表示装置 | |
| JPH0363623A (ja) | 液晶表示装置の駆動方法 | |
| US20210132453A1 (en) | Liquid crystal display device | |
| JP2552070B2 (ja) | アクティブマトリックス型表示装置およびその駆動方法 | |
| CN105759524A (zh) | 阵列基板及其电路驱动方法、显示装置 | |
| US7079100B2 (en) | Active matrix type display | |
| JPH0338617A (ja) | 液晶表示装置 |