JPH0420035A - データ伝送方式 - Google Patents
データ伝送方式Info
- Publication number
- JPH0420035A JPH0420035A JP12351690A JP12351690A JPH0420035A JP H0420035 A JPH0420035 A JP H0420035A JP 12351690 A JP12351690 A JP 12351690A JP 12351690 A JP12351690 A JP 12351690A JP H0420035 A JPH0420035 A JP H0420035A
- Authority
- JP
- Japan
- Prior art keywords
- control signal
- state
- bit
- code
- status
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 title claims description 5
- 238000009432 framing Methods 0.000 claims description 3
- 238000000034 method Methods 0.000 claims description 2
- 238000004891 communication Methods 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 6
- 238000006243 chemical reaction Methods 0.000 description 4
- 238000001514 detection method Methods 0.000 description 4
- 238000012360 testing method Methods 0.000 description 3
- 238000000926 separation method Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Landscapes
- Time-Division Multiplex Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、公衆通信網と接続される高速ディジタル専用
回線に対して適用される制御信号の伝送方式に関するも
のである。
回線に対して適用される制御信号の伝送方式に関するも
のである。
一般に、高速ディジタル専用回線においては、端末装置
からのデータおよび制御信号をエンベロープと称するフ
レームとして構成し、これを単位として送信を行なうも
のとなっており 更に、これら各回線のエンベロープを
多重化して伝送するものとなっている。
からのデータおよび制御信号をエンベロープと称するフ
レームとして構成し、これを単位として送信を行なうも
のとなっており 更に、これら各回線のエンベロープを
多重化して伝送するものとなっている。
第3図は、エンベロープの構成を示ず図であり。
先頭のフレーミングビットF、これに続く複数のデータ
ビットD、〜D6.最後に付加されるスティタスビット
SによりエンベロープEが構成されており、高速ディジ
タル専用回線では、制御信号のオンをスティタスビット
Sの”1″により示すと共に、同信号のオフを同ビット
Sの°゛0”により示し、同信号がオフの時はデータビ
ットD1〜D。
ビットD、〜D6.最後に付加されるスティタスビット
SによりエンベロープEが構成されており、高速ディジ
タル専用回線では、制御信号のオンをスティタスビット
Sの”1″により示すと共に、同信号のオフを同ビット
Sの°゛0”により示し、同信号がオフの時はデータビ
ットD1〜D。
を”1”に固定して伝送するものとなっている。
また、送信側の試験中および伝送状況障害を示すため網
制御コードを用いており、試験中の同コードには”FO
OIOloo”のUNRコードを。
制御コードを用いており、試験中の同コードには”FO
OIOloo”のUNRコードを。
障害の同コードには”FOOOOOOO”のDNRコー
ドを各々定め、制御信号がオフのときにこれらのコード
を伝送するものとしている。
ドを各々定め、制御信号がオフのときにこれらのコード
を伝送するものとしている。
〔発明が解決しようとする課題〕4
しかし、高速ディジタル専用回線が一般公衆回線と接続
される場合には、CCITT勧告X21インターフェイ
スに基づき、制御信号のオン、オフに係わらずデータの
伝送を行なうものとなっており、データの伝送中に網制
御コードと同様な論理値組み合わせの発生する恐れがあ
るため、網制御コードを使用できない欠点が生じている
。
される場合には、CCITT勧告X21インターフェイ
スに基づき、制御信号のオン、オフに係わらずデータの
伝送を行なうものとなっており、データの伝送中に網制
御コードと同様な論理値組み合わせの発生する恐れがあ
るため、網制御コードを使用できない欠点が生じている
。
本発明はつぎの手段により構成するものとなっている。
すなわち、上述の方式において、制御信号のオンをステ
ィタスビットの”l″′により示し、かつ。
ィタスビットの”l″′により示し、かつ。
制御信号のオフをスティタスビットの交番パターンによ
り示して送信し、スティタスビットの”1″を制御信号
のオンと【7て受信し、かつ、スティタスビットの交番
パターンまたは”0”を制御信号のオフとして受信する
ものとしている。
り示して送信し、スティタスビットの”1″を制御信号
のオンと【7て受信し、かつ、スティタスビットの交番
パターンまたは”0”を制御信号のオフとして受信する
ものとしている。
したがって、制御信号のオフがスティタスビットの交番
パターンにより示されるため、”0”との混同を生じな
いと共に、受信側では、交番パターンと0”とのいずれ
でも制御信号のオフと判断するため、網制御コードによ
り制御信号をオフトするリセット操作も行なえる。
パターンにより示されるため、”0”との混同を生じな
いと共に、受信側では、交番パターンと0”とのいずれ
でも制御信号のオフと判断するため、網制御コードによ
り制御信号をオフトするリセット操作も行なえる。
以下、実施例を示す図によって本発明の詳細な説明する
。
。
第2図は、本発明を適用するシステムのブロック図であ
り、データ端末装置(以下、DTE)1と多重化装置(
以下、MPX)2との間はX21インターフエイスに基
づき接続されており、MPX2とMPX4との間は、高
速ディジタル専用回線(以下、専用口m)5により接続
されている。
り、データ端末装置(以下、DTE)1と多重化装置(
以下、MPX)2との間はX21インターフエイスに基
づき接続されており、MPX2とMPX4との間は、高
速ディジタル専用回線(以下、専用口m)5により接続
されている。
MPX4は、データ通信装置(以下、DCE)6を介し
、公衆通信#17へ接続され、囲網7を軽てDCE8へ
接続されており、DCE8はX21インターフエイスに
基づきD’l’E10と接続され。
、公衆通信#17へ接続され、囲網7を軽てDCE8へ
接続されており、DCE8はX21インターフエイスに
基づきD’l’E10と接続され。
これらの構成により、D’I’EIとDTE I Oと
の間においてデータ通信が行なわれるものとなっている
。
の間においてデータ通信が行なわれるものとなっている
。
第1図は、第2図中の要部を示すブロック図であり M
P X 2とMPX4との間に中継局(以下。
P X 2とMPX4との間に中継局(以下。
REP)21が挿入されており、MPX2には。
DTElかもの送信データ1゛および制御信号Cが与え
られる一方1MPX4からは、公衆通信網7を介するD
TEl 0への受信データRおよび受信制御信号iが送
出されるものとなっている。
られる一方1MPX4からは、公衆通信網7を介するD
TEl 0への受信データRおよび受信制御信号iが送
出されるものとなっている。
制御信号Cは、Sビット符号化回路(以下、BCD)2
2においてオンがl”、オフが”l・0”または”0・
l”の交番パターンによるスティタスビットSへ変換さ
れてから、エンベロープ組立回路(以下、EAS)23
へ与えられ、ここにおいて送信データTと共にエンベロ
ープEとして構成されたうえ、UNR変換回路(以下、
UNC)24を介し、多重化回路(以下、MPC)25
へ与えられ、他チャネルからの同様な信号と共に多重化
され、専用口1IIA5aへ送信される。
2においてオンがl”、オフが”l・0”または”0・
l”の交番パターンによるスティタスビットSへ変換さ
れてから、エンベロープ組立回路(以下、EAS)23
へ与えられ、ここにおいて送信データTと共にエンベロ
ープEとして構成されたうえ、UNR変換回路(以下、
UNC)24を介し、多重化回路(以下、MPC)25
へ与えられ、他チャネルからの同様な信号と共に多重化
され、専用口1IIA5aへ送信される。
REP21には、DNR変換回路(以下、DNC)26
が設けてあり、これが専用回$1j5a以前の障害発生
に応じ、エンベロープEをDNRコードへ変換するもの
となっている。
が設けてあり、これが専用回$1j5a以前の障害発生
に応じ、エンベロープEをDNRコードへ変換するもの
となっている。
MPX2からのREP21を介する多重化信号は、専用
口wA5bを紅てMPX4へ至り、ここの分離回路(以
下、DMX)27により各チャネル毎の信号となり、エ
ンベロープ分離回路(以下。
口wA5bを紅てMPX4へ至り、ここの分離回路(以
下、DMX)27により各チャネル毎の信号となり、エ
ンベロープ分離回路(以下。
ED〜′)28において受信データRおよびスティタス
ビットSに分離されたうえ、スティタスビット8は、S
ビット復号化回路(以下、5DC)29により、”l”
がオン、1・0”または”0・1”の交番パターンがオ
フの受信制御信号Iへ復号されてから送出される。
ビットSに分離されたうえ、スティタスビット8は、S
ビット復号化回路(以下、5DC)29により、”l”
がオン、1・0”または”0・1”の交番パターンがオ
フの受信制御信号Iへ復号されてから送出される。
また、EDV28の入力と並列にDNR検出回路(以下
、DND)30およびUNR検出回路(以下、UND)
31が接続されており、これらにより網制御コードのD
NRコードおよびUNRコードが3エンベロープ連続し
たことを検出し、各々表示用の発光ダイオード32およ
び33を点燈させるものとなっている。
、DND)30およびUNR検出回路(以下、UND)
31が接続されており、これらにより網制御コードのD
NRコードおよびUNRコードが3エンベロープ連続し
たことを検出し、各々表示用の発光ダイオード32およ
び33を点燈させるものとなっている。
ここにおいて、DND30およびUND31は、スティ
タスビットのl”をそのまま受信する一方、同ビットの
交番パターンは0″として受信するものとなっている。
タスビットのl”をそのまま受信する一方、同ビットの
交番パターンは0″として受信するものとなっている。
したがって、MPX2において試験状態となれば、UN
C24がエンベロープEをUNRコードへ変換して送出
を行なうが、同コードのスティタスビットSが交番パタ
ーンのまま送出されるため、これがUND31において
確実に”0”として受信され、スティタスビットS′h
t″0″となる他のエンベロープEfP、J認すること
がなく、同コードを正確に受信することができる。
C24がエンベロープEをUNRコードへ変換して送出
を行なうが、同コードのスティタスビットSが交番パタ
ーンのまま送出されるため、これがUND31において
確実に”0”として受信され、スティタスビットS′h
t″0″となる他のエンベロープEfP、J認すること
がなく、同コードを正確に受信することができる。
また、専用口#115a以前において障害を生ずれば、
REP21のDNC26がエンベロープEをDNRコー
ドへ変換して送出するが、この際もスティタスビットS
は交番パターンのまま送出されるため、前述と同様にD
ND30により正確に受信される。
REP21のDNC26がエンベロープEをDNRコー
ドへ変換して送出するが、この際もスティタスビットS
は交番パターンのまま送出されるため、前述と同様にD
ND30により正確に受信される。
一方、5DC29もスティタスビットSの交番パターン
を”0”として受信するため、これにより受信制御信号
Iもリセットされ、好適となる。
を”0”として受信するため、これにより受信制御信号
Iもリセットされ、好適となる。
以上の説明により明らかなとおり本発明によれば、制御
信号のオンをスティタスビットの”1°゛により示し、
かつ、制御信号のオフを同ビットの交番ノ(ターンによ
り示して送信し、同ビットの°゛1”を制御信号のオン
として受信すると共に。
信号のオンをスティタスビットの”1°゛により示し、
かつ、制御信号のオフを同ビットの交番ノ(ターンによ
り示して送信し、同ビットの°゛1”を制御信号のオン
として受信すると共に。
同ビットの交番パターンまたは”0”をオフとして受信
するものとしたことにより、#1制御コードと同様な論
理値組合せの発生する場合にも網制御信号の使用が自在
となり、がっ、制御信号のリセットに支障を生ぜず、一
般公衆回線と接続される高速ディジタル専用回線におい
て顕著な効果が得られる。
するものとしたことにより、#1制御コードと同様な論
理値組合せの発生する場合にも網制御信号の使用が自在
となり、がっ、制御信号のリセットに支障を生ぜず、一
般公衆回線と接続される高速ディジタル専用回線におい
て顕著な効果が得られる。
第1図および第2図は本発明の実施例を示し。
第【図は要部のブロック図、第2図は本発明を適用する
システムのブロック図、第3図は一般的に用いるエンベ
ロープの構成を示す図である。 1.10・・・・データ端末装置、2.4・・・・多重
化装置、5.5a、5b・・・・高速ディジクル専用回
線、7・・・・公衆回線、21・・・・中継局、22・
・・・Sビット符号化回路、24・・・・U N R変
換回路、26・・・・DNR変換回路、29・・・・S
ビット複合化回路、30・・・・DNR検出回路、31
・・・・U N n検出回路、E・・・・エンベロープ
、S・・・・スティタスビット。
システムのブロック図、第3図は一般的に用いるエンベ
ロープの構成を示す図である。 1.10・・・・データ端末装置、2.4・・・・多重
化装置、5.5a、5b・・・・高速ディジクル専用回
線、7・・・・公衆回線、21・・・・中継局、22・
・・・Sビット符号化回路、24・・・・U N R変
換回路、26・・・・DNR変換回路、29・・・・S
ビット複合化回路、30・・・・DNR検出回路、31
・・・・U N n検出回路、E・・・・エンベロープ
、S・・・・スティタスビット。
Claims (1)
- フレーミングビツトと、これに続く複数のデータビット
と、最後に付加されるステイタスビットとによりエンベ
ロープを構成し、該エンベロープを単位としてデータ伝
送を行なう方式において、制御信号のオンを前記ステイ
タスビットの“1”により示し、かつ、前記制御信号の
オフを前記ステイタスビットの交番パターンにより示し
て送信し、前記ステイタスビットの“1”を前記制御信
号のオンとして受信し、かつ、前記ステイタスビットの
交番パターンまたは“0”を前記制御信号のオフとして
受信することを特徴としたデータ伝送方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP12351690A JPH0420035A (ja) | 1990-05-14 | 1990-05-14 | データ伝送方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP12351690A JPH0420035A (ja) | 1990-05-14 | 1990-05-14 | データ伝送方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0420035A true JPH0420035A (ja) | 1992-01-23 |
Family
ID=14862549
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP12351690A Pending JPH0420035A (ja) | 1990-05-14 | 1990-05-14 | データ伝送方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0420035A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08316991A (ja) * | 1995-05-17 | 1996-11-29 | Nec Corp | データ通信システムにおける保守情報の伝送制御方法 |
-
1990
- 1990-05-14 JP JP12351690A patent/JPH0420035A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08316991A (ja) * | 1995-05-17 | 1996-11-29 | Nec Corp | データ通信システムにおける保守情報の伝送制御方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4761646A (en) | Method and system for addressing and controlling a network of modems | |
| US4751510A (en) | Method and system for controlling a network of modems | |
| AU618576B2 (en) | Transmission line switching system | |
| AU596881B2 (en) | Tdma communication system having common time slots for system maintenance | |
| US4648088A (en) | Distributed control time division multiplex ring communication apparatus | |
| US20080228941A1 (en) | Ethernet Link Monitoring Channel | |
| EP0264879B1 (en) | A fault detection signal transmission system | |
| KR890001476B1 (ko) | 디지탈 무선 중계장치 | |
| KR100233261B1 (ko) | 대국장애표시신호를 이용한 1+1 양방향 선로절체 제어방법 | |
| US4551830A (en) | Apparatus for providing loopback of signals where the signals being looped back have an overhead data format which is incompatible with a high speed intermediate carrier overhead format | |
| JPH0420035A (ja) | データ伝送方式 | |
| US6961366B1 (en) | System and method for redundant path connections in digital communications network | |
| JPS63221725A (ja) | 光伝送方式 | |
| US4908818A (en) | Multiplex communication arrangement capable of selectively monitoring active multiplexers and of simultaneously checking an input to a stand-by demultiplexer | |
| JP2005086538A (ja) | データ送受信システム | |
| JP3061909B2 (ja) | 回線切替システム | |
| JPH0669944A (ja) | リング状伝送路用ドロップ/インサート多重端局装置 | |
| GB2154397A (en) | Data communication system incorporating network management information arrangements | |
| JPH01119129A (ja) | 機器障害信号伝達回路 | |
| JPH0393332A (ja) | 無線送受信装置 | |
| JPH01260958A (ja) | 光中継装置 | |
| JPS6345932A (ja) | デイジタルサ−ビスチヤンネル信号伝送回路 | |
| JPH0477157A (ja) | 監視方式 | |
| Schneider et al. | A N+ 2 protection switching system for synchronous STM-1 signals and plesiochronous 140 Mbit/s signals by using two carrier technique | |
| JPH04245733A (ja) | データ伝送方式 |