JPH04247997A - 信号入力部の構造 - Google Patents
信号入力部の構造Info
- Publication number
- JPH04247997A JPH04247997A JP3016853A JP1685391A JPH04247997A JP H04247997 A JPH04247997 A JP H04247997A JP 3016853 A JP3016853 A JP 3016853A JP 1685391 A JP1685391 A JP 1685391A JP H04247997 A JPH04247997 A JP H04247997A
- Authority
- JP
- Japan
- Prior art keywords
- signal input
- card
- recording device
- substrate
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 claims abstract description 11
- 230000007246 mechanism Effects 0.000 claims abstract description 8
- 238000005259 measurement Methods 0.000 claims description 3
- 239000004020 conductor Substances 0.000 abstract description 12
- 230000015572 biosynthetic process Effects 0.000 abstract 1
- 230000003321 amplification Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 238000002788 crimping Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Credit Cards Or The Like (AREA)
- Details Of Connecting Devices For Male And Female Coupling (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】この発明は記録装置の信号入力部
の構造に関するものである。
の構造に関するものである。
【0002】
【従来の技術】図6は従来の構造を示す斜視図で、図6
(a),(b)は入力ケーブル71に接続した接栓72
を記録装置本体に構成した接続座73と接続する構造、
図6(c)は入力ケーブル71の各導線の先端に接続金
具74を装着しこれを本体側の端子盤75にネジ止めす
る構造、図6(d)は複数本の配線を行った配線ブロッ
ク(図示せず)を本体側に形成された図に示す形状の接
続座76と連結する構造である。
(a),(b)は入力ケーブル71に接続した接栓72
を記録装置本体に構成した接続座73と接続する構造、
図6(c)は入力ケーブル71の各導線の先端に接続金
具74を装着しこれを本体側の端子盤75にネジ止めす
る構造、図6(d)は複数本の配線を行った配線ブロッ
ク(図示せず)を本体側に形成された図に示す形状の接
続座76と連結する構造である。
【0003】
【発明が解決しようとする課題】解決しようとする問題
点は、図6(a),(b)に示す構造では、多チャネル
の信号の信号入力部を構成する際、必要なスペースが大
きくなるという欠点があり、図7(c)に示す構造では
ネジの破損が多発するという問題があり、図6(d)に
示す構造では信号入力部が記録装置本体表面を占有する
面積が大きく、チャネル数が少なくてすむ信号に対する
信号入力部の構造には適してないという点にある。
点は、図6(a),(b)に示す構造では、多チャネル
の信号の信号入力部を構成する際、必要なスペースが大
きくなるという欠点があり、図7(c)に示す構造では
ネジの破損が多発するという問題があり、図6(d)に
示す構造では信号入力部が記録装置本体表面を占有する
面積が大きく、チャネル数が少なくてすむ信号に対する
信号入力部の構造には適してないという点にある。
【0004】この発明は従来の構造の上述の問題点を解
決し、入力部の表面積を小さくでき、且つ、各入力信号
に対するプリアンプの設定条件等を記憶することができ
る構造の信号入力部を提供することを目的としている。
決し、入力部の表面積を小さくでき、且つ、各入力信号
に対するプリアンプの設定条件等を記憶することができ
る構造の信号入力部を提供することを目的としている。
【0005】
【課題を解決するための手段】この発明では信号入力部
の構造をカード状にし、カードの一端には信号入力用ケ
ーブルの各導線がそれぞれ接続される各端子を設け、カ
ードの他端には記録装置本体に構成された接続座に接続
する接栓を設け、各端子と対応する接栓の各ピンとの間
はカード内に構成された基板上の導体により接続したこ
とを最も主要な特徴とする。
の構造をカード状にし、カードの一端には信号入力用ケ
ーブルの各導線がそれぞれ接続される各端子を設け、カ
ードの他端には記録装置本体に構成された接続座に接続
する接栓を設け、各端子と対応する接栓の各ピンとの間
はカード内に構成された基板上の導体により接続したこ
とを最も主要な特徴とする。
【0006】
【実施例】図1はこの発明の一実施例を示す斜視図、図
2は図1に示す構造を線A−A’で切断した状態を示す
断面図である。これらの図において、1はカード状構造
、2は基板、3は端子、4は接栓、5はネジ、6はネジ
固定部材である。信号入力用ケーブルの各導体(図4の
符号8)は端子3に例えば圧着接続され、また、接栓4
はプラグを構成し、図4に示すように記録装置本体(図
1,図2には図示せず)のジャックと接続される。 端子3とこれに対応する接栓4とは、基板2上に形成さ
れた導体パターンによって接続される。
2は図1に示す構造を線A−A’で切断した状態を示す
断面図である。これらの図において、1はカード状構造
、2は基板、3は端子、4は接栓、5はネジ、6はネジ
固定部材である。信号入力用ケーブルの各導体(図4の
符号8)は端子3に例えば圧着接続され、また、接栓4
はプラグを構成し、図4に示すように記録装置本体(図
1,図2には図示せず)のジャックと接続される。 端子3とこれに対応する接栓4とは、基板2上に形成さ
れた導体パターンによって接続される。
【0007】基板2上には端子3と接栓4とを接続する
ための導体パターンだけでなく、基板2自体に源を発し
接栓4に到る導体パターンまたは基板2と記録装置本体
との間での信号等の授受を可能にする導体パターンを形
成することができる。
ための導体パターンだけでなく、基板2自体に源を発し
接栓4に到る導体パターンまたは基板2と記録装置本体
との間での信号等の授受を可能にする導体パターンを形
成することができる。
【0008】図3は上述のような、この発明の第2の実
施例を示し、7,8はそれぞれスイッチ機構を示す。こ
れらのスイッチ機構7,8は、カード状構造1の外部か
ら操作して記録装置本体へ、プリアンプ部に関する設定
状態を決定する信号等を送る。
施例を示し、7,8はそれぞれスイッチ機構を示す。こ
れらのスイッチ機構7,8は、カード状構造1の外部か
ら操作して記録装置本体へ、プリアンプ部に関する設定
状態を決定する信号等を送る。
【0009】例えば、このカード状構造1内に通常はプ
リアンプに実装されている増幅度切換ボリュームとノイ
ズフィルタとを設け、上述のスイッチ機構7をこのボリ
ュームに対する増幅度の切換スイッチとして作用させ、
上記スイッチ機構8を上記ノイズフィルタのON/OF
Fスイッチとして作用させることができる。
リアンプに実装されている増幅度切換ボリュームとノイ
ズフィルタとを設け、上述のスイッチ機構7をこのボリ
ュームに対する増幅度の切換スイッチとして作用させ、
上記スイッチ機構8を上記ノイズフィルタのON/OF
Fスイッチとして作用させることができる。
【0010】さらに、基板2上にIC等を実装し、電気
的に書き込み可能なメモリとその関連回路とを形成する
ことができる。記録装置本体に設けられるプリアンプの
各測定条件を、予め記録装置本体に内蔵されたCPUに
より更新可能なように構成しておき、このようにして設
定されたプリアンプの測定条件を上記カード状構造1内
に実装された書き換え可能なメモリに記憶させ、その記
憶を読み出して利用することができるように構成するこ
ともできる。これをこの発明の第3の実施例とする。
的に書き込み可能なメモリとその関連回路とを形成する
ことができる。記録装置本体に設けられるプリアンプの
各測定条件を、予め記録装置本体に内蔵されたCPUに
より更新可能なように構成しておき、このようにして設
定されたプリアンプの測定条件を上記カード状構造1内
に実装された書き換え可能なメモリに記憶させ、その記
憶を読み出して利用することができるように構成するこ
ともできる。これをこの発明の第3の実施例とする。
【0011】図4は、記録装置本体へのカード1の装着
状態を示す斜視図であり、図に示すように、この発明の
信号入力部の構造は表面の面積を小さくすることができ
る。
状態を示す斜視図であり、図に示すように、この発明の
信号入力部の構造は表面の面積を小さくすることができ
る。
【0012】また、図5に示す第4の実施例のように、
信号入力ケーブル8をコネクタのプラグ10に接続し、
カード状構造1の端子3を複数のプラグ10が接続され
るジャック構造としても良い。
信号入力ケーブル8をコネクタのプラグ10に接続し、
カード状構造1の端子3を複数のプラグ10が接続され
るジャック構造としても良い。
【0013】
【発明の効果】以上説明したようにこの発明の信号入力
部の構造は、表面面積が比較的小さくて多数の信号を入
力することができ、また、各信号を増幅する各プリアン
プの制御条件をこの信号入力部から設定することができ
るなどの利点がある。
部の構造は、表面面積が比較的小さくて多数の信号を入
力することができ、また、各信号を増幅する各プリアン
プの制御条件をこの信号入力部から設定することができ
るなどの利点がある。
【図1】この発明の一実施例を示す斜視図である。
【図2】図1のA−A’断面図である。
【図3】この発明の第2,第3の実施例を示す斜視図で
ある。
ある。
【図4】記録装置本体へのカードの装着状態を示す図で
ある。
ある。
【図5】この発明の第4の実施例を示す斜視図である。
【図6】従来の構造を示す斜視図である。
1 カード状構造
2 基板
3 端子
4 接栓
7 スイッチ機構
8 スイッチ機構
Claims (3)
- 【請求項1】 記録装置に入力する信号を信号入力用
ケーブルからこの記録装置に接続する信号入力部の構造
において、本体がカード状に形成され、当該カードの一
端には上記信号入力用ケーブルの各導線がそれぞれ接続
される各端子を備え、このカードの他端には上記記録装
置の基板に構成された接続座に接続すべき接栓を備え、
上記各端子と上記接栓中の各ピンとの間は上記カード状
本体内部の基板上に形成された導体パターンにより接続
されることを特徴とする信号入力部の構造。 - 【請求項2】 信号入力用ケーブルから入力する各信
号を増幅する各プリアンプのうちから選択した任意のプ
リアンプ(複数又は単数)を制御する制御信号を入力す
るためのスイッチ機構をカード状の本体に設けたことを
特徴とする請求項1の信号入力部の構造。 - 【請求項3】 各プリアンプに対する測定条件を記憶
する、電気的に書き込み可能なメモリがカード状の本体
内部の基板に設けられ、上記記録装置に設定されたデー
タから上記メモリに書き込む手段を備えたことを特徴と
する請求項1の信号入力部の構造。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3016853A JPH04247997A (ja) | 1991-01-18 | 1991-01-18 | 信号入力部の構造 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3016853A JPH04247997A (ja) | 1991-01-18 | 1991-01-18 | 信号入力部の構造 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH04247997A true JPH04247997A (ja) | 1992-09-03 |
Family
ID=11927777
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP3016853A Pending JPH04247997A (ja) | 1991-01-18 | 1991-01-18 | 信号入力部の構造 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH04247997A (ja) |
-
1991
- 1991-01-18 JP JP3016853A patent/JPH04247997A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6097883A (en) | Dual state memory card having combined and single circuit operation | |
| US6558201B1 (en) | Adapter and method for converting data interface hardware on a computer peripheral device | |
| EP1168525B1 (en) | Connector adapted to handling of different kinds of signals including high-speed signals | |
| US7029285B2 (en) | Computer system, switch connector, and method for controlling operations of the computer system | |
| US6553433B1 (en) | IDE interface adapter | |
| JP2003533845A (ja) | 高速コネクタと回路基板との間の相互接続 | |
| JPH04247997A (ja) | 信号入力部の構造 | |
| US7513779B2 (en) | Connector having a bypass capacitor and method for reducing the impedance and length of a return-signal path | |
| US6722899B2 (en) | Connective apparatus in which a number of contacts are grouped into a plurality of contact groups according to intended use | |
| JPH05189625A (ja) | メモリカード用グランド板付コネクタ | |
| US6305946B1 (en) | Power connector combining signal connection | |
| US20030008551A1 (en) | Terminal Jumper with integrated grip handle | |
| JP3011197B1 (ja) | プリント配線板のコネクタ構造 | |
| US5291072A (en) | Crosstalk-reduced transmission device | |
| JP2708033B2 (ja) | Pcカード | |
| JP2006302651A (ja) | コネクタ | |
| JPS62202596A (ja) | メモリ基板装置 | |
| JPS63150875A (ja) | プリント基板のコネクタ機構 | |
| US20040224546A1 (en) | Connection device for selectably retrieving signals | |
| JPS6018866Y2 (ja) | 通信機器収容装置 | |
| JP2000314745A (ja) | プローブ先端構成 | |
| KR0123068Y1 (ko) | 차량의 통신 아이.씨 패키지가 구비된 와이어 콘넥터 | |
| KR100505650B1 (ko) | 플렉시블 인쇄회로용 콘넥터 | |
| JP3008198B2 (ja) | アダプタ | |
| JPH0318155A (ja) | インタフェースラインの終端方法 |