JPH0454023U - - Google Patents
Info
- Publication number
- JPH0454023U JPH0454023U JP9409490U JP9409490U JPH0454023U JP H0454023 U JPH0454023 U JP H0454023U JP 9409490 U JP9409490 U JP 9409490U JP 9409490 U JP9409490 U JP 9409490U JP H0454023 U JPH0454023 U JP H0454023U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- resistor
- shock detection
- input
- error signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000000703 anti-shock Effects 0.000 claims description 7
- 238000001514 detection method Methods 0.000 claims description 7
- 239000003990 capacitor Substances 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Moving Of The Head To Find And Align With The Track (AREA)
- Moving Of The Head For Recording And Reproducing By Optical Means (AREA)
- Optical Recording Or Reproduction (AREA)
Description
第1図はこの考案に係るアンチシヨツク検出入
力回路の実施例を示した回路図である。第2図乃
至第4図は従来例を示し、第2図は入力コンデン
サを用いた入力回路の回路図、第3図は入力コン
デンサと第1及び第2の抵抗器を用いた回路図、
第4図は入力コンデンサと第1及び第2の抵抗器
と接地したコンデンサとで構成した入力回路の回
路図である。 主な符号の説明、1……アンチシヨツク検出回
路の入力端子、2……第1の抵抗器、3……逆極
性並列接続ダイオード回路、4……第2の抵抗器
、5……コンデンサ、6……アンチシヨツク検出
回路。
力回路の実施例を示した回路図である。第2図乃
至第4図は従来例を示し、第2図は入力コンデン
サを用いた入力回路の回路図、第3図は入力コン
デンサと第1及び第2の抵抗器を用いた回路図、
第4図は入力コンデンサと第1及び第2の抵抗器
と接地したコンデンサとで構成した入力回路の回
路図である。 主な符号の説明、1……アンチシヨツク検出回
路の入力端子、2……第1の抵抗器、3……逆極
性並列接続ダイオード回路、4……第2の抵抗器
、5……コンデンサ、6……アンチシヨツク検出
回路。
Claims (1)
- 【実用新案登録請求の範囲】 アンチシヨツク検出回路の入力端子にトラツキ
ングエラー信号を加え、このトラツキングエラー
信号のレベル調整を行なつたアンチシヨツク検出
入力回路において、 上記アンチシヨツク検出回路の入力端子に接続
した第1の抵抗器と、この第1の抵抗器に直列接
続した逆極性並列接続のダイオード回路と、この
ダイオード回路の出力側に接地した第2の抵抗器
とコンデンサとで構成したことを特徴とするアン
チシヨツク検出入力回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9409490U JP2542480Y2 (ja) | 1990-09-10 | 1990-09-10 | アンチショック検出入力回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9409490U JP2542480Y2 (ja) | 1990-09-10 | 1990-09-10 | アンチショック検出入力回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0454023U true JPH0454023U (ja) | 1992-05-08 |
| JP2542480Y2 JP2542480Y2 (ja) | 1997-07-30 |
Family
ID=31831785
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP9409490U Expired - Lifetime JP2542480Y2 (ja) | 1990-09-10 | 1990-09-10 | アンチショック検出入力回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2542480Y2 (ja) |
-
1990
- 1990-09-10 JP JP9409490U patent/JP2542480Y2/ja not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JP2542480Y2 (ja) | 1997-07-30 |