JPH0456545A - Time synchronization control system - Google Patents
Time synchronization control systemInfo
- Publication number
- JPH0456545A JPH0456545A JP2167045A JP16704590A JPH0456545A JP H0456545 A JPH0456545 A JP H0456545A JP 2167045 A JP2167045 A JP 2167045A JP 16704590 A JP16704590 A JP 16704590A JP H0456545 A JPH0456545 A JP H0456545A
- Authority
- JP
- Japan
- Prior art keywords
- time synchronization
- time
- synchronization signal
- clock device
- synchronizing signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004891 communication Methods 0.000 claims abstract description 27
- 230000005540 biological transmission Effects 0.000 claims abstract description 12
- 238000003780 insertion Methods 0.000 claims abstract description 8
- 230000037431 insertion Effects 0.000 claims abstract description 8
- 230000011664 signaling Effects 0.000 claims abstract description 8
- 238000001514 detection method Methods 0.000 claims abstract description 7
- 238000000034 method Methods 0.000 claims description 11
- 239000000284 extract Substances 0.000 abstract description 2
- 230000000694 effects Effects 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Electric Clocks (AREA)
- Multi Processors (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は時刻同期制御方式に関し、特にディジタル伝送
網を使用して行われるデータ通信における時刻同期制御
方式に関する。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a time synchronization control system, and particularly to a time synchronization control system in data communications performed using a digital transmission network.
従来、この種の時刻同期制御方式としては、周波数標準
器を用いた独立同期方式や標準電波を用いた従属同期方
式が知られている。Conventionally, as this type of time synchronization control method, an independent synchronization method using a frequency standard and a dependent synchronization method using a standard radio wave are known.
上述した従来の時刻同期制御方式は、時刻の同期精度は
高いが装置構成が大規模となり、コストが高くなるとい
う問題点がある。The above-described conventional time synchronization control method has high time synchronization accuracy, but has problems in that the device configuration is large-scale and the cost is high.
本発明の目的は、簡単な装置構成で、低コストに時刻同
期制御を行うことができる時刻同期制御方式を提供する
ことにある。An object of the present invention is to provide a time synchronization control method that can perform time synchronization control at low cost with a simple device configuration.
本発明の時刻同期制御方式は、ディジタル伝送網の通信
回線を使用して行うデータ伝送の時刻同期制御方式にお
いて、送信側のデータ通信装置が、
(A)前記通信回線のフレームに配列されたデータ伝送
制御用ビットのタイムスロットを使用して送信側時計装
置からの時刻同期信号を挿入する時刻同期信号挿入手段
、
を備え、受信側のデータ通信装置が、
(B)前記時刻同期信号挿入手段によって挿入された前
記時刻同期信号を検出し出力する時刻同期信号検出手段
、
(C)前記時刻同期信号検出手段によって検出された前
記時刻同期信号に時刻の計数クロックタイミングを従属
同期させ、従属同期した計数クロックを受信側時計装置
に出力する時刻同期手段、
を備えている。The time synchronization control method of the present invention is a time synchronization control method for data transmission using a communication line of a digital transmission network, in which a data communication device on the transmitting side (A) receives data arranged in frames of the communication line; (B) a time synchronization signal insertion means for inserting a time synchronization signal from a sending clock device using a time slot of a transmission control bit; Time synchronization signal detection means for detecting and outputting the inserted time synchronization signal; (C) slave synchronization of time counting clock timing with the time synchronization signal detected by the time synchronization signal detection means, and slave synchronization counting; A time synchronization means for outputting a clock to a receiving side clock device is provided.
次に、本発明の実施例について図面を参照して説明する
。Next, embodiments of the present invention will be described with reference to the drawings.
第1図は本発明の一実施例のブロック図である。FIG. 1 is a block diagram of one embodiment of the present invention.
第1図に示す時刻同期制御方式は、送信側データ通信装
置10、受信側データ通信装置11から構成されている
。The time synchronization control system shown in FIG. 1 includes a transmitting side data communication device 10 and a receiving side data communication device 11.
また、送信側データ通信装置10は、第2図に示す信号
Aを送出するデータ送信手段1、第2図に示す時刻同期
信号(t、、、t、l+1)9を出力する送信側時計装
置3、通信回線4のフレームに配列されたシグナリング
ビットSのタイムスロットを使用して時刻同期信号9を
挿入する時刻同期信号挿入手段2から構成されている。The transmitting side data communication device 10 also includes a data transmitting means 1 that transmits a signal A shown in FIG. 2, and a transmitting side clock device that outputs a time synchronization signal (t, , t, l+1) 9 shown in FIG. 3. The time synchronization signal inserting means 2 inserts a time synchronization signal 9 using the time slots of the signaling bits S arranged in the frame of the communication line 4.
また、受信側データ通信装置11は、時刻同期信号挿入
手段2によって挿入された時刻同期信号9を検出し出力
する時刻同期信号検出手段5、時刻同期信号検出手段5
によって検出された時刻同期信号9に時刻の計数クロッ
クタイミングを従属同期させ、従属同期した計数クロッ
クを出力する時刻同期手段6、時刻同期手段6から出力
された計数クロックを受信し、送信側時計装置3に同期
した時刻情報を出力する受信側時計装置7、データ受信
手段8から構成されている。The receiving side data communication device 11 also includes a time synchronization signal detection means 5 that detects and outputs the time synchronization signal 9 inserted by the time synchronization signal insertion means 2;
A time synchronization means 6 which slave-synchronizes the time counting clock timing with the time synchronization signal 9 detected by the time synchronization signal 9 and outputs the slave-synchronized counting clock. 3 and a data receiving means 8.
次に、動作を説明する。Next, the operation will be explained.
第1図において、時刻同期信号挿入手段2は、データ送
信手段1から送出された、同期ビット(F)、データビ
ット(d□〜d6)、シグナリングピッ) (S)から
構成されるデータ通信信号Aに対し、シグナリングビッ
トのタイムスロットを使用し送信側時計装置3から出力
される時刻同期信号9を挿入し、ディジタル伝送網の通
信回線4に送出する。In FIG. 1, the time synchronization signal insertion means 2 receives a data communication signal sent from the data transmission means 1 and is composed of a synchronization bit (F), data bits (d□ to d6), and a signaling pin (S). A time synchronization signal 9 outputted from the sending clock device 3 using the time slot of the signaling bit is inserted into A, and sent to the communication line 4 of the digital transmission network.
時刻同期信号検出手段5は、通信回線4を介して受信し
たデータ通信信号から時刻同期信号9を検出し抽出する
と、抽出した時刻同期信号9を時刻同期手段6に出力す
る。時刻同期手段6は、時刻同期信号9に時刻の計数ク
ロックタイミングを従属同期させ、従属同期した計数ク
ロ歩りを受信側時計装置7に出力する。受信側時計装置
7は、この従属同期した計数クロックを受信し、送信側
時計装置3に同期した時刻情報を出力する。When the time synchronization signal detection means 5 detects and extracts the time synchronization signal 9 from the data communication signal received via the communication line 4, it outputs the extracted time synchronization signal 9 to the time synchronization means 6. The time synchronization means 6 slave-synchronizes the time counting clock timing with the time synchronization signal 9, and outputs the slave-synchronized counting clock to the receiving side clock device 7. The receiving side clock device 7 receives this sub-synchronized counting clock and outputs synchronized time information to the transmitting side clock device 3.
なお、上記の説明では、時刻同期信号8を伝送するため
に使用されたタイムスロットは、通信回線4のシグナリ
ングビットのタイムスロットであるが、シグナリングビ
ットのタイムスロットの代りに、フレームの同期ビット
(F)のタイムスロットを使用してもよい。In the above explanation, the time slot used to transmit the time synchronization signal 8 is the time slot of the signaling bit of the communication line 4, but instead of the time slot of the signaling bit, the time slot of the frame synchronization bit ( F) time slots may also be used.
このように、ディジタル伝送網の通信回線のビットを使
用して時刻同期信号を伝送し、受信側時計装置がこの時
刻同期信号に従属同期するように構成することにより、
簡単な装置構成で、低コストに時刻同期制御を行うこと
ができる。In this way, by transmitting a time synchronization signal using the bits of the communication line of the digital transmission network, and configuring the receiving side clock device to perform slave synchronization with this time synchronization signal,
Time synchronization control can be performed at low cost with a simple device configuration.
以上説明したように、本発明は、ディジタル伝送網のビ
ットを使用して時刻同期信号を伝送し、受信側時計装置
がこの時刻同期信号に従属同期するように構成すること
により、簡単な装置構成で、低コストに時刻同期制御を
行うことができるという効果を有する。As explained above, the present invention has a simple device configuration by transmitting a time synchronization signal using bits of a digital transmission network and configuring the receiving side clock device to perform slave synchronization with this time synchronization signal. This has the effect that time synchronization control can be performed at low cost.
期手段、7・・・・・・受信側時計装置、8・・・・・
・データ受信手段、9・・・・・・時刻同期信号、10
・・・・・・送信側データ通信装置、11・・・・・・
受信側データ通信装置。time means, 7...receiving side clock device, 8...
・Data receiving means, 9...Time synchronization signal, 10
......Sending side data communication device, 11...
Receiving side data communication equipment.
Claims (1)
伝送の時刻同期制御方式において、送信側のデータ通信
装置が、 (A)前記通信回線のフレームに配列されたデータ伝送
制御用ビットのタイムスロットを使用して送信側時計装
置からの時刻同期信号を挿入する時刻同期信号挿入手段
、 を備え、受信側のデータ通信装置が、 (B)前記時刻同期信号挿入手段によって挿入された前
記時刻同期信号を検出し出力する時刻同期信号検出手段
、 (C)前記時刻同期信号検出手段によって検出された前
記時刻同期信号に時刻の計数クロックタイミングを従属
同期させ、従属同期した計数クロックを受信側時計装置
に出力する時刻同期手段、 を備えたことを特徴とする時刻同期制御方式。 2、請求項1記載の時刻同期制御方式において、前記時
刻同期信号挿入手段は、前記通信回線のフレームに配列
されたシグナリングビットのタイムスロットを使用して
送信側時計装置からの時刻同期信号を挿入することを特
徴とする時刻同期制御方式。 3、請求項1記載の時刻同期制御方式において、前記時
刻同期信号挿入手段は、前記通信回線のフレームに配列
されたフレーム同期ビットのタイムスロットを使用して
送信側時計装置からの時刻同期信号を挿入することを特
徴とする時刻同期制御方式。[Claims] 1. In a time synchronization control method for data transmission using a communication line of a digital transmission network, a data communication device on the transmitting side (A) transmits data arranged in frames of the communication line. (B) a time synchronization signal insertion means for inserting a time synchronization signal from a sending clock device using a time slot of a control bit; (C) a time synchronization signal detection means for detecting and outputting the time synchronization signal detected by the time synchronization signal detection means; A time synchronization control method comprising: time synchronization means for outputting the time to a receiving side clock device. 2. In the time synchronization control system according to claim 1, the time synchronization signal insertion means inserts the time synchronization signal from the transmitting side clock device using time slots of signaling bits arranged in the frame of the communication line. A time synchronization control method characterized by: 3. In the time synchronization control system according to claim 1, the time synchronization signal insertion means inserts the time synchronization signal from the transmitting side clock device using time slots of frame synchronization bits arranged in the frame of the communication line. A time synchronization control method characterized by insertion.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2167045A JPH0456545A (en) | 1990-06-26 | 1990-06-26 | Time synchronization control system |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2167045A JPH0456545A (en) | 1990-06-26 | 1990-06-26 | Time synchronization control system |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0456545A true JPH0456545A (en) | 1992-02-24 |
Family
ID=15842370
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2167045A Pending JPH0456545A (en) | 1990-06-26 | 1990-06-26 | Time synchronization control system |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0456545A (en) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014096694A (en) * | 2012-11-09 | 2014-05-22 | Mitsubishi Electric Corp | Communication device and program |
-
1990
- 1990-06-26 JP JP2167045A patent/JPH0456545A/en active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014096694A (en) * | 2012-11-09 | 2014-05-22 | Mitsubishi Electric Corp | Communication device and program |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6449315B2 (en) | Serial line synchronization method and apparatus | |
| JPH0456545A (en) | Time synchronization control system | |
| US7372930B2 (en) | Method to synchronize data and a transmitter and a receiver realizing said method | |
| JPH0425743B2 (en) | ||
| JP2973722B2 (en) | Remote monitoring method | |
| JP3461784B2 (en) | Communication method | |
| JPS58182342A (en) | Controlling and processing device of loop line | |
| KR100321003B1 (en) | Apparatus for distributing synchronization signal using a digital trunk | |
| JPH06303182A (en) | Inter-office phase synchronizing system and device used for this | |
| JP2000194679A (en) | Time synchronization system | |
| JPS62122440A (en) | Data transmission system | |
| JPH0267835A (en) | Artificial frame signal sending method for digital radio system | |
| JP2003078471A (en) | False synchronization prevention algorithm and wireless communication device | |
| JPS6158348A (en) | Frame synchronization system | |
| JPH0229042A (en) | Synchronous conversion device | |
| JPH02285822A (en) | Time division multiple access system satellite communication system | |
| JPH06101713B2 (en) | Time division multi-directional multiplex communication system | |
| JPS5990437A (en) | Slave station positioning system for multi-direction and multiplex communication system | |
| JP2000068998A (en) | Privacy communication system/equipment | |
| JPH05276147A (en) | Sampling synchronizing device | |
| JPH05292076A (en) | Digital communication pointer control circuit | |
| JPH033437A (en) | Control signal transmission circuit | |
| JPH03254539A (en) | Data transmission system | |
| JPH05284192A (en) | Clock synchronizing system | |
| JPH0642668B2 (en) | Data exchange system |