JPH0457771U - - Google Patents

Info

Publication number
JPH0457771U
JPH0457771U JP10112390U JP10112390U JPH0457771U JP H0457771 U JPH0457771 U JP H0457771U JP 10112390 U JP10112390 U JP 10112390U JP 10112390 U JP10112390 U JP 10112390U JP H0457771 U JPH0457771 U JP H0457771U
Authority
JP
Japan
Prior art keywords
circuit
potential
voltage dividing
compares
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10112390U
Other languages
English (en)
Other versions
JP2508978Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP10112390U priority Critical patent/JP2508978Y2/ja
Publication of JPH0457771U publication Critical patent/JPH0457771U/ja
Application granted granted Critical
Publication of JP2508978Y2 publication Critical patent/JP2508978Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

【図面の簡単な説明】
第1図は本考案による入力データ検出回路の一
実施例の回路図である。第2図は本考案による入
力データ検出回路の動作タイムチヤートである。
第3図は従来の入力データ検出回路の回路図であ
る。第4図は従来の入力データ検出回路のタイム
チヤートである。 4……スクイブ(第3の抵抗)、10……論理
和回路、11,12,13……分圧抵抗、14,
15……比較回路、16……論理積回路。

Claims (1)

  1. 【実用新案登録請求の範囲】 電源とアースの間に直列に接続された第1、第
    2の抵抗と、 この2つの抵抗の間に直列に挿入された第3の
    抵抗と、 電源電圧を分圧し第1、第2の基準電位を作る
    複数の分圧抵抗と、 前記第3の抵抗の電源側電位と前記第1の基準
    電位を比較する第1の比較回路と、 前記第3の抵抗のアース側電位と前記第2の基
    準電位を比較する第2の比較回路と、 前記第1、第2の比較回路の出力を入力する論
    理和回路とを備えた入力データ検出回路において
    、 前記複数の分圧抵抗のうち少なくとも、前記第
    1、第2の分圧抵抗の間に挿入されて第3、第4
    の基準電位を作る第3、第4の分圧抵抗と、 前記第3の抵抗の電源側電位と前記第3の基準
    電位を比較する第3の比較回路と、 前記第3の抵抗のアース側電位と前記第4の基
    準電位を比較する第4の比較回路と、 前記第3の比較回路と前記第4の比較回路の出
    力を入力し出力を前記論理和回路に出力する論理
    積回路とを備えたことを特徴とする入力データ検
    出装置。
JP10112390U 1990-09-27 1990-09-27 入力デ―タ検出装置 Expired - Lifetime JP2508978Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10112390U JP2508978Y2 (ja) 1990-09-27 1990-09-27 入力デ―タ検出装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10112390U JP2508978Y2 (ja) 1990-09-27 1990-09-27 入力デ―タ検出装置

Publications (2)

Publication Number Publication Date
JPH0457771U true JPH0457771U (ja) 1992-05-18
JP2508978Y2 JP2508978Y2 (ja) 1996-08-28

Family

ID=31844312

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10112390U Expired - Lifetime JP2508978Y2 (ja) 1990-09-27 1990-09-27 入力デ―タ検出装置

Country Status (1)

Country Link
JP (1) JP2508978Y2 (ja)

Also Published As

Publication number Publication date
JP2508978Y2 (ja) 1996-08-28

Similar Documents

Publication Publication Date Title
JPH0457771U (ja)
JPH03127995U (ja)
JPH03121413U (ja)
JPH02119718U (ja)
JPS6246912U (ja)
JPS62201519U (ja)
JPS643319U (ja)
JPH0469924U (ja)
JPS62201814U (ja)
JPH0213316U (ja)
JPS63151016U (ja)
JPH0293774U (ja)
JPH0397218U (ja)
JPS5816931U (ja) 三角波発生回路
JPS62151234U (ja)
JPS59187224U (ja) 可変リミツテング回路
JPS58124089U (ja) サイリスタのゲ−ト電源供給回路
JPH0288329U (ja)
JPS61139024U (ja)
JPS59160363U (ja) 絶対値演算回路
JPS6043025U (ja) 2乗カ−ブ信号発生回路
JPH0177017U (ja)
JPS6249317U (ja)
JPH0352618U (ja)
JPH0269767U (ja)