JPH0496221A - 半導体製造装置及びその製造方法 - Google Patents

半導体製造装置及びその製造方法

Info

Publication number
JPH0496221A
JPH0496221A JP2207441A JP20744190A JPH0496221A JP H0496221 A JPH0496221 A JP H0496221A JP 2207441 A JP2207441 A JP 2207441A JP 20744190 A JP20744190 A JP 20744190A JP H0496221 A JPH0496221 A JP H0496221A
Authority
JP
Japan
Prior art keywords
semiconductor substrate
etching
mounting table
semiconductor
voltage source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2207441A
Other languages
English (en)
Other versions
JP2507155B2 (ja
Inventor
Shinichi Imai
伸一 今井
Hideo Nakagawa
秀夫 中川
Norihiko Tamaoki
徳彦 玉置
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP20744190A priority Critical patent/JP2507155B2/ja
Publication of JPH0496221A publication Critical patent/JPH0496221A/ja
Application granted granted Critical
Publication of JP2507155B2 publication Critical patent/JP2507155B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は プラズマを用いて基板を加工する装置内で静
電気的な力を利用することによって半導体基板設置台に
固定された半導体基板を半導体基板設置台より解放する
ための半導体製造装置及びそれを用いた半導体装置の製
造方法に関するものであム 従来の技術 DRAMやSRAM等の半導体素子(表 高集積化の一
途をたどっており、それにともなって素子を製造するた
めの微細加工技術も急速な進歩を遂げてい′;6o微細
加工技術の中でも特にドライエツチングの技術と種々の
膜を堆積するためのCVD技術はその基盤となるもので
あム 例えはドライエツチング装置で実際にドライエツチング
を行う際に1表 ドライエツチング装置内の半導体基板
設置台に半導体基板を固定しなければならな(■ この
半導体基板固定の方式にも石英製のリング状つエートで
固定するものや4′導体基板を帯電させて静電気的な力
によって固定するものなど様々な方式があム 前者(表
 石英製のリング状つェートがドライエツチングにより
削られるためドライエツチング装置の汚染を引き起こす
のでよい方法ではな(も 後者は そのような欠点がな
いので、優れていると考えられる力(この方法では半導
体基板設置台より半導体基板を解放するときに被エツチ
ング膜に損傷を与えてしまうという欠点があム 第6図は 従来技術におけるドライエツチング装置の構
成図を示すものであも 基板処理室50内部に 表面に
絶縁膜2で覆われた半導体基板設置台3を設(す、その
基板設置台3に半導体基板1が設置されたのちに直流電
圧源8が半導体基板設置台3に印加される。次にガスボ
ンベ19からエツチングガスか導入されて高周波電源7
が半導体基板設置台3に印加されるとプラズマが発生し
てエツチングが始まると同時に半導体基板膜;a台3に
半導体基板1が静電気的に固定されも 高周波電源7を
半導体基板設置台3から切り放すとプラズマが消滅して
エツチングが終了すム 第7図(よ 従来技術で用いられている半導体基板設置
台に静電気的に半導体基板を固定及び解放する場合の原
理を説明するものであム 第7図(a)は エツチング
開始前の状態のエツチング装置を模式的に示したもので
あム エツチング室内の半導体基板設置台3(よ 絶縁
物2で被覆されており、この半導体基板設置台3には 
高周波電源7と正の直流電圧源8が並列に接続されてい
もスイッチ5を閉じて正の直流電圧源8を半導体基板設
置台3に印加すると、半導体基板設置台31上正電荷Q
9が生じて正に帯電し それにともなって半導体基板l
(よ わずかに誘電分極をする。それによって生じる静
電気力では半導体基板1を半導体基板設置台3上に固定
することはできな賎次に第7図(b)に エツチング中
の状態を示す。エツチング(飄 エツチング室内をエツ
チングガスで満たしたのちに スイッチ4を閉じて高周
波電源7を半導体基板設置台3に印加することによって
、ブラスマ10を発生させて行う。プラズマ10が発生
してエツチングが開始されると、半導体基板lにプラズ
マ10より電子11が供給されるたべ 半導体基板設置
台3の正電荷Q9に応じて負電荷Q’12が半導体基板
1に蓄積されムしたがって正電荷Q9と負電荷Q′ 1
2との間にζよ 静電気力が生し ウェハ1は半導体基
板設置台3上に固定されも 第7図(c)ζ友 エツチング終了後の状態を示す。ス
イッチ4を開いて高周波電源7を半導体基板設置台3か
ら取り除くと、放電が停止してプラズマlOが消失すム
 そして次にスイッチ5を開いて正の直流電圧源8を半
導体基板設置台3から取り除き、スイッチ6を閉じて半
導体基板設置台3を接地すると、半導体基板設置台3上
の正電荷Q9は半導体基板lの負電荷Q′ 12のため
に正電荷量Q′ 13にまで減少する力(零にすること
はできな(t そのために半導体基板l内の負電荷Q゛
 12と半導体基板設置台3の正電荷Q゛ 13との間
の静電気力は消失せず、半導体基板1を半導体基板設置
台3より解放することができな(を第7図(d)i、t
、  半導体基板1に接地端子17を接触させた状態を
示していも この隊 接地端子17と半導体基板3との
間の電気回路の抵抗値と容量値によって正電荷Q′ 1
3と負電荷Q12の消失に要する時間は異なム この抵
抗値と容量値が大きくなれば消失に要する時間は長くな
り、正電荷Q° 13と負電荷QI2が完全に消失しな
い間に半導体基板1を半導体基板設置台3から外部より
機械的な力を加えて解放しなければならな(Xo  ま
た 半導体基板上の膜は半導体基板上に蓄積された電荷
を、その電荷が消失する経路のなす等価電気回路の容量
値で割った値に相当する損傷を受けることになる。
第8図(a)(よ 静電気的に半導体基板を固定及び解
放する場合の従来の技術のドライエツチング装置の動作
の流れ図を示すものである。この図について簡単に説明
すも 半導体基板を装置内の半導体基板設置台に搬送すム エ
ツチングガスをエツチング室に流t 半導体基板設置台
に接続された正の直流電圧源回路によって半導体基板を
半導体基板設置台に静電気的に固定すも この状態で半
導体基板設置台に高周波電源を印加してエツチングを開
始すム エツチングが終了すると半導体基板設置台より
高周波電源を切り放し エツチング室へのエツチングガ
スの流入を止めも 正の直流電圧源を半導体基板設置台
より切り放し 半導体基板設置台と半導体基板を接地し
て半導体基板を半導体基板設置台から解放すも 以上のように構成された従来の半導体製造装置において
(よ 半導体製造装置内の半導体基板設置台に静電気的
に固定された半導体基板にドライエツチングを施した後
に半導体基板設置台と半導体基板を接地することにより
半導体基板設置台及び半導体基板の電荷を減少させるこ
とによって半導体基板設置台より半導体基板を解放して
いる。
発明が解決しようとする課題 しかしなから前記のような構成では 半導体基板に存在
する電荷を半導体基板の裏面から抜き取ることによって
消失させているので、半導体基板上に製造されている種
々の膜に損傷を与えてしまうた敦 素子製造上好ましく
更に半導体基板設置台及び半導体基板に存在する電荷を
完全に消失せしめて容易に半導体基板を半導体基板設置
台より解放することは不可能であるという問題点を有し
ていに 本発明はかかる点に鑑ぺ 半導体基板設置台に静電気的
に固定された半導体基板を容易に しかも半導体基板上
の膜に損傷を与えずに解放するための半導体製造装置と
半導体装置の製造方法を提供することを目的とすム 課題を解決するための手段 本発明(よ プラズマを用いた基板処理室内の半導体基
板設置台に 静電気的に固定された半導体基板に存在す
る電荷を荷電粒子源より発生させた荷電粒子を半導体基
板に照射することにより、または半導体基板を固定する
ために用いた直流電圧源とは極性の異なる直流電圧源を
半導体基板設置台に印加することによって消失せしめて
、容易にかつ膜に損傷を与えることなく半導体基板を半
導体基板設置台より解放することを特徴とするものであ
る。
作用 本発明は前記した構成により、半導体基板設置台を接地
したのちに荷電粒子源より荷電粒子を半導体基板設置台
に静電気的に固定された半導体基板に照射することによ
って、またはエツチング終了後半導体基板設置台を接地
する代わりに半導体基板を固定するために用いた直流電
圧源とは極性の異なる直流電圧源を半導体基板設置台に
印加することによって半導体基板内の電荷が消失するの
で、半導体基板を半導体基板設置台に固定している静電
気力(よ 消失することになり、半導体基板を半導体基
板設置台より容易にかつ半導体基板上の膜に損傷に与え
ることなく解放することができる。
実施例 第1図(a)Jt  本発明の第1の実施例における半
導体製造装置の構成図であム 本実施例では本発明をR
IE方式のドライエツチング装置に適用した例であム 基板処理室50内部に表面に絶縁膜2を有する半導体基
板設置台3を設け、その基板設置台3上に半導体基板l
を設置し 半導体基板設置台3に直流電圧源8と高周波
電源7を印加して、ガスボンベ19からエツチングガス
を供給することによってプラズマを発生させてエツチン
グすると同時に半導体基板lを半導体基板設置台3に固
定すムエッチングが終了すると半導体基板設置台3から
直流電圧源8と高周波電源7を切り放し エツチング室
内に設置された荷電粒子発生装置14から荷電粒子を半
導体基板1に照射することによって半導体基板】及び半
導体装置基板3の電荷を消失させて半導体基板lを半導
体基板設置台から解放する。
第1図(b)は荷電粒子発生装置14かエツチング室外
に設置されていることだけ力(第1図(a)と異なる。
第2図は本発明の第1の実施例における半導体製造装置
の半導体基板設置台に静電気的に半導体基板を固定およ
び解放するための原理を示すものであも 第2図(a)において、エツチング開始前の状態を示す
。スイッチ5を閉じて半導体基板設置台3に正の直流電
圧源8を印加して半導体基板設置台3に正の電荷Q9を
誘起すム この電荷Q9に応じて半導体基板1に誘電分
極による電荷が生じる力(この電荷だけでは半導体基板
1を半導体基板設置台3に固定するには不十分である。
次に第2図(b)において、スイッチ4を閉じて高周波
電源7を半導体基板設置台3に印加してブラスマlOを
発生させてエツチングを開始する。
プラズマ10より電子11が半導体基板1に入射して半
導体基板lに(戴 負電荷Q’12が蓄積されて正電荷
Q9との間に静電気力が生じも この静電気力によって
半導体基板I I−L  半導体基板設置台3上に固定
される。
次に第2図(c)にエツチング終了後の状態を示す。エ
ツチングの終了時に(よ スイッチ4は開き高周波電源
7は印加されないためにプラズマζよ消失す4 これに
よってプラズマ10からの電子11の流入はなくなa 
この状態でスイッチ5を開きスイッチ6を閉じると、半
導体基板設置台3の正電荷Q 9 Lt、  半導体基
板に蓄積された負電荷Q° 12と同じ絶対値であるが
極性の異なる正電荷Q’13にまで減少する力(零には
ならな(℃そこで第2図(d)に示すようにエツチング
室内または室外に設けられたイオン源14より発生する
希ガスや不活性ガスなどの荷電粒子15を半導体基板1
に照射して半導体基板l上の負電荷Q′ 12を消失さ
せる。この負電荷Q゛ 12が消失すると同時に半導体
基板設置台3の正電荷Q’  13も消失する。しかっ
て、負電荷Q’12と正電荷Q’13の間に生じていた
静電気力も消失して半導体基板設置台3に固定された半
導体基板1を容易に しかも半導体基板3上の膜に損傷
を与えることなく解放することができる。
第8図(b)に この実施例の装置動作の流れ図を示す
。この図について簡単に説明する。半導体基板Iをエツ
チング室内の半導体基板設置台3に搬送し 設置すム 
エツチングガスをエツチング室に流す。半導体基板設置
台3に正の直流電圧8を印加すム この状態で半導体基
板設置台3に高周波電源7を印加してエツチングを開始
すムエッチングが開始されると半導体基板1は半導体基
板設置台3に静電気的に固定されも エツチングが終了
すると半導体基板設置台3より高周波電源7を切り放し
 エツチング室へのエツチングガスの流入を止めム 正
の直流電圧源8を半導体基板設置台3より切り放し 半
導体基板設置台3を接地し 半導体基板1に荷電粒子を
照射して、半導体基板上の電荷を消失させて半導体基板
1を半導体基板設置台3から解放すも 第3図に荷電粒子発生装置14力丈 半導体製造装置内
に設置されている場合の実施例を示す。第3図(a)3
表 ドライエツチング終了後に荷電粒子源14と接続さ
れた円筒状のノズル30が半導体基板上にまで移動して
半導体基板1に荷電粒子を照射する装置例であム 第3図(b)l;t、  ドライエツチング終了後に荷
電粒子源14と接続された円盤状の荷電粒子照射板31
か半導体基板1の近くにまで移動して、半導体基板1に
荷電粒子を照射する装置例であム第3図(c)l;L 
 ドライエツチング終了後に荷電粒子源14と接続され
た円環状の荷電粒子照射ノズル32力(半導体基板上に
移動して荷電粒子を照射する装置例である。
以上のようにこの実施例によれば 半導体装置内外に荷
電粒子発生装置14を設けることにより、半導体基板設
置台の半導体基板に半導体基板内の電荷と極性の異なる
荷電粒子を照射して半導体基板及び半導体基板設置台の
電荷を消失させることによって静電気力で半導体基板設
置台に固定された半導体基板を容易へ しかも半導体基
板上の膜や素子に損傷を与えることなく解放することか
でき る。
第4図(友 本発明の第2の実施例における半導体製造
装置の構成図である。本実施例もまた本発明をRIE方
式のドライエッヂング装置に適用していム 表面に絶縁
膜2を有する半導体基板設置台3上に半導体基板1を設
置し 半導体基板設置台3に直流電圧源8と高周波電源
7を印加して、ガスボンベ19からエツチングガスを供
給することによってプラズマを発生させてエツチングす
ると同時に半導体基板1を半導体基板設置台3に固定す
ム エツチングが終了すると半導体基板設置台3から直
流電圧源8と高周波電源7を切り放し半導体基板設置台
3に負の直流電圧源16を印加して半導体基板設置台3
に存在する電荷を引き抜く。従って、静電気力は消失し
て、半導体基板1は半導体基板設置台3から開放されも 第5図は本発明の第2の実施例における半導体製造装置
の半導体基板設置台に静電気的に固定せれた半導体基板
を解放するための原理を図に示すものである。第5図(
a)(表 エツチング開始前の状態を示すものである。
スイッチ5を閉じて半導体基板設置台3に正の直流電圧
源8を印加して半導体基板設置台3に正の電荷の9を誘
起する。
この電荷Q9に応じて応じて半導体基板1に誘電分極に
よる電荷が生じる力交 半導体基板1を半導体基板設置
台3に固定するには不十分であ4次に第5図(b)にお
いて、スイッチ4を閉じて高周波電源7を半導体基板設
置台3に印加してプラズマ10を発生させてエツチング
を開始す4プラズマ10より電子11が半導体基板1に
入射して半導体基板1には 負電荷Q゛ 12が蓄積さ
れて正電荷Q9との間に静電気力が生じる。この静電気
力によって半導体基板lは 半導体基板設置台3上に固
定されも 次に第5図(c)にエツチング終了後の状態を示す。エ
ツチングの終了時に1i、スイッチ4は開き高周波電源
7は半導体基板設置台3に印加されなくなるためにプラ
ズマ10は消失する。これによってプラズマ10からの
電子11の流入はなくなる。この状態でスイッチ5を開
き正の直流電圧源8を半導体基板設置台3より切り放し
 スイッチ6を閉じると半導体基板設置台3には負の直
流電圧源16が印加されて半導体基板設置台3の正電荷
Q9は消失して、同時に半導体基板lに蓄積された負電
荷Q° 12も消失すム ただしここで負の直流電圧源
の電圧1表 正の直流電圧源の電圧よりも大きいものを
用いる。したがって、半導体基板1の負電荷Q” 12
と半導体基板設置台3の正電荷Q9との間に生じていた
静電気力は消失して、半導体基板1を半導体基板設置台
3より容易に解放することができも この方法で(よ 
半導体基板上の膜にバイアス電圧を与えていないので、
半導体基板上の膜に損傷を与えずに半導体基板lを半導
体基板設置台3から解放することができる。
第8図(c)に この実施例の装置動作の流れ図を示す
。この図について簡単に説明する。半導体基板を装置内
の半導体基板設置台に搬送すムエッチングガスをエツチ
ング室に流す。半導体基板設置台に接続された正の直流
電圧源回路によって半導体基板を半導体基板設置台に静
電気的に固定する。この状態で半導体基板゛設置台に高
周波電源を印加してエツチングを開始する。エツチング
が終了すると半導体基板設置台より高周波電源を切り放
し エツチング室へのエツチングガスの流人を止めも 
正の直流電圧源を半導体基板設置台より切り放し 半導
体基板設置台をに正の直流電圧源より大きな電圧を持つ
負の直流電圧源を印加し 半導体基板設置台の電荷を消
失させて半導体基板を半導体基板設置台から解放する。
以上のようにこの実施例によれば 半導体装置内に半導
体基板を半導体基板設置台に固定するための正の直流電
圧源より大きな電圧を持つ負の直流電圧源を設けること
により、半導体基板設置台の正電荷を消失させることが
できるたぬ 静電気力で半導体基板設置台に固定された
半導体基板を容易に半導体基板上の膜に損傷を与えるこ
となく解放することができる。
な耘 以上の説明で高周波電源と正の直流電圧源の半導
体基板設置台への印加及び切り離しの順序を前後させて
も得られる効果(表 同じである。
また本実施例では本発明をRIE方式のドライエツチン
グ装置に適用した力(ECR方式等のドライエツチング
装置 プラズマCVD装置 プラズマスパッタ装置等の
プラズマを用いて基板を加エする装置であれば適用可能
であ本 発明の詳細 な説明したよう+、=  本発明によれば 半導体製造
装置内で静電気的に半導体基板設置台に固定された半導
体基板を容易に しかも半導体基板上に形成した膜や素
子に損傷を与えることなく半導体基板設置台より解放す
ることができ、その実用的効果は犬き(℃
【図面の簡単な説明】
第1図は本発明の第1の実施例における装置構成は 第
2図は第1の実施例における半導体基板の固定と解放の
原理説明医 第3図は荷電粒子源の例を示す構成は 第
4図は第2の実施例における装置構成医 第5図は第2
の実施例における半導体基板の固定と解放の原理医 第
6図は従来の装置の構成医 第7図は従来の装置におけ
る半導体基板の固定と解放の原理医 第8図は従来 実
施例1、実施例2の装置動作流れ図である。 l・・・半導体基板、 2・・・絶縁#扱 3・・・半
導体基板設置台、 4,5.6・・・スイッチ、 7・
・・高周波重縁8、・・正の直流電圧# 9・・・正電
荷Q、10・・・ブラズス 11・・・電子、 12・
・・負電荷Q’13・・・正電荷Q゛  14・・・荷
電粒子発生装置 15・・・荷電粒子、 16・・・負
の直流電圧# 50・・・基板処理家代理人の氏名 弁
理士 粟野重孝 はか1名第 1 図 第 2 図 (CL)工・す子ンフ閉杓前 (b)エーノチンク中 第 図 (Cフエ・ン千ンク軒了1& ((Lノ ウェハの′M族 第 第 図 (a)エツチンクM妨約 (b) 工・ンテンク中 第 図 CC)エリチンフ於了1& 第 図 第 図 (C)工・ソチンク終了1々 ! (d) ウェハの解放 第 図 (ar17チンフ聞妨約 第 図 (a) tb+ 従来す法 貨屈 1列ノ (C1 e−)%Yシ・ノ2

Claims (3)

    【特許請求の範囲】
  1. (1)プラズマを用いた基板処理室と、この基板処理室
    内部に設けられ表面に絶縁膜を有する半導体基板設置台
    と、この設置台に接続された高周波電源と、前記設置台
    に接続された直流電圧源と、前記設置台に隣接する荷電
    粒子発生装置とを具備する半導体製造装置。
  2. (2)半導体基板設置台に半導体基板を設置する工程と
    、この半導体基板設置台に接続された直流電圧源を印加
    する工程と、プラズマを発生させる工程と、前記半導体
    基板に荷電粒子を照射する工程とを含むことを特徴とす
    る半導体装置の製造方法。
  3. (3)半導体基板設置台に半導体基板を設置する工程と
    、この半導体基板設置台に接続された直流電圧源を印加
    する工程と、プラズマを発生させる工程と、前記直流電
    圧源とは極性の異なる直流電圧源を半導体基板設置台に
    印加する工程を含むことを特徴とする半導体装置の製造
    方法。
JP20744190A 1990-08-03 1990-08-03 半導体製造装置及びその製造方法 Expired - Fee Related JP2507155B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20744190A JP2507155B2 (ja) 1990-08-03 1990-08-03 半導体製造装置及びその製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20744190A JP2507155B2 (ja) 1990-08-03 1990-08-03 半導体製造装置及びその製造方法

Publications (2)

Publication Number Publication Date
JPH0496221A true JPH0496221A (ja) 1992-03-27
JP2507155B2 JP2507155B2 (ja) 1996-06-12

Family

ID=16539823

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20744190A Expired - Fee Related JP2507155B2 (ja) 1990-08-03 1990-08-03 半導体製造装置及びその製造方法

Country Status (1)

Country Link
JP (1) JP2507155B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006303265A (ja) * 2005-04-22 2006-11-02 Dainippon Printing Co Ltd 成膜装置及び成膜方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53116076A (en) * 1977-03-22 1978-10-11 Hitachi Ltd Plasma processing method and its unit
JPS5923415U (ja) * 1982-08-05 1984-02-14 日本フルハ−フ株式会社 側部全開式貨物自動車の屋根中央部の防水覆い装置
JPS5967629A (ja) * 1982-10-12 1984-04-17 Nippon Kogaku Kk <Nikon> 静電吸着装置
JPS62255039A (ja) * 1986-11-21 1987-11-06 Kureha Chem Ind Co Ltd 静電吸着装置から被吸着体を脱離させる方法
JPH02130915A (ja) * 1988-11-11 1990-05-18 Anelva Corp プラズマ処理装置
JPH033251A (ja) * 1989-05-30 1991-01-09 Sumitomo Metal Ind Ltd 試料保持装置
JPH03236255A (ja) * 1990-02-14 1991-10-22 Hitachi Ltd 静電チャックの帯電除去方法
JPH0451542A (ja) * 1990-06-19 1992-02-20 Fujitsu Ltd 静電吸着方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53116076A (en) * 1977-03-22 1978-10-11 Hitachi Ltd Plasma processing method and its unit
JPS5923415U (ja) * 1982-08-05 1984-02-14 日本フルハ−フ株式会社 側部全開式貨物自動車の屋根中央部の防水覆い装置
JPS5967629A (ja) * 1982-10-12 1984-04-17 Nippon Kogaku Kk <Nikon> 静電吸着装置
JPS62255039A (ja) * 1986-11-21 1987-11-06 Kureha Chem Ind Co Ltd 静電吸着装置から被吸着体を脱離させる方法
JPH02130915A (ja) * 1988-11-11 1990-05-18 Anelva Corp プラズマ処理装置
JPH033251A (ja) * 1989-05-30 1991-01-09 Sumitomo Metal Ind Ltd 試料保持装置
JPH03236255A (ja) * 1990-02-14 1991-10-22 Hitachi Ltd 静電チャックの帯電除去方法
JPH0451542A (ja) * 1990-06-19 1992-02-20 Fujitsu Ltd 静電吸着方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006303265A (ja) * 2005-04-22 2006-11-02 Dainippon Printing Co Ltd 成膜装置及び成膜方法

Also Published As

Publication number Publication date
JP2507155B2 (ja) 1996-06-12

Similar Documents

Publication Publication Date Title
US8017525B2 (en) Processing method
TWI324361B (ja)
TWI660422B (zh) 電漿處理裝置及樣品之脫離方法
JP5317509B2 (ja) プラズマ処理装置および方法
JP4642809B2 (ja) プラズマ処理方法及びプラズマ処理装置
JP3990076B2 (ja) 半導体装置の製造方法
US6665168B2 (en) Electrostatic chuck apparatus and method for efficiently dechucking a substrate therefrom
TW200428516A (en) Plasma processing apparatus and its control method
JPH10189544A (ja) 基板帯電除去装置及び方法
JP4278915B2 (ja) エッチング方法
US11195718B2 (en) Spacer open process by dual plasma
KR102469451B1 (ko) 마이크로전자 공작물의 제조를 위해 실리콘 질화물층을 영역 선택 에칭하는 방법
JPH0496221A (ja) 半導体製造装置及びその製造方法
JP3319083B2 (ja) プラズマ処理方法
JPH05175318A (ja) 静電チャックの基板脱着方法
JPH1154604A (ja) ウエハステージからのウエハ脱着方法
JP3351003B2 (ja) 半導体装置の製造方法
JP2024006972A (ja) プラズマ処理方法及びプラズマ処理システム
JPH0758033A (ja) Ecrプラズマcvd装置
JPH02130915A (ja) プラズマ処理装置
KR100282421B1 (ko) 이에스씨(esc:electrostaicchuck)장치
TWI725406B (zh) 電漿蝕刻方法及裝置
WO2025197721A1 (ja) 基板処理方法及びプラズマ処理装置
KR100286333B1 (ko) 플라즈마식각장치
JPH10229118A (ja) 半導体装置の製造装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees