JPH096252A - 表示装置及びその駆動回路の実装構造 - Google Patents

表示装置及びその駆動回路の実装構造

Info

Publication number
JPH096252A
JPH096252A JP8095664A JP9566496A JPH096252A JP H096252 A JPH096252 A JP H096252A JP 8095664 A JP8095664 A JP 8095664A JP 9566496 A JP9566496 A JP 9566496A JP H096252 A JPH096252 A JP H096252A
Authority
JP
Japan
Prior art keywords
dummy
display device
lead
leads
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8095664A
Other languages
English (en)
Other versions
JP3286525B2 (ja
Inventor
Hideo Mori
秀雄 森
Masanori Takahashi
雅則 高橋
Kenji Niihori
憲二 新堀
Hiroyuki Yokomizo
広幸 横溝
Seiji Osawa
誠司 大澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP9566496A priority Critical patent/JP3286525B2/ja
Publication of JPH096252A publication Critical patent/JPH096252A/ja
Application granted granted Critical
Publication of JP3286525B2 publication Critical patent/JP3286525B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

(57)【要約】 【課題】 ノイズによる誤動作のない表示装置を提供す
ると共に、電触による断線が生じ難い表示装置を提供す
る。また、汎用性の高い低コストな駆動回路の実装構造
を有する表示装置を提供する。 【解決手段】 ダミーリード8,9の電位を出力側アウ
ターリード5の電圧波形に対して出来るかぎりDCバイ
アスが印加されないようにすることでアウターリード5
と表示装置1の接続部分のイオンの移動を抑制すること
が出来、電蝕による断線等の故障を防ぐようにする。ま
た、電気的なフローティング状態とならないようにし
て、ダミーリード8,9からの輻射ノイズの心配がない
ようにする

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、テレビ受像機、ビ
デオカメラのビューファインダー、映像プロジェクター
の光バルブ、コンピュータのディスプレイ等に用いられ
る表示装置、特にその駆動回路の実装構造に関する。
【0002】
【従来の技術】最近の表示装置は、CRTに代わり、液
晶素子、プラズマ発光素子、エレクトロクローミー素
子、電子放出素子等の表示素子を備えた表示装置が注目
されている。
【0003】ここで、これらの表示素子は多数の画素を
有すると共に、各画素の光学状態を定める電気信号を印
加するための電極を有している。さらに、これら表示素
子の電極に電気信号を印加するため、バス基板又はドラ
イバ基板と呼ばれるガラスエポキシ等のリジッドな配線
基板とTABフィルム等のフレキシブル配線基板とを採
用している。こうした構造は、米国特許第5,019,
201号や米国特許第5,360,943号等の明細書
に記載されている。
【0004】以下、表示素子として表示パネルを、フレ
キシブル配線基板として駆動ICチップを有するフィル
ムキャリアを用いた場合について述べる。
【0005】従来、駆動回路を搭載したフィルムキャリ
アを表示パネル及びバス基板に接続する場合、衝撃,振
動,熱ストレス等による外部からの応力によって入力側
及び出力側のアウターリードのうち両端に位置するアウ
ターリードが損傷しやすいという欠点があった。
【0006】そこで、この点を解決するため、図9に示
すように、フィルムキャリアのリードのうち入力側と出
力側のアウターリード6,5の両外側に表示パネル1の
ための駆動とは電気的に無関係なダミーリード8,9を
配置することによって、外部応力による両端のアウター
リード6,5の損傷防止を図っている。なお、図9中の
符号1は表示パネル、2はICチップ等の駆動回路、3
はバス基板、4はフィルムキャリア、7はダミーリード
用の半田ランドである。
【0007】ところで、画像を表示する表示領域の外側
を、常に白状態(明状態)又は黒状態(暗状態)のいず
れかに保持することで、表示領域内に表示される画像の
見映えを良くすることがある。これは枠駆動と呼ばれ
る。
【0008】図10は、このような枠駆動が採用された
表示装置の一例を示しており、表示パネル1には4つの
枠駆動用の電極99が設けられ、2つのバス基板3の両
端に配設されたフィルムキャリア4,4′の枠駆動用リ
ード(図示せず)と接続されている。なお、同図におい
て201,201′は駆動回路である。
【0009】ここで、枠駆動のための1つの方法は、全
てのフィルムキャリア4,4′と全ての駆動回路20
1,201′とに全く同じ構成のフィルムキャリア4,
4′と駆動回路201,201′を用い、枠駆動用電極
99に常に電極99上の画素(枠画素)を白又は黒とす
る信号を供給するように駆動する方法である。
【0010】もう1つは、本発明者らが発明した方法で
あり、バス基板3の両端のフィルムキャリア4′の構造
を他のフィルムキャリア4の構造と異ならしめる方法で
ある。図11はこのようなもう1つの方法に用いられる
フィルムキャリア4′の構造を示している。
【0011】なお、このフィルムキャリア4′は、表示
パネル1の表示エリアの外側の枠駆動用電極99に、例
えば常に白色の表示をするための信号を供給するためダ
ミーリード8′,9′の入力側と出力側を電気的に短絡
させて接続されるが、入力側をバス基板3に、出力側を
表示装置の枠駆動電極99の端子に接続することによっ
てバス基板3からの信号を駆動回路201′を介さずに
直接表示装置に与えて枠エリアの駆動を表示するように
することもできる。
【0012】この構造の場合は、駆動回路201′とし
ては他の駆動回路201と同じICチップを用いること
が出来る。又、ICチップに枠駆動のための特別な構成
を付与したり、特別な駆動制御を付与する必要もない。
【0013】
【発明が解決しようとする課題】ところが、このような
構成の表示装置及びその駆動回路の実装構造において、
図9に示す構造の場合、ダミーリード8,9が電気的に
フローティング状態になってしまうのでアンテナの役割
を果たしてしまい、輻射ノイズが発生する。
【0014】また、これを避けるために、ダミーリード
8、9を隣接するアウターリード5,6に短絡すると、
ダミーリード8,9は表示パネル1の枠駆動に使用する
ことができなくなる。
【0015】ここで、電気的なフローティング状態を避
けるためにダミーリード8,9を例えば、グランドラン
ドに保持してグランド電位に固定した場合、ダミーリー
ド8,9と、これに隣接するアウターリード5,6との
間に定常的なDC電位差が生じる。このとき、特に表示
パネル1と出力側アウターリード9との接続部分におい
ては電蝕による断線等の故障を引き起こし易くなる。
【0016】本発明は、このような問題点を解決するた
めになされたものであり、ノイズによる誤動作のない表
示装置を提供することを第1の目的とする。また、枠駆
動の必要な表示パネルにも適用できる駆動回路の実装構
造を有する表示装置を提供することを第2の目的とす
る。さらに、電触による断線が生じ難い表示装置を提供
することを第3の目的とする。また、汎用性の高い低コ
ストな駆動回路の実装構造を有する表示装置を提供する
ことを第4の目的とする。
【0017】
【課題を解決するための手段】本発明は、表示素子と、
前記表示素子を駆動するための信号を伝えるリードを有
するフィルムキャリアと、前記リードに信号を供給する
バス基板とを備えた表示装置用の駆動回路の実装構造に
おいて、前記フィルムキャリアの入力側アウターリード
及び出力側アウターリードのそれぞれの外側に沿ってダ
ミーリードを設け、かつ該ダミーリードに所定の電圧を
印加するようにしたことを特徴とするものである。
【0018】また本発明は、前記ダミーリードに印加す
る所定の電圧値は、出力側アウターリードの電位に対し
定常的にDCバイアスが生じないように定められた値で
あることを特徴とするものである。
【0019】また本発明は、前記ダミーリードの一端は
前記バス基板に電気的に接続され、他端は前記表示素子
に電気的に接続されていることを特徴とするものであ
る。
【0020】また本発明は、画素に信号を供給するため
の電極群を有する表示素子と、前記電極群に供給する信
号又は該電極を駆動するための信号を伝達するバス基板
と、前記表示素子の電極群と前記バス基板の接続端子と
を電気的に接続するためのリード群を有するフィルムキ
ャリアと、を有し、前記フィルムキャリアは前記リード
群の両側にダミーリードを有しており、該ダミーリード
に隣接するリードとの間に生じる電位差のDC成分が所
定期間中ほぼ零であることを特徴とするものである。
【0021】また本発明は、前記電極群には、中心電位
(VC)に対して両極性の電圧(V+ ,V- )が印加さ
れ、前記ダミーリードには該中心電位と同じ電位の電圧
が印加されることを特徴とするものである。
【0022】また本発明は、前記電極群には、走査非選
択電圧(VC)と走査選択電圧が(V+ ,V- )印加さ
れ、前記ダミーリードには該走査非選択電圧と同じ電位
の電圧が印加されることを特徴とするものである。
【0023】また本発明は、前記ダミーリードには所定
期間中信号が印加され、それ以外の期間は一定電位に保
持されることを特徴とするものである。
【0024】また本発明は、前記ダミーリードのうち少
なくとも一方には枠駆動用の電圧が印加されることを特
徴とするものである。
【0025】また本発明は、前記フィルムキャリアはド
ライバICを有することを特徴とするものである。
【0026】また本発明は、前記表示素子はダミー電極
を有し、前記ダミーリードと前記表示素子のダミー電極
とが電気的に接続されていることを特徴とするものであ
る。
【0027】また本発明は、前記表示素子はダミー電極
を有し、前記ダミーリードと前記表示素子のダミー電極
又は枠駆動用電極とが異方性導電性接着剤で接着されて
いることを特徴とするものである。
【0028】また本発明は、前記フィルムキャリアは、
前記バス基板の1つに対して複数設けられていることを
特徴とするものである。
【0029】また本発明は、前記ダミーリードには少な
くとも1フレーム期間中一定電位に保持されることを特
徴とするものである。
【0030】また本発明は、前記フィルムキャリアは、
前記バス基板に接続される入力側アウターリードと前記
表示素子に接続される出力側アウターリードと該バス基
板と該表示素子のダミー電極又は枠駆動用電極とを短絡
させるダミーリードとを有することを特徴とするもので
ある。
【0031】また本発明は、前記入力側アウターリード
と出力側アウターリードとはドライバICに接続されて
おり、前記ダミーリードは該ドライバICに接続されて
いないことを特徴とするものである。
【0032】また本発明は、前記表示素子は、液晶素
子、プラズマ素子、エレクトロクローミー素子、電子放
出素子のいずれか1つであることを特徴とするものであ
る。
【0033】また本発明は、前記所定期間とは一水平選
択期間より長い期間であることを特徴とするものであ
る。
【0034】また本発明は、前記所定期間とは1フレー
ム期間であることを特徴とするものである。
【0035】また、本発明によれば、ダミーリードの電
位を出力側アウターリードの電圧波形に対して出来るか
ぎりDCバイアスが印加されないようにすることでアウ
ターリードと表示装置の接続部分のイオンの移動を抑制
することが出来、電蝕による断線等の故障を防ぐことが
出来る。
【0036】また、電気的なフローティング状態となっ
ていないため、ダミーリードからの輻射ノイズの心配も
無い。
【0037】一方、入力側と出力側のダミーリードが共
通となっているため、入力側ダミーリード用ランドへの
印加電圧を任意に設定することでフィルムキャリアを通
して表示装置に直接電圧を印加することも可能である。
【0038】
【発明の実施の形態】図1は本発明の好適な実施の形態
による駆動回路の実装構造を示す平面図、図図2は図1
のAA′断面を、図3は図1のBB′断面を示す。図1
の構造は、図の全てのフィルムキャリア201,20
1′に代えて用いることができる。
【0039】図1〜図3において、1は表示素子として
の表示パネルであり、多数の画素を有している。2は駆
動回路としてのICチップ、3はバス基板、4はフィル
ムキャリア、5は出力側アウターリード、6は入力側ア
ウターリード、8は入力側ダミーリード、9は出力側ダ
ミーリード、16はバス基板3側の接続端子である半田
ランド、18はダミーリード用の半田ランド、15は表
示パネルの電極であり、走査電極又は情報電極として画
素に接続されている。
【0040】19は表示パネル1のダミーリードであ
り、枠駆動を行う場合には枠駆動用電極となり表示パネ
ル1内に延長されるが、その他の場合には図1のように
延長されない。ADはハンダ、異方性導電性接着剤等の
接続部材である。
【0041】駆動回路2は、表示パネル1を駆動するた
めに必要な電圧を出力側アウターリード5を介して表示
パネル1に印加する。これは、バス基板3に電気的に接
続された入力側アウターリード群6から供給された電源
および信号に従って行われる。
【0042】このとき出力側アウターリード5を介して
表示パネル1に印加される電圧を図4に示す。
【0043】駆動回路2が走査電極駆動用として用いら
れる場合には図4の電圧波形Aが駆動電極15に時系列
に出力され、駆動回路2が情報電極駆動用として用いら
れる場合には、表示すべき画像に応じた図2の電圧波形
Bが駆動電極15に出力される。表示パネル1のダミー
電極19には基準電位VCがバス基板3のダミーリード
用の半田ランド18から駆動回路2を介さずに与えられ
る。
【0044】出力側アウターリード5の電圧波形例Aと
して示す走査側波形は図4に示している期間内だけを見
ると平均電圧はプラスであるが走査側波形のデューティ
ーは小さく、400分の1あるいはそれ以下であるの
で、例えば1フレーム期間中の電圧としてみればVCに
対してDC的には略零と見なすことが出来る。また、出
力側アウターリード5の電圧波形例Bとして示す情報側
波形例では1水平走査期間内での電圧平均値がVCに対
して零となっている。
【0045】一方、出力側ダミーリード9は入力側ダミ
ーリード8と電気的に接続されており、入力側ダミーリ
ードはバス基板3上のダミーリード用ランド7(図60
参照)に半田付けによって接続されているので、出力側
ダミーリード9の電位は任意に設定可能である。
【0046】このとき例えば、出力側ダミーリード9の
電位を図4に示す如くVCとしたとき、出力側ダミーリ
ード9とこれに隣接する最も外側の出力側アウターリー
ド(情報側を例にとる)との電位差は少なくとも一水平
走査期間中DC的には零となり、また瞬間的な電位差も
最大で|V+ −VC|となり、イオンの移動を低レベル
に抑えることが出来、膜厚が数百Å〜数千Åと薄い金属
(例えばアルミニウム)で出来ている表示パネル1の取
り出し電極を電蝕による損傷から守ることが出来る。
【0047】次に、例えば出力側ダミーリードに図5に
示す電圧波形を印加した場合について説明する。
【0048】これは即ち、例えば図10に示すTABフ
ィルムに搭載したドライバIC2群のうちの最も外側の
ドライバIC201′のパネル外側に配されたダミーリ
ード9を介して、図6に示すように、表示パネル1の表
示エリアの外側に配されたいわゆる枠駆動エリアの電極
99に印加し、枠駆動部分を常に白表示あるいは黒表示
に固定するために用いられるものである。
【0049】このとき出力側ダミーリード9とこれに隣
接する最も外側の出力側アウターリード(情報側電極に
対応したもの)との間には枠駆動用電圧を印加する一水
平走査期間のみ、DC成分が零である交番電位差が生
じ、1フレーム中のそれ以外の期間には、ダミーリード
・アウターリード間には交番電位差すら生じておらずD
C成分は零であるDC的には零となる。
【0050】また、瞬間的な電位差については最大で2
|V+ −VC|となり、出力側ダミーリードの電位をV
Cに固定した場合と比較すると電位差が大きいが、これ
は出力側アウターリード相互の電位差と同等のレベルで
あり、出力側ダミーリード部分が特に電蝕に対して弱く
なるということはない。
【0051】図示した各実施の形態では表示パネル1の
ダミー電極19又は枠駆動用電極にダミーリードを介し
て印加する電圧は、ドライバIC2を通らずに直接バス
基板3からフィルムキャリアを通して表示パネル1に伝
えられていたが、ドライバIC2を通じて印加する形態
でもよい。但し、ドライバIC2を通じて印加する形態
では、ドライバIC2の端子数が増えるので、低コスト
化を優先する装置では図示した形態の方がより好まし
い。
【0052】又、ドライバIC2はフィルムキャリアパ
ッケージICである必要はなく、表示パネル上にCOG
(チップオングラス)で設けられたものであってもよ
い。
【0053】ダミーリードとそれに隣接するリードとの
間の電位差に一水平走査期間より長い期間にわたってD
C成分が生じなければよい。なお、より好ましくは一水
平走査期間内において全くDC成分のないほうが好まし
い。よって、こうなるようにダミーリードに印加する電
圧を定めればよい。
【0054】ダミーリードの数は1つのフィルムキャリ
アあたりアウターリード群の左右に少なくとも1本ずつ
あればよく、より好ましくは2本〜4本ずつ配すること
が望ましい。
【0055】本発明に用いられる表示パネル1として
は、液晶素子、プラズマ発光素子、エレクトロクローミ
ー素子、電子放出素子等が挙げられる。本発明は特にカ
イラルスメクチック液晶やカイラルネマチック液晶を用
いたノンアクティブマトリクス型素子や、TN液晶を用
いたアクティブマトリクス型素子に有効である。
【0056】次に、以上説明した各実施の形態の液晶素
子が用いられた画像表示装置について説明する。
【0057】図7はその画像表示装置の制御系のブロッ
ク図である。200は表示パネルであり前述した液晶素
子に偏光板が組み合わせたものであり、必要に応じて背
面光源を有するものである。201はデコーダ及びスイ
ッチを含む走査線駆動回路、202はラッチ回路、シフ
トレジスタ、スイッチなどを含む情報線駆動回路、20
3は両駆動回路201,202に供給する多数の基準電
圧を発生する電圧発生回路、204はCPUや画像情報
保持のためのRAMを含み、アウターリードやダミーリ
ードに供給する信号を出力する制御回路、210は画像
入力用のイメージセンサやアプリケーションプログラム
が実行されているコンピュータなどの画像信号源であ
る。
【0058】本発明は、この表示パネル200と、走査
線駆動回路201及び情報線駆動回路202のうち少な
くともいずれか一方との実装構造に適用される。
【0059】なお、本発明の実施例として図9の構成を
採用した強誘電性液晶表示装置を複数作製した。
【0060】そして、本発明の装置が、出力側ダミーリ
ード9を図8に示す如くGNDレベルに固定した場合と
比較して、数倍電蝕に対して強くなっていることを次に
示す信頼性試験によって確認した。
【0061】図9の構成を出力側アウターリードピッチ
(=表示パネル取り出し電極ピッチ)を100μm取り
出し電極構成としてソーダガラス上にITO(1000
Å)とアルミニウム(3000Å)を積層した電極で作
製し、VCとして20V 、V+ として26V、V-
して14Vに設定し、45℃/95%RHの環境下で出
力側ダミーリードを図8に示す従来例のようにGND電
位に固定駆動した場合、168時間経過後に出力側リミ
ーリード9へ接続された取り出し電極と、これに隣接す
る取り出し電極部分において電蝕による断線が発生し
た。
【0062】一方、図4に示す如く出力側ダミーリード
をVC電位に固定して駆動した場合1,000時間を経
過しても電蝕による故障が発生しないことを確認した。
【0063】
【発明の効果】以上説明したように、本発明によると、
駆動回路を搭載したフィルムキャリアの入力側ダミーリ
ードと出力側ダミーリードを共通とし、ダミーリードの
電位を出力側アウターリードの電圧波形に対して略零に
することでアウターリードと表示装置の接続部分のイオ
ンの移動を抑制することが出来、電蝕による断線等の故
障を防ぐことが出来る。
【0064】また、電気的なフローティング状態となっ
ていないため、ダミーリードからの輻射ノイズの心配も
無い。
【0065】一方、入力側と出力側のダミーリードが共
通となっているため、入力側ダミーリード用ランドへの
印加電圧を任意に設定することでフィルムキャリアをス
ルーして表示パネルに直接電圧を印加することも可能で
ある。
【図面の簡単な説明】
【図1】本発明の好適な第1の実施の形態による駆動回
路の実装構造を示す平面図。
【図2】図1のAA′断面図。
【図3】図1のBB′断面図。
【図4】本実施の形態の第1の実施例に係わる電圧波形
を示した図。
【図5】本実施の形態の第2の実施例に係わる電圧波形
を示した図。
【図6】本発明の第2の実施の形態の実装構造を示す
図。
【図7】本発明の表示装置の制御系を示した図。
【図8】表示装置の電圧波形の比較例を示す図。
【図9】従来の実装構造を示す図。
【図10】従来の表示装置を示す図。
【図11】従来の実装構成の一例を示す図。
【符号の説明】
1 表示パネル 2 ICチップ(駆動回路) 3 バス基板 4 フィルムキャリア 5 出力側アウターリード 6 入力側アウターリード 8 入力側ダミーリード 9 出力側ダミーリード 15 表示パネルの電極 16 バス基板側の半田ランド 18 ダミーリード用の半田ランド 19 表示パネルのダミーリード 99 枠駆動電極
───────────────────────────────────────────────────── フロントページの続き (72)発明者 横溝 広幸 東京都大田区下丸子3丁目30番2号 キヤ ノン株式会社内 (72)発明者 大澤 誠司 東京都大田区下丸子3丁目30番2号 キヤ ノン株式会社内

Claims (18)

    【特許請求の範囲】
  1. 【請求項1】 表示素子と、前記表示素子を駆動するた
    めの信号を伝えるリードを有するフィルムキャリアと、
    前記リードに信号を供給するバス基板とを備えた表示装
    置用の駆動回路の実装構造において、 前記フィルムキャリアの入力側アウターリード及び出力
    側アウターリードのそれぞれの外側に沿ってダミーリー
    ドを設け、かつ該ダミーリードに所定の電圧を印加する
    ようにしたことを特徴とする駆動回路の実装構造。
  2. 【請求項2】 前記ダミーリードに印加する所定の電圧
    値は、出力側アウターリードの電位に対し定常的にDC
    バイアスが生じないように定められた値であることを特
    徴とする請求項1記載の駆動回路の実装構造。
  3. 【請求項3】 前記ダミーリードの一端は前記バス基板
    に電気的に接続され、他端は前記表示素子に電気的に接
    続されていることを特徴とする請求項1記載の駆動回路
    の実装構造。
  4. 【請求項4】 画素に信号を供給するための電極群を有
    する表示素子と、 前記電極群に供給する信号又は該電極を駆動するための
    信号を伝達するバス基板と、 前記表示素子の電極群と前記バス基板の接続端子とを電
    気的に接続するためのリード群を有するフィルムキャリ
    アと、 を有し、 前記フィルムキャリアは前記リード群の両側にダミーリ
    ードを有しており、該ダミーリードに隣接するリードと
    の間に生じる電位差のDC成分が所定期間中ほぼ零であ
    ることを特徴とする表示装置。
  5. 【請求項5】 前記電極群には、中心電位(VC)に対
    して両極性の電圧(V+ ,V- )が印加され、前記ダミ
    ーリードには該中心電位と同じ電位の電圧が印加される
    ことを特徴とする請求項4記載の表示装置。
  6. 【請求項6】 前記電極群には、走査非選択電圧(V
    C)と走査選択電圧が(V+ ,V- )印加され、前記ダ
    ミーリードには該走査非選択電圧と同じ電位の電圧が印
    加されることを特徴とする請求項4記載の表示装置。
  7. 【請求項7】 前記ダミーリードには所定期間中信号が
    印加され、それ以外の期間は一定電位に保持されること
    を特徴とする請求項4記載の表示装置。
  8. 【請求項8】 前記ダミーリードのうち少なくとも一方
    には枠駆動用の電圧が印加されることを特徴とする請求
    項4記載の表示装置。
  9. 【請求項9】 前記フィルムキャリアはドライバICを
    有することを特徴とする請求項4記載の表示装置。
  10. 【請求項10】 前記表示素子はダミー電極を有し、前
    記ダミーリードと前記表示素子のダミー電極とが電気的
    に接続されていることを特徴とする請求項4記載の表示
    装置。
  11. 【請求項11】 前記表示素子はダミー電極を有し、前
    記ダミーリードと前記表示素子のダミー電極又は枠駆動
    用電極とが異方性導電性接着剤で接着されていることを
    特徴とする請求項4記載の表示装置。
  12. 【請求項12】 前記フィルムキャリアは、前記バス基
    板の1つに対して複数設けられていることを特徴とする
    請求項4記載の表示装置。
  13. 【請求項13】 前記ダミーリードには少なくとも1フ
    レーム期間中一定電位に保持されることを特徴とする請
    求項4記載の表示装置。
  14. 【請求項14】 前記フィルムキャリアは、前記バス基
    板に接続される入力側アウターリードと前記表示素子に
    接続される出力側アウターリードと該バス基板と該表示
    素子のダミー電極又は枠駆動用電極とを短絡させるダミ
    ーリードとを有することを特徴とする請求項4記載の表
    示装置。
  15. 【請求項15】 前記入力側アウターリードと出力側ア
    ウターリードとはドライバICに接続されており、前記
    ダミーリードは該ドライバICに接続されていないこと
    を特徴とする請求項14記載の表示装置。
  16. 【請求項16】 前記表示素子は、液晶素子、プラズマ
    素子、エレクトロクローミー素子、電子放出素子のいず
    れか1つであることを特徴とする請求項4記載の表示装
    置。
  17. 【請求項17】 前記所定期間とは一水平選択期間より
    長い期間であることを特徴とする請求項4記載の表示装
    置。
  18. 【請求項18】 前記所定期間とは1フレーム期間であ
    ることを特徴とする請求項4記載の表示装置。
JP9566496A 1995-04-20 1996-04-17 表示装置 Expired - Fee Related JP3286525B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9566496A JP3286525B2 (ja) 1995-04-20 1996-04-17 表示装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP7-95505 1995-04-20
JP9550595 1995-04-20
JP9566496A JP3286525B2 (ja) 1995-04-20 1996-04-17 表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2001397666A Division JP3450843B2 (ja) 1995-04-20 2001-12-27 表示装置

Publications (2)

Publication Number Publication Date
JPH096252A true JPH096252A (ja) 1997-01-10
JP3286525B2 JP3286525B2 (ja) 2002-05-27

Family

ID=26436722

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9566496A Expired - Fee Related JP3286525B2 (ja) 1995-04-20 1996-04-17 表示装置

Country Status (1)

Country Link
JP (1) JP3286525B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010015114A (ja) * 2008-07-07 2010-01-21 Toshiba Mobile Display Co Ltd 表示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63118074U (ja) * 1987-01-26 1988-07-30
JPS6428621A (en) * 1987-07-24 1989-01-31 Hitachi Ltd Wiring board
JPH0651331A (ja) * 1992-08-04 1994-02-25 Nec Corp Lcdモジュール
JPH06301047A (ja) * 1993-04-14 1994-10-28 Alps Electric Co Ltd 液晶表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63118074U (ja) * 1987-01-26 1988-07-30
JPS6428621A (en) * 1987-07-24 1989-01-31 Hitachi Ltd Wiring board
JPH0651331A (ja) * 1992-08-04 1994-02-25 Nec Corp Lcdモジュール
JPH06301047A (ja) * 1993-04-14 1994-10-28 Alps Electric Co Ltd 液晶表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010015114A (ja) * 2008-07-07 2010-01-21 Toshiba Mobile Display Co Ltd 表示装置

Also Published As

Publication number Publication date
JP3286525B2 (ja) 2002-05-27

Similar Documents

Publication Publication Date Title
US6771244B2 (en) Display apparatus and assembly of its driving circuit
US6169530B1 (en) Display apparatus and assembly of its driving circuit
US20190130848A1 (en) Oled display panel and oled display device
CN100485498C (zh) 显示装置
US5781164A (en) Matrix display systems
JP3272558B2 (ja) マトリクス型表示装置
US20040095303A1 (en) Liquid crystal display with a structure for reducing corrosion of display signal lines
US20050057467A1 (en) Electro-optical panel, electro-optical apparatus, and electronic system
CN100378791C (zh) 电光学模块、电源基板、配线基板和电子机器
US7414694B2 (en) Liquid crystal display device
JP3450843B2 (ja) 表示装置
KR100392603B1 (ko) 액정표시장치용 구동 아이씨 연결부
KR20020037705A (ko) 표시장치
JP3286525B2 (ja) 表示装置
US8730214B2 (en) COG panel system arrangement
CN100368873C (zh) 电光装置及电子设备
JPH02298915A (ja) 液晶表示装置
KR102767619B1 (ko) 평판 표시 장치
JP2001134238A (ja) 表示装置
JP3331922B2 (ja) エージング方法及び装置
US20060256064A1 (en) Liquid crystal display device
JP2002215060A (ja) 表示装置
JP3286513B2 (ja) 表示装置
JP4252478B2 (ja) 表示装置
US20030117565A1 (en) Liquid crystal display

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080308

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090308

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100308

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100308

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110308

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120308

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees