JPH0980385A - 2端子型非線形抵抗素子を用いた液晶表示装置 - Google Patents

2端子型非線形抵抗素子を用いた液晶表示装置

Info

Publication number
JPH0980385A
JPH0980385A JP23658795A JP23658795A JPH0980385A JP H0980385 A JPH0980385 A JP H0980385A JP 23658795 A JP23658795 A JP 23658795A JP 23658795 A JP23658795 A JP 23658795A JP H0980385 A JPH0980385 A JP H0980385A
Authority
JP
Japan
Prior art keywords
period
voltage
signal
resistance element
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP23658795A
Other languages
English (en)
Inventor
Masaki Miyatake
正樹 宮武
Yasukatsu Hirai
保功 平井
Seiichi Sagi
成一 鷺
Kenji Tsuchiya
健志 土屋
Kazuyuki Miyake
和志 三宅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP23658795A priority Critical patent/JPH0980385A/ja
Publication of JPH0980385A publication Critical patent/JPH0980385A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】 【課題】 表示パターンの違いによる非線形抵抗素子の
電圧−電流特性のドリフトを均一化して、焼付きを除去
すること。 【解決手段】 2端子型非線形抵抗素子をスイッチング
素子に用いた液晶表示装置において、水平走査期間を少
なくとも3例えば4の期間に時間分割し、走査電圧およ
び前記信号電圧を第2、第4期間の波形VOnに対して第
3期間の極性−VOff を異ならしめるように制御し、水
平走査期間ごとに前記走査電圧および前記信号電圧の極
性を反転する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は2端子型非線形抵抗素子
をスイッチング素子に用いた液晶表示素子の駆動に関す
る。
【0002】
【従来の技術】液晶表示装置は薄型、軽量、低消費電力
の特長を活かしてOA機器、TVなどのディスプレイに
利用されているが、さらに大容量表示や高品位表示が低
廉に実現されることが望まれている。
【0003】こうした液晶表示装置としてネマティック
液晶を用いたTN(Twisted Nematic )モードやSTN
(Super Twisted Nematic )モードの表示装置がある
が、とくにSTNは液晶自身の電気光学特性におけるし
きい値特性の急峻性を利用しているので、表示部分(O
N、オン画素)と非表示部分(OFF、オフ画素)のコ
ントラスト比の点では、200本程度の走査電極を有す
る場合でも不十分であり、さらに走査電極が400本以
上の大規模、大容量のマトリクス表示を行う場合には、
コントラスト比の低下が致命的であった。また、応答速
度も100msec乃至300msecと遅く、コンピュータの
端末ディスプレイなどの高度な利用に適さなかった。
【0004】これを改善する方法として個々の画素を直
接にスイッチ駆動するものである。スイッチング素子と
して薄膜トランジスタ(TFT)や2端子型非線形抵抗
素子(MIM)があるが、2端子の場合は3端子のTF
Tに比べて構造が簡単であり製造が容易であるために、
装置のコスト低下が可能であるという利点がある。
【0005】
【発明が解決しようとする課題】2端子型液晶表示装置
では、電圧電流特性のスイッチング特性を利用するの
で、高いコントラスト比が得られる。しかし、選択期間
(水平走査期間)という短い期間に書き込みを行うので
非線形抵抗素子の特性が僅かでも変化すると、液晶を制
御する電圧が変化しその透過率に反映されてしまうとい
う不都合がある。これは非線形抵抗素子の電圧−電流特
性がON表示をしていた画素とOFF表示をしていた画
素とで異なるためと考えられる。前フレーム期間(垂直
走査期間)のチャージの影響で非線形抵抗素子の電圧−
電流特性が微妙に異なる結果、輝度差が生じ、焼付きと
して観察されるという問題がある。2端子型非線形抵抗
素子をスイッチして信号電極にON電圧を印加する前
に、反対極性の電圧で非線形抵抗素子に逆方向電流を流
し、前フレーム期間の状態をクリアする技術が提案され
ているが、調整が微妙であるという問題がある。
【0006】本発明は上記問題に鑑みてなされたもの
で、非線形抵抗素子の電圧−電流特性の変化(ドリフ
ト)を均一化し、焼付きが解消された液晶表示装置を提
供するものである。
【0007】
【課題を解決するための手段】本発明は、複数の画素を
形成する表示領域に列設され前記領域のライン方向に延
在する複数の走査電極と、前記走査電極に交差する方向
に延在する複数の信号電極と、前記信号電極に画素ごと
に接続された2端子型非線形抵抗素子と、前記2端子型
非線形抵抗素子に接続され画素ごとに配置された画素電
極と、前記走査電極と画素電極間に挟持された液晶層と
を有する液晶表示素子と;前記走査電極に走査電圧を印
加する走査電極駆動回路と;前記信号電極に信号電圧を
印加する信号電極駆動回路とを具備する2端子型非線形
抵抗素子を用いた液晶表示装置において、前記液晶表示
素子を駆動する駆動波形の1垂直走査期間は複数ライン
の水平走査期間で構成され、前記複数ラインの各水平走
査期間は少なくとも3でなるNの期間に時間分割され、
前記走査電圧および前記信号電圧を第N期間に対して第
(N−1)期間の極性を異ならしめるように制御する手
段と;1以上の前記水平走査期間ごとに前記走査電圧お
よび前記信号電圧の極性を反転する手段と;を有するこ
とを特徴とする2端子型非線形抵抗素子を用いた液晶表
示装置を得る物である。
【0008】さらに、走査電圧と信号電圧は1水平走査
期間内で1/N水平走査期間ごとに極性反転する2端子
型非線形抵抗素子を用いた液晶表示装置を得るものであ
る。
【0009】さらに、信号電極に印加される1水平走査
期間内の信号電圧は、第奇数番目の期間と第偶数番目の
期間でそれぞれ同一電圧であり、信号電極駆動回路は信
号電圧のパルス幅を変調して階調表示制御をするもので
あり、K段階の階調を得る場合、k階調目(k:1≦k
≦Kの自然数)を表示するときは、前記奇数番目の期間
において、前記信号電極に1/N水平走査期間に対して
1−(k−1)/(K−1)の幅でON(オン)の信号
電圧が印加され、前記偶数番目の期間に前記信号電極に
(k−1)/(K−1)の幅でONの信号電圧が印加さ
れ、前記奇数番目の期間に前記信号電極に印加される信
号電圧のON時間と前記偶数番目の期間に前記信号電極
に印加される信号電圧のON時間との和が等しいことを
特徴とする2端子型非線形抵抗素子を用いた液晶表示装
置を得るものである。
【0010】
【作用】本発明は1水平走査期間(選択期間)の信号電
圧のON信号(画素を表示状態に制御する電圧)の前段
に少なくとも正逆一対のパルス電圧を印加する。この場
合、ON信号の前のパルスはON信号と反対極性のOF
Fパルス(画素の表示、非表示を変化させない電圧)と
し、さらにON信号と同一極性の前のパルスはON信号
の一部を構成することができる。
【0011】すなわち、1水平走査期間(選択期間)を
N期間(3≦N:自然数)としたとき、ON表示書き込
みの場合、第(N−2)および第N期間のONで電圧に
対して第(N−1)期間をOFFの極性反転電圧とす
る。OFF表示書き込みの場合、第(N−2)および第
N期間をOFF電圧とし、第(N−1)期間を反対極性
のON電圧とする。
【0012】2端子型非線形抵抗素子は、一般にTa
(Metal )−TaO(Insulator )−Ta(Metal )の
積層構造が用いられ、その電圧−電流特性の非線性をス
イッチとして利用する。積層される絶縁層は電圧の印加
に対して生じる分極の変化にづれがありドリフトが生じ
るが、正逆一対のパルス電圧の印加はこのドリフトの解
消に寄与して、非線形抵抗素子を均質な動作状態に設定
する。
【0013】以上によりすべての画素においてその選択
期間では画素に印加される電圧の実効値がどのような表
示をした場合においても等しくなり、さらに表示パター
ンの違いによる2端子型非線形抵抗素子に印加される電
圧の時間積分値の差も小さくなる。そのため、ある2画
素において、異なる表示を長時間連続して表示した場合
でも、それぞれの画素に接続された非線形抵抗素子の電
圧−電流特性のドリフトを均一化することができ、焼付
きの発生を抑えることができる。
【0014】また本発明はフレームコントロールなどに
よる中間調表示をおこな場合にも有効である。
【0015】さらに表示素子の信号電極に走査電圧を印
加し、走査電極に信号電圧を印加する動作方式にも適用
することができる。
【0016】
【実施例】
(実施例1)図1、図2、図6、図7および図8に本発
明の実施例1を示す。
【0017】図6(a)において、液晶表示素子1は表
示画面となる表示領域2を有し、走査電極駆動回路3お
よび信号電極駆動回路4に接続され、駆動される。これ
らの駆動回路は電流電圧発生回路5および駆動信号発生
回路6により駆動される。
【0018】図7に示すように、液晶表示素子1は、観
察側基板11の内面に表示画面のライン方向に延在する
透明なストライプ状の走査電極13を多数(M本、例え
ば320本)、平行に列設している。これに対向する対
向基板12面には信号電極14を走査電極13に対して
画面上、直交する関係に交差配列し、1画素領域ごとに
形成された透明な画素電極15に画素電極ごとに設けら
れたMIM素子の2端子型非線形抵抗素子16を介して
接続される。
【0019】走査電極13と画素電極15間に一定の間
隔が形成されこの間に液晶層17が挟持される。両基板
の電極上に配向膜18、19が塗布されており、ラビン
グ処理により液晶層17の液晶分子を配向させる。液晶
層17はネマティック液晶からなり液晶分子が270°
ねじれたSTN型の表示素子を構成する。
【0020】これらの電極配列を図6(b)において平
面的な回路配置で示している。表示領域2の画面のライ
ン方向すなわち図において水平方向に延在するストライ
プ状の走査電極13を複数本平行に列設し、この走査線
に直交する方向すなわち図示において垂直方向に信号電
極14を複数本、等間隔に配置する。走査電極13と信
号電極14が囲む例えば480×320個のマトリクス
状の画素領域に画素電極15を配置する。図示では容量
で表しており、画素電極の一端が2端子型非線形抵抗素
子16を介して信号電極14に接続される。画素電極と
走査電極間に液晶層があり、これらの間で容量が形成さ
れる。
【0021】各信号電極14に信号電極駆動回路4から
並列にデータとして信号電圧が印加され、走査電極駆動
回路3による走査電圧の印加によって表示領域は線順次
走査される。
【0022】図1は表示領域が2値表示する場合の波形
を示している。この波形は画面の1画素例えばP11に印
加される駆動波形を表している。図1(a)はON(オ
ン)表示の場合を示し、図1(b)はOFF(オフ)表
示の場合を示す。1水平走査期間すなわち選択期間Nは
4区分に分割されている。
【0023】ON表示の場合、第1期間(N−3)と第
3期間(N−1)ではOFF電圧で書き込み、第2期間
(N−2)と第4期間(N)では第1と第3の期間とは
逆極性のON電圧で書き込む。
【0024】また、OFF表示をする場合、第1と第3
の期間ではON電圧で書き込み、第2と第4の期間では
逆極性のOFF電圧で書き込む。
【0025】これらの電圧は、図8で示すV0 >V1 >
V2 >V3 >V4 >V5 の6レベルの電位をポテンショ
メータの抵抗素子R3 、R4 による入力電源電圧Vの抵
抗分割により発生する電流電圧発生回路5から得られ
る。なお図において符号51 はバッファを示す。
【0026】V0 、V1 、V4 、V5 は走査電極駆動回
路3に、V0 、V2 、V3 、V5 は信号電極駆動回路4
に供給される。
【0027】走査電極駆動回路3は、選択電位ならばV
0 (極性反転時はV5 )、非選択電位ならばV4 (極性
反転時はV1 )の電圧を走査電極に出力し、信号電極駆
動回路4は、ON表示のときはV5 (極性反転時はV0
)、OFF表示のときはV3(極性反転時はV2 )の電
圧を信号電極に出力する。
【0028】図2は図1の駆動波形を得るために走査電
極および信号電極に入力される電圧を示しており、その
合成で図1の駆動波形を得る。図1、図2の各波形は2
フレーム分を示しており、1フレーム毎反転、1ライン
毎反転を行っている。なおこの場合、m(1≦m≦M)
ライン毎反転にも適用できる。
【0029】1フレーム(垂直走査期間)は320ライ
ン(M=320)の水平走査期間(選択期間)からな
り、第1乃至第4期間に時間分割される。
【0030】ON表示の場合、図2(a)に示すよう
に、第1フレーム期間は、第1および第3期間は走査電
極V5 、信号電極V2 で(V5 −V2 )=−VOff とな
り、第2および第4期間は走査電極V0 、信号電極V5
で(V0 −V5 )=VOnとなる。フレーム反転した第2
フレーム期間では第1および第3期間は走査電極V0 、
信号電極V3 で(V0 −V3 )=VOff となり、第2お
よび第4期間は走査電極V5 、信号電極V0 で(V5 −
V0 )=−VOnとなる。
【0031】OFF表示の場合、図2(b)に示すよう
に、第1および第3期間は走査電極V5 、信号電極V0
で(V5 −V0 )=−VOnとなり、第2および第4期間
は走査電極V0 、信号電極V3 で(V3 −V0 )=VOf
f となる。フレーム反転した第2フレーム期間は、第1
および第3期間は走査電極V0 、信号電極V5 で(V0
−V5 )=VOnとなり、第2および第4期間は走査電極
V5 、信号電極V2 で(V5 −V2 )=−VOff とな
る。
【0032】残るフレーム期間は非選択期間であり、同
一信号電極上の他の隣接画素P12の選択期間を含んでお
り、この間の画素P11に印加される電圧は、P11がON
表示の場合は画素P12の第1乃至第4期間に応じてその
第1期間および第3期間が(V4 −V3 )、第2期間お
よひま第4期間が(V1 −V0 )となる。また画素P11
がOFF表示の場合はP12の第1乃至第4期間に応じて
その第1期間および第3期間が(V5 −V4 )、第2期
間および第4期間が(V2 −V1 )となる。
【0033】ここに画素P12はライン反転駆動される。
図1および図2は非選択期間において他の画素がライン
毎に反転駆動される場合の画素P11に印加される波形を
示している。
【0034】本実施例において表示パターンを固定して
1時間表示させ、その後、中間調ラスター表示に切り替
えて表示したが、先に表示していたパターンが完全に消
え、焼付きが除去されたことが観察された。
【0035】(実施例2)図3および図4は本実施例を
説明するもので、図6に示すMIM素子の2端子型非線
形抵抗素子を用いた表示装置に適用する。
【0036】図3(a)はON表示の場合を示し、図3
(b)はOFF表示の場合を示す。図3において選択期
間は4区間に区分されている。
【0037】図3(a)のON表示の場合、第1および
第3期間ではOFF電圧で書き込み、第2および第4期
間ではON電圧で書き込む。またそれぞれの期間の極性
は第4期間の前の第3期間とそれ以外の期間とで、逆極
性になっている。
【0038】また、図3(b)のOFF表示の場合、第
1および第3期間ではON電圧で書き込み、第2および
第4期間ではOFF電圧で書き込む。またそれぞれの期
間の極性は第4期間の前の第3期間とそれ以外の期間と
で、逆極性になっている。
【0039】図4は図3の駆動波形を得るための液晶表
示素子の走査電極と信号電極に印加する電圧波形を2フ
レーム分示しており、図4(a)の実線は走査電極に印
加するON表示における走査電圧、図4(a)の点線は
信号電極に印加するON表示における信号電圧、図4
(b)の実線は走査電極に印加するOFF表示における
走査電圧、図4(b)の点線は信号電極に印加するOF
F表示における信号電圧を示している。本実施例の場合
も、実施例1と同様に1フレーム毎反転、1ライン毎反
転を行っている。
【0040】本実施例においても実施例1と同様に焼付
き現象が認められなかった。
【0041】(実施例3)図5は、図6の構成における
パルス幅変調方式による中間調表示駆動時の駆動波形を
示している。
【0042】図5(b)は16階調表示用信号電極駆動
回路(K=16)を用いた場合の第12階調(k=1
2)を表示するときの駆動波形である。
【0043】第1と第3期間では、1/4水平走査期間
の4/15の期間でON伝津が信号電圧として出力さ
れ、第2、第4期間では、1/4水平走査期間の11/
15の期間でON電圧が出力される。図5(a)はこの
時の走査電圧(実線)と信号電圧(点線)を表してい
る。 すなわちK段階の階調を得る場合、k階調目
(k:1≦k≦Kの自然数)を表示するときは、奇数番
目の期間において、信号電極に1/N水平走査期間に対
して 1−(k−1)/(K−1) の幅でONの信号電圧が印加され、偶数番目の期間に前
記信号電極に (k−1)/(K−1) の幅でONの信号電圧が印加される。
【0044】ここに奇数番目の期間に信号電極に印加さ
れる信号電圧のON時間と偶数番目の期間に信号電極に
印加される信号電圧のON時間との和を等しくする。
【0045】第1乃至第4の各期間をA、奇数番目期間
のON電圧期間をB、偶数番目期間のON電圧期間をC
とすると、 A:B=1:(1−(k−1)/(K−1)) A:C=1:(k−1)/(K−1) となる。
【0046】本実施例において、第1の中間調パターン
を1時間表示させ、その後第2の中間調パターンに表示
を切り替えた瞬間から、表示していた第1のパターンが
完全に消え焼付きが除去されたことが確認された。
【0047】
【発明の効果】2端子型非線形抵抗素子をスイッチング
素子に用いた液晶表示装置において、表示パターンの違
いによる非線形抵抗素子の電圧−電流特性のドリフトを
均一化して、焼付きを除去することができる。
【図面の簡単な説明】
【図1】本発明の実施例1を説明するもので(a)はO
N表示、(b)はOFF表示の場合の電圧波形図、
【図2】本発明の実施例1を説明するもので(a)はO
N表示、(b)はOFF表示の場合の電圧波形図、
【図3】本発明の実施例2を説明するもので(a)はO
N表示、(b)はOFF表示の場合の電圧波形図、
【図4】本発明の実施例2を説明するもので(a)はO
N表示、(b)はOFF表示の場合の電圧波形図、
【図5】(a)、(b)は本発明の実施例3を説明する
電圧波形図、
【図6】本発明の実施例1乃至3の構成を示すもので、
(a)はブロックダイヤグラム、(b)は表示領域の回
路配置図、
【図7】液晶表示素子の概略断面図、
【図8】電流電圧発生回路の構成を示す回路図。
【符号の説明】
1:液晶表示素子 2:表示領域 3:走査電極駆動回路 4:信号電極駆動回路 5:電流電圧発生回路 6:駆動信号発生回路 13:走査電極 14:信号電極 15:画素電極 16:2端子型非線形抵抗素子 17:液晶層 P11、P12…:画素
───────────────────────────────────────────────────── フロントページの続き (72)発明者 土屋 健志 神奈川県横浜市磯子区新杉田町8番地 株 式会社東芝横浜事業所内 (72)発明者 三宅 和志 神奈川県横浜市磯子区新杉田町8番地 株 式会社東芝横浜事業所内

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 複数の画素を形成する表示領域に列設さ
    れ前記領域のライン方向に延在する複数の走査電極と、
    前記走査電極に交差する方向に延在する複数の信号電極
    と、前記信号電極に画素ごとに接続された2端子型非線
    形抵抗素子と、前記2端子型非線形抵抗素子に接続され
    画素ごとに配置された画素電極と、前記走査電極と画素
    電極間に挟持された液晶層とを有する液晶表示素子と;
    前記走査電極に走査電圧を印加する走査電極駆動回路
    と;前記信号電極に信号電圧を印加する信号電極駆動回
    路とを具備する2端子型非線形抵抗素子を用いた液晶表
    示装置において、 前記液晶表示素子を駆動する駆動波形の1垂直走査期間
    は複数ラインの水平走査期間で構成され、前記複数ライ
    ンの各水平走査期間は少なくとも3でなるNの期間に時
    間分割され、前記走査電圧および前記信号電圧を第N期
    間に対して第(N−1)期間の極性を異ならしめるよう
    に制御する手段と;1以上の前記水平走査期間ごとに前
    記走査電圧および前記信号電圧の極性を反転する手段
    と;を有することを特徴とする2端子型非線形抵抗素子
    を用いた液晶表示装置。
  2. 【請求項2】 走査電圧と信号電圧は1水平走査期間内
    で1/N水平走査期間ごとに極性反転することを特徴と
    する請求項1記載の2端子型非線形抵抗素子を用いた液
    晶表示装置。
  3. 【請求項3】 信号電極に印加される1水平走査期間内
    の信号電圧は、第奇数番目の期間と第偶数番目の期間で
    それぞれ同一電圧であり、信号電極駆動回路は信号電圧
    のパルス幅を変調して階調表示制御をするものであり、
    K段階の階調を得る場合、k階調目(k:1≦k≦Kの
    自然数)を表示するときは、前記奇数番目の期間におい
    て、前記信号電極に1/N水平走査期間に対して1−
    (k−1)/(K−1)の幅でONの信号電圧が印加さ
    れ、前記偶数番目の期間に前記信号電極に(k−1)/
    (K−1)の幅でONの信号電圧が印加され、前記奇数
    番目の期間に前記信号電極に印加される信号電圧のON
    時間と前記偶数番目の期間に前記信号電極に印加される
    信号電圧のON時間との和が等しいことを特徴とする請
    求項1または請求項2記載の2端子型非線形抵抗素子を
    用いた液晶表示装置。
JP23658795A 1995-09-14 1995-09-14 2端子型非線形抵抗素子を用いた液晶表示装置 Pending JPH0980385A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23658795A JPH0980385A (ja) 1995-09-14 1995-09-14 2端子型非線形抵抗素子を用いた液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23658795A JPH0980385A (ja) 1995-09-14 1995-09-14 2端子型非線形抵抗素子を用いた液晶表示装置

Publications (1)

Publication Number Publication Date
JPH0980385A true JPH0980385A (ja) 1997-03-28

Family

ID=17002855

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23658795A Pending JPH0980385A (ja) 1995-09-14 1995-09-14 2端子型非線形抵抗素子を用いた液晶表示装置

Country Status (1)

Country Link
JP (1) JPH0980385A (ja)

Similar Documents

Publication Publication Date Title
US5790092A (en) Liquid crystal display with reduced power dissipation and/or reduced vertical striped shades in frame control and control method for same
US5940057A (en) Method and apparatus for eliminating crosstalk in active matrix liquid crystal displays
JP2683914B2 (ja) 表示装置
US20050253829A1 (en) Display device and display device driving method
TWI397734B (zh) 液晶顯示器及其驅動方法
US6172662B1 (en) Method of driving liquid crystal display device, a liquid crystal display, electronic equipment and a driving circuit
JPH07129127A (ja) 液晶表示装置の駆動方法及び装置
JP3147104B2 (ja) アクティブマトリクス型液晶表示装置とその駆動方法
JPH10104576A (ja) 液晶表示装置およびその駆動方法
CN1173646A (zh) 液晶显示器的驱动方法
JPH10325946A (ja) 光変調装置
EP0526713B1 (en) Liquid crystal display with active matrix
JPH04122982A (ja) 電気光学装置の駆動方法
JPH0667154A (ja) 液晶電気光学装置の駆動方法
JPH10268265A (ja) 液晶表示装置
JPH06301011A (ja) マトリクス表示装置およびその駆動方法
JPH0980385A (ja) 2端子型非線形抵抗素子を用いた液晶表示装置
JPWO2010095539A1 (ja) 双安定液晶表示パネルの駆動方法及び駆動デバイス
KR101167929B1 (ko) 수평전계방식 액정표시소자
KR100695302B1 (ko) 액정표시장치의 구동 방법
JP3627354B2 (ja) 液晶表示装置の駆動方法
KR0141796B1 (ko) 엘씨디의 동시다중 구동방법
JPS63261326A (ja) 電気光学装置の駆動回路
KR100825095B1 (ko) 액정 표시 장치의 구동 장치
JPH0980384A (ja) 2端子型非線形抵抗素子を用いた液晶表示装置