JPH10164152A - Fsk受信機用中心誤差検出回路 - Google Patents

Fsk受信機用中心誤差検出回路

Info

Publication number
JPH10164152A
JPH10164152A JP8334515A JP33451596A JPH10164152A JP H10164152 A JPH10164152 A JP H10164152A JP 8334515 A JP8334515 A JP 8334515A JP 33451596 A JP33451596 A JP 33451596A JP H10164152 A JPH10164152 A JP H10164152A
Authority
JP
Japan
Prior art keywords
signal
sine wave
sec
average value
offset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8334515A
Other languages
English (en)
Inventor
Kazuo Kawai
一夫 川井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
General Research of Electronics Inc
Original Assignee
General Research of Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by General Research of Electronics Inc filed Critical General Research of Electronics Inc
Priority to JP8334515A priority Critical patent/JPH10164152A/ja
Priority to US08/825,002 priority patent/US5949829A/en
Publication of JPH10164152A publication Critical patent/JPH10164152A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/14Demodulator circuits; Receiver circuits
    • H04L27/142Compensating direct current components occurring during the demodulation and which are caused by mistuning

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】 【課題】 FSKによるビット同期信号の復調ベースバ
ンドは、通常、狭帯域で伝送されるため、正弦波になっ
ており、この正弦波に周波数誤差が直流オフセットとし
て重畳しているが、この直流オフセットは伝送符号に対
してバイアス歪みとなるから信号入来に対していち早
く、このオフセット成分を、高速かつ簡単に検出しこれ
を補正する必要があり、このような検出回路を得ること
を課題とする。 【解決手段】 ベースバンドにおけるビット同期信号
は、データ速度が9600bpsの場合、4800bpsの正
弦波であり、この正弦波は1/4800secを1周期、
すなわち360°として繰り返すから1/9600sec
だけ離れた2時点間の瞬時位相角の差は180°である
ため、この信号における1/9600sec離れた2つの
サンプル値は、中心レベルに対して常に対称の位置にあ
り、これは、この2つのサンプル値の平均値は中心レベ
ルに相当することを意味しており、したがって、1/9
600secだけ離れた2時点のサンプル値の平均値を求
める回路を構成することで課題を解決する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、パケット形式のデ
ィジタル信号でFSK(周波数シフトキーイング)され
た信号の受信機に用いるものであって、周波数誤差等に
基づく復調ベースバンド信号の中心レベル誤差検出回路
を構成するための回路構成技術に関するものである。
【0002】
【従来の技術】FSK信号はディジタル情報を周波数変
調によって伝送する信号であるから、周波数誤差があれ
ば復調信号にバイアス歪みを生じる。したがってこれを
避けるためには、復調ベースバンド信号の中心レベルの
誤差、すなわち周波数誤差によって生じた直流オフセッ
ト成分を検出し、これがなくなるようにAFC(自動周
波数制御)によって周波数誤差そのものを補正するか、
または、ベースバンド信号自体でこの誤差がなくなるよ
う補正する、といういずれかの方法で補正する必要があ
る。いずれの方法にしても、パケットの長さが短い場
合、信号が受信されるといち早くビット同期、フレーム
同期を確立せねばならないが、そのためには、これら同
期動作よりもさらにこれに先行して、この周波数誤差の
影響を補正しておく必要がある。(ビット同期のとり方
として、通常の方法であるベースバンド信号の2乗−バ
ンドパスフィルタという方法を用いれば、直流オフセッ
トは無関係となるが、その代わりある程度の時間が必要
で、高速動作には不適のため、ベースバンド信号で直接
DPLL(ディジタル位相同期ループ)を駆動する方法
を用いる)このため、以下に示すような種々の中心レベ
ルの検出方式が考えられてきた。すなわち、復調ベース
バンド信号において、たとえば、a)ビット同期信号に
対する正負のピーク値を検出し、その両者の平均値から
中心レベル誤差、すなわち直流オフセット成分を検出す
る方法や、あるいは、b)直流オフセットのある同期信
号に対し、これから直流成分を除いた同期信号成分を等
振幅、逆相にして元の信号に加えて同期信号成分を打ち
消すことにより、直流オフセット成分のみを取り出す方
法、さらに、c)復調ベースバンドとその矩形整形信号
を振幅を揃えておいて比較することによって直流オフセ
ット成分を検出する。などの方法がある。このうち
a),b)は平滑回路が不要であるのに対し、c)は必
要であるから、前2者の方が高速であり、b)は交流結
合回路、移相回路で過渡現象が生じるから、b)より
a)の方が高速である。本発明は、これらとは全く異な
る考えかたに基づく簡単な手段で直流オフセット成分、
すなわちベースバンド信号の中心レベル誤差を検出する
もので、この検出出力を用いれば、AFCにより周波数
誤差そのものを補正することもできるし、ベースバンド
自体でそのバイアス歪みを補正することも可能である。
本発明はこのための中心レベル誤差検出回路の回路構成
技術を提供する。
【0003】
【発明が解決しようとする課題】ビット同期信号は、通
常狭帯域で伝送されるため、復調されたベースバンドで
は正弦波になっており、この正弦波に周波数誤差が直流
オフセットとして重畳しているが、このような信号から
正弦波には関係なく、直流オフセット成分のみを簡単に
高速で検出できる回路はどのようにすれば構成できる
か、が課題である。
【0004】
【課題を解決するための手段】ベースバンドにおけるビ
ット同期信号は、データ速度が9600bpsの場合、4
800bpsの正弦波である。この正弦波は1/4800s
ecを1周期、すなわち360°として繰り返すから1/
9600secだけ離れた2点間の瞬時位相角の差は18
0°である。したがって、この信号の相互に1/960
0sec離れた時点における2つのサンプル値は、中心レ
ベルに対して常に対称の位置にある。これは、この2つ
のサンプル値の平均値は中心レベルに相当することを意
味している。したがって、1/9600secだけ離れた
2時点に対する2つのサンプル値の平均値を求める回路
を構成することで解決できる。
【0005】
【発明の実施の形態】図1は、本発明の原理および実施
の形態を説明するための回路系統図である。図1に示す
(a),(b)図は演算の順序が異なるだけであって、
同一機能のものは同一番号を付してある。1は復調ベー
スバンド信号入力端子、2,3はS&H(サンプルアン
ドホールド)回路、4は平均(加算して1/2する)を
求める平均器、5は減算器、6は補正信号出力端子、7
は制御パルス発生器、8はキャリア検出器である。図2
は図1の回路の動作を説明するための波形図であって、
(a),(b)は両図で対応している。図2の各番号は
図1の各番号回路の出力であることを示す。まず、
(a)図の場合について説明する。ベースバンド信号入
力端子1から入力したビット同期信号の正弦波は、減算
器5、回路2,3およびキャリア検出器8に加えられ
る。この信号は、ここでは、図2(a)1に示すよう
に、若干負にオフセットしているものとする。キャリア
検出器はキャリアの有無を直接判定するのではなく、キ
ャリアがない場合ベースバンドにおける雑音レベルが格
段に増大するという周波数変調方式の特徴を利用するも
ので、スケルチとも呼ばれている。この回路によって信
号の受信が検出されると、制御パルス発生器7が動作し
て、その出力ライン7a,7bに、図2(a)に示すよ
うに、1/9600sec離れたパルスを発生する。7
a,7bに示すパルスにより、S&H回路2,3におい
て、それぞれ入力信号をサンプルし、それをホールドし
て図2(a)の2,3に示す出力を生じる。平均器4は
この2者の平均値を演算するので、図2(a)4に示す
出力となる。これで直流オフセット成分が求められた。
減算器5において入力信号からこのオフセット成分が減
算されるので、減算器5の出力は図2(a)5のように
なって、オフセット成分はゼロとなってバイアス歪みは
補正される。またAFCを掛ける場合には、減算器5を
使用する代わりに、点線で示すように、平均器4の出力
に得られているオフセット成分でVCO(電圧制御発振
器)を制御すればよい。上の歪み補正の場合も、AFC
の場合のようにホールドは、このままの状態でパケット
が終わるまで維持される。図1(b)の方法は、(a)
の場合に対し、S&H回路3と平均器4の順序が逆にな
った場合である。したがって平均器4は、(a)の場
合、サンプルアンドホールド値2と3の平均値を求めた
のに対し、(b)の場合には、サンプルアンドホールド
値2と入力信号1との平均値を求める。この平均値は図
2(b)の4のようになり、この信号波形がS&H回路
3でサンプルアンドホールドされ、図2(b)の3に示
す出力が得られる。この出力は減算器5に加えられて、
(a)の場合同様にベースバンド信号を補正する。AF
Cを構成できることも(a)の場合同様である。
【0006】
【発明の効果】以上、詳細に説明したように、本発明に
よれば、復調ビット同期信号を伝送速度の逆数時間あけ
て2度サンプルした平均値から、直流オフセット成分が
得られるから、これのホールド値を用いて、ベースバン
ド部自体でこのオフセット成分の補正をしたり、VCO
へ帰還してAFCを構成することは容易である。
【図面の簡単な説明】
【図1】本発明の原理および実施の形態を説明するため
の回路系統図である。
【図2】図1の動作を説明するための各部波形図であ
る。
【符号の説明】
1 ベースバンド信号入力端子 2 S&H(サンプルアンドホールド)回路 3 S&H(サンプルアンドホールド)回路 4 平均値を求める平均器 5 減算器 6 補正信号出力端子 7 制御パルス発生器 8 キャリア検出器

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 FSK信号を復調したベースバンドのビ
    ット同期信号を、伝送毎秒ビット数の逆数時間だけ離し
    て2回サンプルし、この2サンプルの平均値を求めるこ
    とにより、ベースバンド信号の直流中心レベルを得るよ
    う構成されたことを特徴とするFSK受信機用中心誤差
    検出回路。
JP8334515A 1996-11-29 1996-11-29 Fsk受信機用中心誤差検出回路 Pending JPH10164152A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP8334515A JPH10164152A (ja) 1996-11-29 1996-11-29 Fsk受信機用中心誤差検出回路
US08/825,002 US5949829A (en) 1996-11-29 1997-03-26 Central error detecting circuit for FSK receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8334515A JPH10164152A (ja) 1996-11-29 1996-11-29 Fsk受信機用中心誤差検出回路

Publications (1)

Publication Number Publication Date
JPH10164152A true JPH10164152A (ja) 1998-06-19

Family

ID=18278276

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8334515A Pending JPH10164152A (ja) 1996-11-29 1996-11-29 Fsk受信機用中心誤差検出回路

Country Status (2)

Country Link
US (1) US5949829A (ja)
JP (1) JPH10164152A (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0895385A1 (en) * 1997-07-29 1999-02-03 Alcatel DC offset reduction for burst mode reception
JP3915854B2 (ja) * 1997-11-13 2007-05-16 株式会社ゼネラル リサーチ オブ エレクトロニックス 周波数掃引fsk受信機用afc回路
JPH11298542A (ja) * 1998-04-06 1999-10-29 General Res Of Electron Inc 中心誤差検出補正回路
DE60023927D1 (de) 2000-12-28 2005-12-15 St Microelectronics Nv FSK-Demodulation
EP1271872A1 (en) * 2001-06-28 2003-01-02 Nokia Corporation Method and device for estimating the DC offset of a signal
KR100431768B1 (ko) * 2001-08-17 2004-05-17 엘지이노텍 주식회사 Fsk 데이터 검출 시스템
US7277499B2 (en) * 2002-02-01 2007-10-02 Nxp B.V. Additive DC component detection included in an input burst signal
SE526872C2 (sv) * 2003-05-26 2005-11-15 Infineon Technologies Wireless Metod och arrangemang för att avlägsna DC-offset från datasymboler
EP2211458B1 (en) * 2009-01-27 2012-01-25 Freescale Semiconductor, Inc. Charge amplifier with DC feedback sampling

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4318617A (en) * 1979-12-14 1982-03-09 Keuffel & Esser Company DC Shift error correction for electro-optical measuring system
US4500837A (en) * 1981-01-15 1985-02-19 Westinghouse Electric Corp. Detection of DC content in an AC waveform
US5233312A (en) * 1992-04-23 1993-08-03 Micro Motion, Incorporated DC feedback circuit using sample and hold circuits
US5663989A (en) * 1993-10-28 1997-09-02 Plessey Semiconductors Limited Control arrangements for digital radio receivers
US5436590A (en) * 1994-08-25 1995-07-25 Northern Telecom Limited Digital FSK demodulator with automatic offset cancellation

Also Published As

Publication number Publication date
US5949829A (en) 1999-09-07

Similar Documents

Publication Publication Date Title
US7099421B2 (en) Synchronization signal detector and method
US5012491A (en) Preamable detection circuit for digital communications system
US5671257A (en) Symbol timing recovery based on complex sample magnitude
EP0913963A2 (en) Timing phase synchronization detecting circuit and demodulator
US9722845B2 (en) Bluetooth low energy frequency offset and modulation index estimation
KR101096635B1 (ko) 주파수 오프셋 에러 보상 장치 및 이를 포함하는 수신기
KR0148140B1 (ko) 심볼 타이밍 복구장치
JPH10164152A (ja) Fsk受信機用中心誤差検出回路
US6891905B1 (en) Apparatus and method for FSK demodulation with integrated time and frequency tracking
JPH06177924A (ja) 位相同期検出回路
JPH06205062A (ja) 遅延検波回路
JPH11298541A (ja) 中心レベル誤差検出補正回路
JP4070823B2 (ja) クロック再生回路及び、クロック再生回路を有する受信機
US5541966A (en) System and circuit for estimating the carrier frequency of a PSK numeric signal
JP3783853B2 (ja) Fsk復調信号の中心レベル検出補正回路
JPH0630070A (ja) 復調装置
JP2000165338A (ja) Ofdm受信装置
EP0134860B1 (en) Improved modem signal acquisition technique
JPH0685865A (ja) データ復号装置
JPH10155002A (ja) バースト信号検出器
US20020048328A1 (en) Clock regenerator for use in demodulating digital modulated signals
KR100613755B1 (ko) 클록 복구 회로, 클록 복구 회로를 갖는 수신기 및 데이터 신호에서 심볼을 복구하는 방법
JP2001333119A (ja) 位相同期回路
CN116155668A (zh) 一种抗频偏载波恢复方法、系统及存储介质
JP2003229920A (ja) Fsk復調信号の中心レベル検出補正回路

Legal Events

Date Code Title Description
RD13 Notification of appointment of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7433

Effective date: 20040511

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20040802

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041101

A072 Dismissal of procedure [no reply to invitation to correct request for examination]

Free format text: JAPANESE INTERMEDIATE CODE: A073

Effective date: 20050412

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050419

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20050913