JPH1165486A - プラズマディスプレイパネルおよびその駆動方法 - Google Patents
プラズマディスプレイパネルおよびその駆動方法Info
- Publication number
- JPH1165486A JPH1165486A JP9221297A JP22129797A JPH1165486A JP H1165486 A JPH1165486 A JP H1165486A JP 9221297 A JP9221297 A JP 9221297A JP 22129797 A JP22129797 A JP 22129797A JP H1165486 A JPH1165486 A JP H1165486A
- Authority
- JP
- Japan
- Prior art keywords
- electrodes
- electrode
- scanning
- data
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004519 manufacturing process Methods 0.000 title description 2
- 238000000034 method Methods 0.000 claims description 32
- 238000005192 partition Methods 0.000 claims description 6
- 238000012423 maintenance Methods 0.000 abstract 3
- 230000007423 decrease Effects 0.000 description 10
- 238000010586 diagram Methods 0.000 description 9
- 238000006073 displacement reaction Methods 0.000 description 7
- 239000007789 gas Substances 0.000 description 7
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 4
- 238000010304 firing Methods 0.000 description 4
- 239000003989 dielectric material Substances 0.000 description 2
- 238000007599 discharging Methods 0.000 description 2
- 238000004070 electrodeposition Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000006386 memory function Effects 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- CPLXHLVBOLITMK-UHFFFAOYSA-N magnesium oxide Inorganic materials [Mg]=O CPLXHLVBOLITMK-UHFFFAOYSA-N 0.000 description 1
- 239000000395 magnesium oxide Substances 0.000 description 1
- AXZKOIWUVFPNLO-UHFFFAOYSA-N magnesium;oxygen(2-) Chemical compound [O-2].[Mg+2] AXZKOIWUVFPNLO-UHFFFAOYSA-N 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910052754 neon Inorganic materials 0.000 description 1
- GKAOGPIIYCISHV-UHFFFAOYSA-N neon atom Chemical compound [Ne] GKAOGPIIYCISHV-UHFFFAOYSA-N 0.000 description 1
- -1 or the like Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000037452 priming Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000036632 reaction speed Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000000638 solvent extraction Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 229910052724 xenon Inorganic materials 0.000 description 1
- FHNFHKCVQCLJFQ-UHFFFAOYSA-N xenon atom Chemical compound [Xe] FHNFHKCVQCLJFQ-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/26—Address electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/293—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/10—AC-PDPs with at least one main electrode being out of contact with the plasma
- H01J11/12—AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/32—Disposition of the electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0218—Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0221—Addressing of scan or signal lines with use of split matrices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/32—Disposition of the electrodes
- H01J2211/323—Mutual disposition of electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/32—Disposition of the electrodes
- H01J2211/326—Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
(57)【要約】
【目的】 データ電極を上下に分割したプラズマディス
プレイパネルにおいて、背面板と前面板との位置ずれ許
容範囲を拡大する。 【構成】 上側データ電極Du1、Du2、…、Dukが配置
される上半分の表示セルでは、表示セル内の上側に走査
電極Sc1、Sc2、…、Scj/2が配置され、下側に維持電
極Su1、Su2、…、Suj/2が配置される。一方、下側デ
ータ電極Dd1、D d2、…、Ddkが配置される下半分の表
示セルでは、表示セル内の上側に維持電極Suj/2+1、S
uj/2+2、…、Sujが配置され、下側に走査電極
Scj/2+1、Scj/2+2、…、Scjが配置される。このよう
な走査電極と維持電極の配列順序にするのはデータ電極
の分割部に隣接する、上側半分の一番下の表示セル31
と下側半分の一番上の表示セル32だけでもよい。
プレイパネルにおいて、背面板と前面板との位置ずれ許
容範囲を拡大する。 【構成】 上側データ電極Du1、Du2、…、Dukが配置
される上半分の表示セルでは、表示セル内の上側に走査
電極Sc1、Sc2、…、Scj/2が配置され、下側に維持電
極Su1、Su2、…、Suj/2が配置される。一方、下側デ
ータ電極Dd1、D d2、…、Ddkが配置される下半分の表
示セルでは、表示セル内の上側に維持電極Suj/2+1、S
uj/2+2、…、Sujが配置され、下側に走査電極
Scj/2+1、Scj/2+2、…、Scjが配置される。このよう
な走査電極と維持電極の配列順序にするのはデータ電極
の分割部に隣接する、上側半分の一番下の表示セル31
と下側半分の一番上の表示セル32だけでもよい。
Description
【0001】
【発明の属する技術分野】本発明はプラズマディスプレ
イパネルおよびその駆動方法に関し、特に3電極型プラ
ズマディスプレイパネルの構造およびその書き込み放電
時の走査方法に関するものである。
イパネルおよびその駆動方法に関し、特に3電極型プラ
ズマディスプレイパネルの構造およびその書き込み放電
時の走査方法に関するものである。
【0002】
【従来の技術】プラズマディスプレイパネル(PDP)
は、薄型構造でちらつきがなく表示コントラスト比が大
きく、また比較的大画面が可能で応答速度が速く自発光
型で蛍光体の利用により多色発光可能である等の多くの
特徴を有しているので、近年、コンピュータ関連の表示
装置の分野やカラー画像表示装置の分野に広く用いられ
るようになってきている。このようなPDPには、パネ
ル構造の違いにより、電極が誘電体で被覆され間接的に
交流放電の状態で動作させる交流放電(AC)型と、電
極が放電空間に露出して直流放電の状態で動作させる直
流放電(DC)型とがある。一般的に、AC型は電極が
誘電体で保護されいるので、電極が放電セル内のイオン
による衝撃で劣化することがなく、DC型に比べて寿命
が長いと言われている。また、AC型は、駆動方式とし
て放電セルのメモリを利用するメモリ動作型とそれを利
用しないリフレッシュ動作型とがある。ところで、AC
型PDPにおける輝度は放電回数により制御する。すな
わちパルス電圧の印加回数の増減により輝度も増減す
る。従って、放電回数を走査線数にかかわらず任意に設
定できるメモリ型はリフレッシュ型に比べて輝度を高く
することができるので、大画面ディスプレイに適してい
る。一方、メモリ機能を持たないリフレッシュ型では表
示容量が大きくなるほど一走査ラインでの表示時間が減
少し放電回数も減少するので、輝度を高く保持できなく
なる。そこで、リフレッシュ型は小表示容量のパネルに
主に使用されている。
は、薄型構造でちらつきがなく表示コントラスト比が大
きく、また比較的大画面が可能で応答速度が速く自発光
型で蛍光体の利用により多色発光可能である等の多くの
特徴を有しているので、近年、コンピュータ関連の表示
装置の分野やカラー画像表示装置の分野に広く用いられ
るようになってきている。このようなPDPには、パネ
ル構造の違いにより、電極が誘電体で被覆され間接的に
交流放電の状態で動作させる交流放電(AC)型と、電
極が放電空間に露出して直流放電の状態で動作させる直
流放電(DC)型とがある。一般的に、AC型は電極が
誘電体で保護されいるので、電極が放電セル内のイオン
による衝撃で劣化することがなく、DC型に比べて寿命
が長いと言われている。また、AC型は、駆動方式とし
て放電セルのメモリを利用するメモリ動作型とそれを利
用しないリフレッシュ動作型とがある。ところで、AC
型PDPにおける輝度は放電回数により制御する。すな
わちパルス電圧の印加回数の増減により輝度も増減す
る。従って、放電回数を走査線数にかかわらず任意に設
定できるメモリ型はリフレッシュ型に比べて輝度を高く
することができるので、大画面ディスプレイに適してい
る。一方、メモリ機能を持たないリフレッシュ型では表
示容量が大きくなるほど一走査ラインでの表示時間が減
少し放電回数も減少するので、輝度を高く保持できなく
なる。そこで、リフレッシュ型は小表示容量のパネルに
主に使用されている。
【0003】ACメモリ型PDPでは、主(維持)放電
を同一面上の平行する2電極間で行い、主放電に用いた
一方の電極と、その電極と直交し、かつ放電空間を挟ん
だ異なる面上に配置された電極とで対向(書き込み)放
電を行う3電極型が一般的である。図8にそのようなP
DPの一つの表示セルの断面構造を示す。このPDP
は、ガラスより成る前面板19およびこれに対面配置さ
れた背面板11と、前面板19上に表示セル毎に平行に
形成された走査電極17および維持電極18と、それら
の走査電極17および維持電極18と直交して背面板1
1上に形成されたデータ電極12と、ヘリウム、ネオ
ン、キセノン等あるいはそれらの混合ガスからなる放電
ガスが充填される放電ガス空間21と、放電ガス空間を
確保するとともに表示セルを区画するための隔壁20
と、上記放電ガスの放電により発光する紫外線を可視光
に変換する蛍光体膜14と、走査電極17および維持電
極18を覆う誘電体材料からなる誘電体膜16と、この
誘電体膜を放電から保護する酸化マグネシウム等からな
る保護膜15と、データ電極12を覆う誘電体膜13と
を備えている。
を同一面上の平行する2電極間で行い、主放電に用いた
一方の電極と、その電極と直交し、かつ放電空間を挟ん
だ異なる面上に配置された電極とで対向(書き込み)放
電を行う3電極型が一般的である。図8にそのようなP
DPの一つの表示セルの断面構造を示す。このPDP
は、ガラスより成る前面板19およびこれに対面配置さ
れた背面板11と、前面板19上に表示セル毎に平行に
形成された走査電極17および維持電極18と、それら
の走査電極17および維持電極18と直交して背面板1
1上に形成されたデータ電極12と、ヘリウム、ネオ
ン、キセノン等あるいはそれらの混合ガスからなる放電
ガスが充填される放電ガス空間21と、放電ガス空間を
確保するとともに表示セルを区画するための隔壁20
と、上記放電ガスの放電により発光する紫外線を可視光
に変換する蛍光体膜14と、走査電極17および維持電
極18を覆う誘電体材料からなる誘電体膜16と、この
誘電体膜を放電から保護する酸化マグネシウム等からな
る保護膜15と、データ電極12を覆う誘電体膜13と
を備えている。
【0004】次に、選択された表示セルの放電動作につ
いて説明する。走査電極17とデータ電極12との間に
放電閾値を越えるパルス電圧(放電開始電圧)を印加し
放電を開始させると、上記パルスの極性に対応して正負
の電荷が両側の誘電体膜13、16の表面に吸引され電
荷の堆積が起こる。この電荷の堆積に起因する等価的な
内部電圧すなわち壁電圧は上記パルス電圧と逆極性とな
るため、上記放電の成長とともにセル内部の実効電圧が
低下し、上記パルス電圧が一定値を保持していても放電
が維持できずついには停止する。このあと走査電極17
と、これに隣接する維持電極18との間に上記壁電圧と
同極性のパルス電圧である維持パルスが印加されると、
壁電圧が実効電圧として重畳されるため維持パルスの電
圧振幅が低くても放電閾値を越えて放電することができ
る。したがって、維持パルスを走査電極17と維持電極
18との間に交互に印加し続けることにより放電を維持
できる。この機能が上述のメモリ機能である。また、走
査電極17または維持電極18に上記壁電圧を中和する
ような大きさおよび幅の低電圧のパルス電圧である消去
パルスを印加することにより、上記放電を停止させるこ
とができる。
いて説明する。走査電極17とデータ電極12との間に
放電閾値を越えるパルス電圧(放電開始電圧)を印加し
放電を開始させると、上記パルスの極性に対応して正負
の電荷が両側の誘電体膜13、16の表面に吸引され電
荷の堆積が起こる。この電荷の堆積に起因する等価的な
内部電圧すなわち壁電圧は上記パルス電圧と逆極性とな
るため、上記放電の成長とともにセル内部の実効電圧が
低下し、上記パルス電圧が一定値を保持していても放電
が維持できずついには停止する。このあと走査電極17
と、これに隣接する維持電極18との間に上記壁電圧と
同極性のパルス電圧である維持パルスが印加されると、
壁電圧が実効電圧として重畳されるため維持パルスの電
圧振幅が低くても放電閾値を越えて放電することができ
る。したがって、維持パルスを走査電極17と維持電極
18との間に交互に印加し続けることにより放電を維持
できる。この機能が上述のメモリ機能である。また、走
査電極17または維持電極18に上記壁電圧を中和する
ような大きさおよび幅の低電圧のパルス電圧である消去
パルスを印加することにより、上記放電を停止させるこ
とができる。
【0005】表示セルをj×k個の行、列からなるマト
リクス状に配列したドットマトリクス表示用のPDPパ
ネル9の電極配置に着目した構成を図9に示す。この図
に示すPDPパネル9は互いに平行に配列された走査電
極Sc1、Sc2、…、Scjおよび維持電極Su1、Su2、
…、Sujと、これら走査電極および維持電極と直交して
配列されたデータ電極Da1、Da2、…、Dakとを備え、
その交差位置に表示セル23が構成される。ここで、蛍
光体膜14をRGBの3色に塗り分けることにより、カ
ラー表示可能なPDPを得ることができる。図10は、
上述した駆動方法を基本として、更に階調表示を行うた
めに、1フレームを複数のサブフィールド(6サブフィ
ールド:SF1〜SF6)に分割した駆動方法のタイミ
ングチャートである。この駆動方法の各サブフィールド
においては、まず、全表示セルを同時に予備放電させる
予備放電期間Aがあり、続いて全表示セルを同時に消去
する予備放電消去期間Bが存在する。その後の書き込み
放電期間Cにおいては、走査電極Sc1からScjまで線順
次に走査パルスを印加する。書き込み放電期間Cの斜線
上が各走査電極の書き込みタイミングである。最終の走
査電極Scjの書き込みが終了した後、選択された表示セ
ルを維持放電期間(D1、D2、…、D6)において同
時に維持放電させる。各サブフィールドの維持放電期間
を各々T、T/2、T/4、T/8、T/16、T/3
2の時間配分として各サブフィールドの発光輝度を2n
で重み付けしておき、これらの組み合わせにより、階調
表示(64階調=26 )を行う。
リクス状に配列したドットマトリクス表示用のPDPパ
ネル9の電極配置に着目した構成を図9に示す。この図
に示すPDPパネル9は互いに平行に配列された走査電
極Sc1、Sc2、…、Scjおよび維持電極Su1、Su2、
…、Sujと、これら走査電極および維持電極と直交して
配列されたデータ電極Da1、Da2、…、Dakとを備え、
その交差位置に表示セル23が構成される。ここで、蛍
光体膜14をRGBの3色に塗り分けることにより、カ
ラー表示可能なPDPを得ることができる。図10は、
上述した駆動方法を基本として、更に階調表示を行うた
めに、1フレームを複数のサブフィールド(6サブフィ
ールド:SF1〜SF6)に分割した駆動方法のタイミ
ングチャートである。この駆動方法の各サブフィールド
においては、まず、全表示セルを同時に予備放電させる
予備放電期間Aがあり、続いて全表示セルを同時に消去
する予備放電消去期間Bが存在する。その後の書き込み
放電期間Cにおいては、走査電極Sc1からScjまで線順
次に走査パルスを印加する。書き込み放電期間Cの斜線
上が各走査電極の書き込みタイミングである。最終の走
査電極Scjの書き込みが終了した後、選択された表示セ
ルを維持放電期間(D1、D2、…、D6)において同
時に維持放電させる。各サブフィールドの維持放電期間
を各々T、T/2、T/4、T/8、T/16、T/3
2の時間配分として各サブフィールドの発光輝度を2n
で重み付けしておき、これらの組み合わせにより、階調
表示(64階調=26 )を行う。
【0006】図11に、上述した駆動方法の1サブフィ
ールド期間の駆動電圧波形の一例を示す。維持電極
Su1、Su2、…、Sujに印加される共通の維持電極駆動
波形COMと、走査電極Sc1、Sc2、…、Scjに印加さ
れる走査電極駆動波形S1 、S2、…、Sj と、データ
電極Dai(1≦i≦k)に印加されるデータ電極駆動波
形DATAとを示す。予備放電期間Aに印加する予備放
電パルス24および予備放電消去期間Bに印加する予備
放電消去パルス25は、放電ガス空間内に活性粒子およ
び壁電荷を生成し、続く書き込み放電の反応速度を高め
るものである。書き込み放電期間Cでは、走査電極
Sc1、Sc2、…、Scjにそれぞれ走査パルス26をシー
クェンシャルに印加していき、線順次に書き込み放電を
行う。走査パルス26とデータパルス29が同時に印加
されると書き込み放電が行われ、維持放電につながる壁
電荷が形成される。書き込み放電が行われた表示セルで
は維持放電期間Dで維持パルス27、28により、走査
電極と維持電極との間で放電が反復され点灯を持続す
る。
ールド期間の駆動電圧波形の一例を示す。維持電極
Su1、Su2、…、Sujに印加される共通の維持電極駆動
波形COMと、走査電極Sc1、Sc2、…、Scjに印加さ
れる走査電極駆動波形S1 、S2、…、Sj と、データ
電極Dai(1≦i≦k)に印加されるデータ電極駆動波
形DATAとを示す。予備放電期間Aに印加する予備放
電パルス24および予備放電消去期間Bに印加する予備
放電消去パルス25は、放電ガス空間内に活性粒子およ
び壁電荷を生成し、続く書き込み放電の反応速度を高め
るものである。書き込み放電期間Cでは、走査電極
Sc1、Sc2、…、Scjにそれぞれ走査パルス26をシー
クェンシャルに印加していき、線順次に書き込み放電を
行う。走査パルス26とデータパルス29が同時に印加
されると書き込み放電が行われ、維持放電につながる壁
電荷が形成される。書き込み放電が行われた表示セルで
は維持放電期間Dで維持パルス27、28により、走査
電極と維持電極との間で放電が反復され点灯を持続す
る。
【0007】前述したプラズマディスプレイの駆動方法
においては、特にプラズマディスプレイパネルの高精細
化に伴う走査電極数の増加や多サブフィールド化に伴う
書き込み放電期間の増加、更にフレーム周波数増加に伴
う1フレーム時間の短縮化によって、書き込み時間不足
が生じることとなる。すなわち、走査パルス幅Tw、走
査線数Ln、サブフィールド数Sf、フレーム周波数f
とすると、全書き込み時間は、 全書き込み時間=Tw×Ln×Sf で与えられ、これが 1/f≧全書き込み時間+Tα (Tα=予備放電期間+予備放電消去期間+維持放電期
間) を満たす必要があるからである。また、走査線数、サブ
フィールド数が増加するほど書き込み時間は増加し、フ
レーム周波数が増加するほど1フレーム時間が短縮する
ので、上式のTαの期間が圧迫される。すなわち維持放
電期間が短くなって、十分な発光輝度が得られなくな
る。そのため、サブフィールド数を減らし、階調数を低
減させるなどの性能低下を余儀なくされる。
においては、特にプラズマディスプレイパネルの高精細
化に伴う走査電極数の増加や多サブフィールド化に伴う
書き込み放電期間の増加、更にフレーム周波数増加に伴
う1フレーム時間の短縮化によって、書き込み時間不足
が生じることとなる。すなわち、走査パルス幅Tw、走
査線数Ln、サブフィールド数Sf、フレーム周波数f
とすると、全書き込み時間は、 全書き込み時間=Tw×Ln×Sf で与えられ、これが 1/f≧全書き込み時間+Tα (Tα=予備放電期間+予備放電消去期間+維持放電期
間) を満たす必要があるからである。また、走査線数、サブ
フィールド数が増加するほど書き込み時間は増加し、フ
レーム周波数が増加するほど1フレーム時間が短縮する
ので、上式のTαの期間が圧迫される。すなわち維持放
電期間が短くなって、十分な発光輝度が得られなくな
る。そのため、サブフィールド数を減らし、階調数を低
減させるなどの性能低下を余儀なくされる。
【0008】そこで従来は、「Panel Desig
n and Driving Method of 4
0−in.Diagonal AC Plasma D
isplays」:M.Uchidoi et a1.
(IDW’96 pp.291−294)に示されるよ
うにデータ電極を画面の中央部で上下に分割し、上下の
走査ブロックを同時走査することにより全書き込み時間
を半減し、輝度低下させることなく、走査線数、サブフ
ィールド数、フレーム周波数の増加に対応できる手法が
採られていた。この従来技術を、プラズマディスプレイ
パネルの電極配置を示す概略平面図である図12を参照
して説明する。データ電極を上側データ電極(Du1、D
u2、…、Duk)と下側データ電極(Dd1、Dd2、…、D
dk)に分割する。上側データ電極(12a)が配置され
る表示セル31では、表示セル31内の上側に走査電極
Sc1、Sc2、…、Scj/2を配置し、下側に共通電極
Su1、Su2、…、Suj/2を配置する。同様に、下側デー
タ電極(12b)が配置される表示セル32において
も、上側に走査電極Scj/2+1、Scj/2+2、…、Scjを配
置し、下側に共通電極S uj/2+1、Suj/2+2、…、Sujを
配置する。
n and Driving Method of 4
0−in.Diagonal AC Plasma D
isplays」:M.Uchidoi et a1.
(IDW’96 pp.291−294)に示されるよ
うにデータ電極を画面の中央部で上下に分割し、上下の
走査ブロックを同時走査することにより全書き込み時間
を半減し、輝度低下させることなく、走査線数、サブフ
ィールド数、フレーム周波数の増加に対応できる手法が
採られていた。この従来技術を、プラズマディスプレイ
パネルの電極配置を示す概略平面図である図12を参照
して説明する。データ電極を上側データ電極(Du1、D
u2、…、Duk)と下側データ電極(Dd1、Dd2、…、D
dk)に分割する。上側データ電極(12a)が配置され
る表示セル31では、表示セル31内の上側に走査電極
Sc1、Sc2、…、Scj/2を配置し、下側に共通電極
Su1、Su2、…、Suj/2を配置する。同様に、下側デー
タ電極(12b)が配置される表示セル32において
も、上側に走査電極Scj/2+1、Scj/2+2、…、Scjを配
置し、下側に共通電極S uj/2+1、Suj/2+2、…、Sujを
配置する。
【0009】その駆動方法の一例を図13の1サブフィ
ールド期間の駆動電圧波形により示す。1サブフィール
ドは図11で示した従来の駆動方法と同様に、予備放電
期間A、予備放電消去期間B、書き込み放電期間C、維
持放電期間Dで構成される。データ電極を上下分割した
ことにより、図13に示すように書き込み放電期間Cに
おいて、上側データ電極(12a)が配置されている走
査電極(Sc1〜Scj /2)ブロックと下側データ電極(1
2b)が配置されている走査電極(Scj/2+1〜Scj)ブ
ロックに同時に走査パルス26を印加する。走査電極
(Sc1〜Scj/2)に印加される走査パルス26は走査電
極Sc1から走査電極Scj/2へ順次走査され、上側データ
電極に印加されるデータパルス29との間で書き込み放
電を行う。走査電極(Scj/2+1〜Scj)に印加される走
査パルス26は走査電極Scj/2+1から走査電極Scjへ順
次走査され、下側データ電極に印加されるデータパルス
30との間で書き込み放電を行う。これにより、上下ブ
ロックにおいて同時に順次走査が可能となり、書き込み
放電を従来の半分の時間で行えるようになる。図14
に、上述した駆動を基本として、さらに階調表示を行う
ために、1フレームを複数のサブフィールド(6サブフ
ィールド:SF1〜SF6)に分割した駆動方法のタイ
ミングチャートを示す。
ールド期間の駆動電圧波形により示す。1サブフィール
ドは図11で示した従来の駆動方法と同様に、予備放電
期間A、予備放電消去期間B、書き込み放電期間C、維
持放電期間Dで構成される。データ電極を上下分割した
ことにより、図13に示すように書き込み放電期間Cに
おいて、上側データ電極(12a)が配置されている走
査電極(Sc1〜Scj /2)ブロックと下側データ電極(1
2b)が配置されている走査電極(Scj/2+1〜Scj)ブ
ロックに同時に走査パルス26を印加する。走査電極
(Sc1〜Scj/2)に印加される走査パルス26は走査電
極Sc1から走査電極Scj/2へ順次走査され、上側データ
電極に印加されるデータパルス29との間で書き込み放
電を行う。走査電極(Scj/2+1〜Scj)に印加される走
査パルス26は走査電極Scj/2+1から走査電極Scjへ順
次走査され、下側データ電極に印加されるデータパルス
30との間で書き込み放電を行う。これにより、上下ブ
ロックにおいて同時に順次走査が可能となり、書き込み
放電を従来の半分の時間で行えるようになる。図14
に、上述した駆動を基本として、さらに階調表示を行う
ために、1フレームを複数のサブフィールド(6サブフ
ィールド:SF1〜SF6)に分割した駆動方法のタイ
ミングチャートを示す。
【0010】しかしながら、この従来技術では、データ
電極をプラズマディスプレイパネル内で上下に分割した
ことにより、データ電極の分割部分においてパネル製造
上の精度の高さが要求されることとなる。データ電極を
パネル内部で分割しない場合は、全ての走査電極におい
てデータ電極と同等の面積だけオーバーラップしている
ので、どの走査電極を選択してもほぼ等しい書き込み放
電特性が得られていたが、データ電極を上下分割した場
合は、前面板と背面板を組み立てたときの位置ずれによ
って、データ電極と走査電極との位置ずれも生じて電極
のオーバーラップ面積が減少したり、隣接する表示セル
まで電極がはみ出したりして、書き込みの放電電圧の上
昇や誤書き込み放電が起こってしまうからである。次
に、この位置ずれが発生した場合の放電開始電圧特性に
ついて図15を用いて説明する。
電極をプラズマディスプレイパネル内で上下に分割した
ことにより、データ電極の分割部分においてパネル製造
上の精度の高さが要求されることとなる。データ電極を
パネル内部で分割しない場合は、全ての走査電極におい
てデータ電極と同等の面積だけオーバーラップしている
ので、どの走査電極を選択してもほぼ等しい書き込み放
電特性が得られていたが、データ電極を上下分割した場
合は、前面板と背面板を組み立てたときの位置ずれによ
って、データ電極と走査電極との位置ずれも生じて電極
のオーバーラップ面積が減少したり、隣接する表示セル
まで電極がはみ出したりして、書き込みの放電電圧の上
昇や誤書き込み放電が起こってしまうからである。次
に、この位置ずれが発生した場合の放電開始電圧特性に
ついて図15を用いて説明する。
【0011】図15(b)は走査電極に対するデータ電
極端位置(Y方向)の変化と放電開始電圧の関係を定性
的に示した放電開始電圧特性グラフである。Y0 、Y
1 、Y 2 、Y3 は図15(a)のセル拡大図に示した、
データ電極12の先端部の位置である。図15(b)に
よれば、走査電極とデータ電極の重なり部分が増加する
と放電開始電圧が低下していき、書き込み放電が起こり
やすくなっていることがわかる。しかし、データ電極1
2の先端部が両電極の重なり部が最大となるY2を越え
ると放電開始電圧の低下の程度は低くなり、Y3 を越え
ると最早放電開始電圧は低下しなくなる。すなわち、Y
3 −Y2 が、最低の放電開始電圧(安定領域の放電開始
電圧)を得るためのデータ電極の最小のオフセット量と
なる。次に、前面板と背面板の位置ずれと放電開始電圧
の関係について、従来技術におけるデータ電極分割部の
拡大図である図16を参照して説明する。上側データ電
極12aは走査電極Scj/2と、下側データ電極12bは
走査電極Scj/2+1とオーバーラップするように配置され
ている。このとき、上側データ電極12aが走査電極か
らはみ出しているオフセット長さをL1 、下側データ電
極12bが走査電極からはみ出しているオフセット距離
をL2 とする。また、走査電極Scj/2と走査電極S
cj/2+1との電極間距離をW′とする。
極端位置(Y方向)の変化と放電開始電圧の関係を定性
的に示した放電開始電圧特性グラフである。Y0 、Y
1 、Y 2 、Y3 は図15(a)のセル拡大図に示した、
データ電極12の先端部の位置である。図15(b)に
よれば、走査電極とデータ電極の重なり部分が増加する
と放電開始電圧が低下していき、書き込み放電が起こり
やすくなっていることがわかる。しかし、データ電極1
2の先端部が両電極の重なり部が最大となるY2を越え
ると放電開始電圧の低下の程度は低くなり、Y3 を越え
ると最早放電開始電圧は低下しなくなる。すなわち、Y
3 −Y2 が、最低の放電開始電圧(安定領域の放電開始
電圧)を得るためのデータ電極の最小のオフセット量と
なる。次に、前面板と背面板の位置ずれと放電開始電圧
の関係について、従来技術におけるデータ電極分割部の
拡大図である図16を参照して説明する。上側データ電
極12aは走査電極Scj/2と、下側データ電極12bは
走査電極Scj/2+1とオーバーラップするように配置され
ている。このとき、上側データ電極12aが走査電極か
らはみ出しているオフセット長さをL1 、下側データ電
極12bが走査電極からはみ出しているオフセット距離
をL2 とする。また、走査電極Scj/2と走査電極S
cj/2+1との電極間距離をW′とする。
【0012】図16(a)は、放電開始電圧が安定領域
となるようにデータ電極端位置を図15のY3 の位置と
同様に、走査電極Scj/2および走査電極Scj/2+1と上側
データ電極12aおよび下側データ電極12bとが最小
のオフセット量でオーバーラップした状態を示す。この
ときのデータ電極が走査電極位置からはみ出したオフセ
ット量をL0 (=L1 =L2 )とする。但し、データ電
極の走査電極からのオフセット量をこのように設定する
と、前面板と背面板との上下方向のずれに対する許容範
囲がなくなってしまう。図16(b)は、前面板と背面
板の上下方向のずれに対する許容範囲を得るために、走
査電極Scj/2と上側データ電極12aの重なり具合を放
電開始電圧が低く安定する位置(L0 =L1 )に保持し
たままで、下側データ電極12bの端を表示セル31に
配置された走査電極Scj/2と誤書き込み放電を起こさな
い限界位置まで伸ばしたものである。このときの下側デ
ータ電極12bのオフセット量をL2 =X′+L0 とす
る。また、このときの走査電極Scj/2と下側データ電極
12bの端までの距離は誤書き込み放電を起こさないた
めの最小距離となる。これをGminとする。
となるようにデータ電極端位置を図15のY3 の位置と
同様に、走査電極Scj/2および走査電極Scj/2+1と上側
データ電極12aおよび下側データ電極12bとが最小
のオフセット量でオーバーラップした状態を示す。この
ときのデータ電極が走査電極位置からはみ出したオフセ
ット量をL0 (=L1 =L2 )とする。但し、データ電
極の走査電極からのオフセット量をこのように設定する
と、前面板と背面板との上下方向のずれに対する許容範
囲がなくなってしまう。図16(b)は、前面板と背面
板の上下方向のずれに対する許容範囲を得るために、走
査電極Scj/2と上側データ電極12aの重なり具合を放
電開始電圧が低く安定する位置(L0 =L1 )に保持し
たままで、下側データ電極12bの端を表示セル31に
配置された走査電極Scj/2と誤書き込み放電を起こさな
い限界位置まで伸ばしたものである。このときの下側デ
ータ電極12bのオフセット量をL2 =X′+L0 とす
る。また、このときの走査電極Scj/2と下側データ電極
12bの端までの距離は誤書き込み放電を起こさないた
めの最小距離となる。これをGminとする。
【0013】図16(c)は、図16(b)に示すデー
タ電極間距離を持つディスプレイパネルにおいて、デー
タ電極の配置されている背面板が下方向へずれた場合の
状態を示す。図16(d)は、さらに背面板が下方向に
ずれた場合であり、走査電極Scj/2 +1と下側データ電極
12bが放電開始電圧を低く保持できる限界位置(L2
=L 0 )に達した場合を示す。このとき、上側データ電
極12aのオフセット量L1は、L1 =X′+L0 とな
る。したがって、図16(b)と図16(d)のデー夕
電極のずれ量X′が放電開始電圧を低く保持できる組立
ずれ許容範囲となる。つまり、 X′=W′−(L0 +Gmin) で、組立許容範囲が規定される。
タ電極間距離を持つディスプレイパネルにおいて、デー
タ電極の配置されている背面板が下方向へずれた場合の
状態を示す。図16(d)は、さらに背面板が下方向に
ずれた場合であり、走査電極Scj/2 +1と下側データ電極
12bが放電開始電圧を低く保持できる限界位置(L2
=L 0 )に達した場合を示す。このとき、上側データ電
極12aのオフセット量L1は、L1 =X′+L0 とな
る。したがって、図16(b)と図16(d)のデー夕
電極のずれ量X′が放電開始電圧を低く保持できる組立
ずれ許容範囲となる。つまり、 X′=W′−(L0 +Gmin) で、組立許容範囲が規定される。
【0014】
【発明が解決しようとする課題】以上のように、データ
電極をプラズマディスプレイパネル内で上下に分割した
場合には、データ電極を上下分割した境界での電極配置
に関し、前面板と背面板の組み立てによる位置ずれ許容
範囲が小さくなっており、前面板と背面板が大きめにず
れると、走査電極とデータ電極にもずれが生じ、データ
電極を分割した境界に隣接する表示セルにおいて書き込
み放電電圧の上昇や、隣の表示セルの電極に関係した誤
書き込み放電を起こしていた。
電極をプラズマディスプレイパネル内で上下に分割した
場合には、データ電極を上下分割した境界での電極配置
に関し、前面板と背面板の組み立てによる位置ずれ許容
範囲が小さくなっており、前面板と背面板が大きめにず
れると、走査電極とデータ電極にもずれが生じ、データ
電極を分割した境界に隣接する表示セルにおいて書き込
み放電電圧の上昇や、隣の表示セルの電極に関係した誤
書き込み放電を起こしていた。
【0015】本発明の解決すべき課題は、データ電極を
分割したパネルに関し、データ電極配置の許容範囲を大
きくし、前面板と背面板を組み立てる際に、若干大きめ
に位置ずれが生じても、書き込み放電電圧の上昇や誤書
き込み放電を起こさないプラズマディスプレイパネルを
提供できるようにすることである。
分割したパネルに関し、データ電極配置の許容範囲を大
きくし、前面板と背面板を組み立てる際に、若干大きめ
に位置ずれが生じても、書き込み放電電圧の上昇や誤書
き込み放電を起こさないプラズマディスプレイパネルを
提供できるようにすることである。
【0016】
【課題を解決するための手段】上述した本発明の課題
は、複数の走査電極と、これと対をなしこれと平行に同
一平面上に形成される複数の維持電極と、前記複数の走
査電極および維持電極と異なる平面で且つ直交する方向
に形成された複数のデータ電極を有し、前記走査電極お
よび維持電極と前記データ電極の交差する領域に表示セ
ルが構成され、データ電極が表示面内において上下2つ
に分割されているプラズマディスプレイパネルにおい
て、データ電極の分割線を挟む上下2行の表示セルに関
し、維持電極を内側に、走査電極を外側に配置するよう
にすることにより、解決することができる。
は、複数の走査電極と、これと対をなしこれと平行に同
一平面上に形成される複数の維持電極と、前記複数の走
査電極および維持電極と異なる平面で且つ直交する方向
に形成された複数のデータ電極を有し、前記走査電極お
よび維持電極と前記データ電極の交差する領域に表示セ
ルが構成され、データ電極が表示面内において上下2つ
に分割されているプラズマディスプレイパネルにおい
て、データ電極の分割線を挟む上下2行の表示セルに関
し、維持電極を内側に、走査電極を外側に配置するよう
にすることにより、解決することができる。
【0017】
【発明の実施の形態】本発明によるプラズマディスプレ
イパネルは、複数の走査電極と、前記複数の走査電極の
各々と対をなしこれと平行にかつ同一平面上に形成され
た複数の維持電極と、前記複数の走査電極および維持電
極とは異なる平面上にかつ直交する方向に形成された複
数のデータ電極を有し、前記走査電極および維持電極と
前記データ電極の交差する領域に隔壁によって区画され
た表示セルが構成されるものであって、前記複数のデー
タ電極が表示領域内で電気的に2つに分断されており、
前記分断された境界に隣接する表示セルの維持電極は前
記分断された境界に近い側に配置され、該表示セルの走
査電極は前記分断された境界に遠い側に配置されている
ことを特徴とするものである。
イパネルは、複数の走査電極と、前記複数の走査電極の
各々と対をなしこれと平行にかつ同一平面上に形成され
た複数の維持電極と、前記複数の走査電極および維持電
極とは異なる平面上にかつ直交する方向に形成された複
数のデータ電極を有し、前記走査電極および維持電極と
前記データ電極の交差する領域に隔壁によって区画され
た表示セルが構成されるものであって、前記複数のデー
タ電極が表示領域内で電気的に2つに分断されており、
前記分断された境界に隣接する表示セルの維持電極は前
記分断された境界に近い側に配置され、該表示セルの走
査電極は前記分断された境界に遠い側に配置されている
ことを特徴とするものである。
【0018】また、その駆動方法は、分断されたデータ
電極の一方が配置される表示領域の書き込み放電期間
と、分断された他方のデータ電極が配置される表示領域
の書き込み放電期間を同時とするものである。そして、
さらに、分断されたデータ電極の一方が配置される表示
領域の各走査電極の走査方向と、分断された他方のデー
タ電極が配置される表示領域の各走査電極の走査方向が
逆方向になされる。
電極の一方が配置される表示領域の書き込み放電期間
と、分断された他方のデータ電極が配置される表示領域
の書き込み放電期間を同時とするものである。そして、
さらに、分断されたデータ電極の一方が配置される表示
領域の各走査電極の走査方向と、分断された他方のデー
タ電極が配置される表示領域の各走査電極の走査方向が
逆方向になされる。
【0019】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。 [第1の実施例]図1は、本発明の第1の実施例のプラ
ズマディスプレイパネルの電極配置を示す全体構成図で
ある。データ電極を表示領域内で分割した構造であり、
本実施例では、データ電極が上下方向に伸びた構造であ
るので、分割部を境に上側のデータ電極を上側データ電
極(12a)とし、下側のデータ電極を下側データ電極
(12b)として説明を行う。上側データ電極Du1、D
u2、…、Dukが配置される上半分の表示セル31では、
表示セル31内の上側に走査電極Sc1、Sc2、…、S
cj/2が配置され、下側に維持電極Su1、Su2、…、S
uj/2が配置される。一方、下側データ電極Dd1、D d2、
…、Ddkが配置される下半分の表示セル32では、表示
セル32内の上側に維持電極Suj/2+1、Suj/2+2、…、
Sujが配置され、下側に走査電極Scj/2+1、Scj/2+2、
…、Scjが配置される。
て説明する。 [第1の実施例]図1は、本発明の第1の実施例のプラ
ズマディスプレイパネルの電極配置を示す全体構成図で
ある。データ電極を表示領域内で分割した構造であり、
本実施例では、データ電極が上下方向に伸びた構造であ
るので、分割部を境に上側のデータ電極を上側データ電
極(12a)とし、下側のデータ電極を下側データ電極
(12b)として説明を行う。上側データ電極Du1、D
u2、…、Dukが配置される上半分の表示セル31では、
表示セル31内の上側に走査電極Sc1、Sc2、…、S
cj/2が配置され、下側に維持電極Su1、Su2、…、S
uj/2が配置される。一方、下側データ電極Dd1、D d2、
…、Ddkが配置される下半分の表示セル32では、表示
セル32内の上側に維持電極Suj/2+1、Suj/2+2、…、
Sujが配置され、下側に走査電極Scj/2+1、Scj/2+2、
…、Scjが配置される。
【0020】図2は、データ電極分割部の部分拡大平面
図とそのA−A′線での断面図である。同図に示される
ように、背面板11上に上側データ電極12aと下側デ
ータ電極12bとが形成され、前面板19上に走査電極
と維持電極とが形成されており、背面板11と前面板1
9とは隔壁20を隔てて対面配置されている。分割され
るデータ電極の末端は、放電開始電圧を低く保つため
に、表示セル31(上側データ電極が配置される一番下
のセル)では、上側データ電極12aと走査電極Scj/2
を、表示セル32(下側データ電極が配置される一番上
のセル)では、下側データ電極12bと走査電極S
cj/2+1をオーバーラップさせるようにかつ誤書き込み放
電を起こさせないように配置する必要がある。そこで、
本実施例における前面板と背面板の位置ずれと放電開始
電圧の関係を図3を用いて説明する。図3において、上
側データ電極12aが走査電極からはみ出しているオフ
セット長さをL1 、下側データ電極12bが走査電極か
らはみ出しているオフセット長さをL2 とする。また、
走査電極Scj/2と走査電極Scj /2+1との電極間距離をW
とする。
図とそのA−A′線での断面図である。同図に示される
ように、背面板11上に上側データ電極12aと下側デ
ータ電極12bとが形成され、前面板19上に走査電極
と維持電極とが形成されており、背面板11と前面板1
9とは隔壁20を隔てて対面配置されている。分割され
るデータ電極の末端は、放電開始電圧を低く保つため
に、表示セル31(上側データ電極が配置される一番下
のセル)では、上側データ電極12aと走査電極Scj/2
を、表示セル32(下側データ電極が配置される一番上
のセル)では、下側データ電極12bと走査電極S
cj/2+1をオーバーラップさせるようにかつ誤書き込み放
電を起こさせないように配置する必要がある。そこで、
本実施例における前面板と背面板の位置ずれと放電開始
電圧の関係を図3を用いて説明する。図3において、上
側データ電極12aが走査電極からはみ出しているオフ
セット長さをL1 、下側データ電極12bが走査電極か
らはみ出しているオフセット長さをL2 とする。また、
走査電極Scj/2と走査電極Scj /2+1との電極間距離をW
とする。
【0021】図3(a)は、放電開始電圧が安定領域と
なるようにデータ電極端位置を、図15のY3の位置と
同様に、走査電極Scj/2と上側データ電極12aおよび
走査電極Scj/2+1と下側データ電極12bとが最小のオ
フセット量をもってオーバーラップしたものである。こ
のときのデータ電極が走査電極位置からはみ出したオフ
セット長さをL0 (=L1 =L2 )とする。但し、デー
タ電極のオフセット量をこのように設定すると、前面板
と背面板との上下方向のずれに対する許容範囲がなくな
ってしまう。図3(b)は、前面板と背面板の上下方向
のずれに対する許容範囲を得るために、走査電極Scj/2
と上側データ電極12aの重なり具合を放電開始電圧が
低く安定する位置(L0 =L1 )に保持したままで、下
側データ電極12bの端を表示セル31に配置された走
査電極Scj/2と誤書き込み放電を起こさない限界位置ま
で伸ばしたものである。このときのデータ電極のオフセ
ット量をL2 =X+L 0 とする。また、このとき走査電
極Scj/2と下側データ電極12bの端までの距離は誤書
き込み放電を起こさせないための最小距離であるGmi
nとなる。
なるようにデータ電極端位置を、図15のY3の位置と
同様に、走査電極Scj/2と上側データ電極12aおよび
走査電極Scj/2+1と下側データ電極12bとが最小のオ
フセット量をもってオーバーラップしたものである。こ
のときのデータ電極が走査電極位置からはみ出したオフ
セット長さをL0 (=L1 =L2 )とする。但し、デー
タ電極のオフセット量をこのように設定すると、前面板
と背面板との上下方向のずれに対する許容範囲がなくな
ってしまう。図3(b)は、前面板と背面板の上下方向
のずれに対する許容範囲を得るために、走査電極Scj/2
と上側データ電極12aの重なり具合を放電開始電圧が
低く安定する位置(L0 =L1 )に保持したままで、下
側データ電極12bの端を表示セル31に配置された走
査電極Scj/2と誤書き込み放電を起こさない限界位置ま
で伸ばしたものである。このときのデータ電極のオフセ
ット量をL2 =X+L 0 とする。また、このとき走査電
極Scj/2と下側データ電極12bの端までの距離は誤書
き込み放電を起こさせないための最小距離であるGmi
nとなる。
【0022】図3(c)は、図3(b)のデータ電極配
置条件のパネルにおいて、データ電極の配置されている
背面板が下方向へずれた場合を示す。図3(d)は、さ
らに背面板が下方向にずれた場合であり、走査電極S
cj/2+1と下側データ電極12bが放電開始電圧を低く保
持できる限界位置(L2 =L0)に達した場合である。
このとき上側データ電極12aのオフセット量はL1 =
X+L0 となる。したがって、図3(b)と図3(d)
で示すデータ電極のずれ量Xが放電開始電圧を低く保持
できる組立ずれ許容範囲となる。すなわち、 X=W−(L0 +Gmin) で、組立許容範囲を規定できる。ここで、本発明の図3
と従来技術の図16を走査電極と維持電極の配置以外の
構造を等しいとして比較すると、 (L0 +Gmin)=定数 W>W′ であるので、 X>X′ となる。従って、本発明により、従来技術に比べて組立
ずれ許容範囲を拡大できたことになる。
置条件のパネルにおいて、データ電極の配置されている
背面板が下方向へずれた場合を示す。図3(d)は、さ
らに背面板が下方向にずれた場合であり、走査電極S
cj/2+1と下側データ電極12bが放電開始電圧を低く保
持できる限界位置(L2 =L0)に達した場合である。
このとき上側データ電極12aのオフセット量はL1 =
X+L0 となる。したがって、図3(b)と図3(d)
で示すデータ電極のずれ量Xが放電開始電圧を低く保持
できる組立ずれ許容範囲となる。すなわち、 X=W−(L0 +Gmin) で、組立許容範囲を規定できる。ここで、本発明の図3
と従来技術の図16を走査電極と維持電極の配置以外の
構造を等しいとして比較すると、 (L0 +Gmin)=定数 W>W′ であるので、 X>X′ となる。従って、本発明により、従来技術に比べて組立
ずれ許容範囲を拡大できたことになる。
【0023】次に、本発明の実施例に係るプラズマディ
スプレイパネルの第1の駆動方法でのパルスタイミング
を図4に示す。1サブフィールドは従来例の場合と同様
に予備放電期間A、予備放電消去期間B、書き込み放電
期間C、維持放電期間Dで構成されるが、書き込み放電
期間Cでの走査パルスの印加順序が異なる。上側データ
電極12aが配置される走査電極(Sc1〜Scj/2)ブロ
ックでは走査パルス26を走査電極Sc1から走査電極S
cj/2へ走査し、下側データ電極12bが配置される走査
電極(Scj/2+1〜Scj)ブロックでは走査パルス26を
走査電極Scjから走査電極Scj/2+1へ走査する。このと
き走査電極Sc1とScjに走査パルス26を同時に印加
し、走査電極Sc1上の走査パルス26は上側データ電極
12aのデータパルス29との間で書き込み放電を、走
査電極Scj上の走査パルス26は下側データ電極12b
のデータパルス30との間で書き込み放電を行なう。そ
の次に走査電極Sc2とScj-1に同時に走査パルス26を
印加して書き込み放電を行い、以下順次に走査パルス印
加電極をシフトさせ、最後に走査電極Scj /2とScj/2+1
に同時に走査パルス26を印加して書き込み放電を行
い、書き込み放電期間を終了する。この方法により、上
側ブロックと下側ブロックでの走査方向と電極配置の関
係を同一にできるため、書き込み放電特性を揃えること
ができる。図5は、上述した図4の駆動方法を基本とし
て、さらに階調表示を行なうために、1フレームを複数
のサブフィールド(6サブフィールド:SF1〜SF
6)に分割した駆動方法の一例を示すタイミングチャー
トであり、書き込み放電期間Cの斜線上が各走査電極の
書き込みタイミングを示す。
スプレイパネルの第1の駆動方法でのパルスタイミング
を図4に示す。1サブフィールドは従来例の場合と同様
に予備放電期間A、予備放電消去期間B、書き込み放電
期間C、維持放電期間Dで構成されるが、書き込み放電
期間Cでの走査パルスの印加順序が異なる。上側データ
電極12aが配置される走査電極(Sc1〜Scj/2)ブロ
ックでは走査パルス26を走査電極Sc1から走査電極S
cj/2へ走査し、下側データ電極12bが配置される走査
電極(Scj/2+1〜Scj)ブロックでは走査パルス26を
走査電極Scjから走査電極Scj/2+1へ走査する。このと
き走査電極Sc1とScjに走査パルス26を同時に印加
し、走査電極Sc1上の走査パルス26は上側データ電極
12aのデータパルス29との間で書き込み放電を、走
査電極Scj上の走査パルス26は下側データ電極12b
のデータパルス30との間で書き込み放電を行なう。そ
の次に走査電極Sc2とScj-1に同時に走査パルス26を
印加して書き込み放電を行い、以下順次に走査パルス印
加電極をシフトさせ、最後に走査電極Scj /2とScj/2+1
に同時に走査パルス26を印加して書き込み放電を行
い、書き込み放電期間を終了する。この方法により、上
側ブロックと下側ブロックでの走査方向と電極配置の関
係を同一にできるため、書き込み放電特性を揃えること
ができる。図5は、上述した図4の駆動方法を基本とし
て、さらに階調表示を行なうために、1フレームを複数
のサブフィールド(6サブフィールド:SF1〜SF
6)に分割した駆動方法の一例を示すタイミングチャー
トであり、書き込み放電期間Cの斜線上が各走査電極の
書き込みタイミングを示す。
【0024】図6は、本発明の実施例に係るプラズマデ
ィスプレイパネルの第2の駆動方法を示すタイミングチ
ャートである。図5と同様に書き込み放電期間Cの斜線
上が各走査電極の書き込みタイミングを示すが、書き込
み放電期間Cでの走査方向が第1の駆動方法と反対にな
っている。つまり、上側の走査ブロックでは走査パルス
26を走査電極Scj/2から走査電極Sc1へ走査し、下側
の走査ブロックでは走査パルス26を走査電極Scj/2+1
から走査電極Scjへ走査する。この駆動方法においても
走査方向と電極配置の関係を上下ブロックで同一にで
き、書き込み放電特性を揃えることが可能である。しか
し、走査方向と電極配置の違いによる書き込み特性の差
が小さければ、図14に示す従来の駆動方法を用いても
よい。
ィスプレイパネルの第2の駆動方法を示すタイミングチ
ャートである。図5と同様に書き込み放電期間Cの斜線
上が各走査電極の書き込みタイミングを示すが、書き込
み放電期間Cでの走査方向が第1の駆動方法と反対にな
っている。つまり、上側の走査ブロックでは走査パルス
26を走査電極Scj/2から走査電極Sc1へ走査し、下側
の走査ブロックでは走査パルス26を走査電極Scj/2+1
から走査電極Scjへ走査する。この駆動方法においても
走査方向と電極配置の関係を上下ブロックで同一にで
き、書き込み放電特性を揃えることが可能である。しか
し、走査方向と電極配置の違いによる書き込み特性の差
が小さければ、図14に示す従来の駆動方法を用いても
よい。
【0025】[第2の実施例]図7は、本発明の第2の
実施例のプラズマディスプレイパネルの電極配置を示す
全体構成図である。本実施例の構造は、上側に維持電
極、下側に走査電極を配置した表示セルと上側に走査電
極、下側に維持電極を配置した表示セルとを交互に配列
したものである。更に、データ電極を上下に分割する境
界では、その境界に隣接する上側の表示セル31では上
側に走査電極、下側に維持電極を配置し、その境界に隣
接する下側の表示セル32では上側に維持電極、下側に
走査電極を配置する。データ電極を上下分割した境界に
隣接する表示セルの電極配置は第1の実施例と同様であ
り、組立許容範囲も同じように確保できるので、従来技
術より組立許容範囲を拡大することができる。尚、本実
施例のプラズマディスプレイパネルにおいても、図5、
図6、図14に示したいずれの駆動方法も用いることが
できる。
実施例のプラズマディスプレイパネルの電極配置を示す
全体構成図である。本実施例の構造は、上側に維持電
極、下側に走査電極を配置した表示セルと上側に走査電
極、下側に維持電極を配置した表示セルとを交互に配列
したものである。更に、データ電極を上下に分割する境
界では、その境界に隣接する上側の表示セル31では上
側に走査電極、下側に維持電極を配置し、その境界に隣
接する下側の表示セル32では上側に維持電極、下側に
走査電極を配置する。データ電極を上下分割した境界に
隣接する表示セルの電極配置は第1の実施例と同様であ
り、組立許容範囲も同じように確保できるので、従来技
術より組立許容範囲を拡大することができる。尚、本実
施例のプラズマディスプレイパネルにおいても、図5、
図6、図14に示したいずれの駆動方法も用いることが
できる。
【0026】以上、本発明のプラズマディスプレイパネ
ルを説明したが、少なくともデータ電極を上下に分割し
た境界部と隣接する表示セルにおいて、境界に近い側に
維持電極、遠い側に走査電極となるよう配置してあれ
ば、本発明の効果を得ることができ、その他の表示セル
における走査電極と維持電極の配列は第1または第2の
実施例と同一である必要はない。
ルを説明したが、少なくともデータ電極を上下に分割し
た境界部と隣接する表示セルにおいて、境界に近い側に
維持電極、遠い側に走査電極となるよう配置してあれ
ば、本発明の効果を得ることができ、その他の表示セル
における走査電極と維持電極の配列は第1または第2の
実施例と同一である必要はない。
【0027】
【発明の効果】以上説明したように、本発明のプラズマ
ディスプレイパネルは、データ電極を上下2つに分割
し、分割部に隣接する表示セルにおいて、分割部に近い
側に維持電極を、遠い側に走査電極を配置したものであ
るので、前面板と背面板の位置ずれ許容範囲を広げるこ
とができ、前面板と背面板を組み立てる際に、若干大き
めに位置ずれが生じても、書き込み放電に必要な放電開
始電圧の上昇や誤書き込み放電を起こさないようにする
ことができる。また、走査電極と維持電極をデータ電極
の分割部を境にして対称的に配置したパネルについて
は、走査電極の走査方向をパネルの上ブロックと下ブロ
ックとで逆にすることにより、上・下ブロックでの書き
込み放電特性を揃えることができる。
ディスプレイパネルは、データ電極を上下2つに分割
し、分割部に隣接する表示セルにおいて、分割部に近い
側に維持電極を、遠い側に走査電極を配置したものであ
るので、前面板と背面板の位置ずれ許容範囲を広げるこ
とができ、前面板と背面板を組み立てる際に、若干大き
めに位置ずれが生じても、書き込み放電に必要な放電開
始電圧の上昇や誤書き込み放電を起こさないようにする
ことができる。また、走査電極と維持電極をデータ電極
の分割部を境にして対称的に配置したパネルについて
は、走査電極の走査方向をパネルの上ブロックと下ブロ
ックとで逆にすることにより、上・下ブロックでの書き
込み放電特性を揃えることができる。
【図1】本発明の第1の実施例のプラズマディスプレイ
パネルの電極配置を示した概略平面図。
パネルの電極配置を示した概略平面図。
【図2】本発明の第1の実施例のデータ電極分割部の表
示セルの部分拡大平面図とそのA−A′線での断面図。
示セルの部分拡大平面図とそのA−A′線での断面図。
【図3】本発明の第1の実施例における走査電極とデー
タ電極の位置合わせ精度についての説明図。
タ電極の位置合わせ精度についての説明図。
【図4】本発明の第1の実施例の第1の駆動方法を説明
するための駆動パルス波形図。
するための駆動パルス波形図。
【図5】本発明の第1の実施例の第1の駆動方法を説明
するためのタイミングチャート。
するためのタイミングチャート。
【図6】本発明の第1の実施例の第2の駆動方法を説明
するためのタイミングチャート。
するためのタイミングチャート。
【図7】本発明の第2の実施例のプラズマディスプレイ
パネルの電極配置を示した概略平面図。
パネルの電極配置を示した概略平面図。
【図8】プラズマディスプレイパネルの表示セルの断面
図。
図。
【図9】従来のプラズマディスプレイパネルの電極配置
を示した概略平面図。
を示した概略平面図。
【図10】従来例の駆動方法を示すタイミングチャー
ト。
ト。
【図11】従来例の駆動方法を示す駆動パルス波形図。
【図12】他の従来例の電極配置を示した概略平面図。
【図13】他の従来例の駆動方法を示す駆動パルス波形
図。
図。
【図14】他の従来例の駆動方法を示すタイミングチャ
ート。
ート。
【図15】放電開始電圧とデータ電極と走査電極との位
置関係を説明するための電極配置図と特性図。
置関係を説明するための電極配置図と特性図。
【図16】他の従来例における走査電極とデータ電極の
位置合わせ精度についての説明図。
位置合わせ精度についての説明図。
A 予備放電期間 B 予備放電消去期間 C 書き込み放電期間 D、D1〜D6 維持放電期間 Sc1〜Scj 走査電極 Su1〜Suj 維持電極 Da1〜Dak データ電極 Du1〜Duk 上側データ電極 Dd1〜Ddk 下側データ電極 S1〜Sj 走査電極駆動波形 COM 維持電極駆動波形 DATA、DATAU、DATAD データ電極駆動波
形 SF1〜SF6 サブフィールド 9 PDPパネル 11 背面板 12、12a、12b データ電極 13、16 誘電体膜 14 蛍光体膜 15 保護膜 17 走査電極 18 維持電極 19 前面板 20 隔壁 21 放電ガス空間 23、31、32 表示セル 24 予備放電パルス 25 予備放電消去パルス 26 走査パルス 27、28 維持パルス 29、30 データパルス
形 SF1〜SF6 サブフィールド 9 PDPパネル 11 背面板 12、12a、12b データ電極 13、16 誘電体膜 14 蛍光体膜 15 保護膜 17 走査電極 18 維持電極 19 前面板 20 隔壁 21 放電ガス空間 23、31、32 表示セル 24 予備放電パルス 25 予備放電消去パルス 26 走査パルス 27、28 維持パルス 29、30 データパルス
Claims (5)
- 【請求項1】 複数の走査電極と、前記複数の走査電極
の各々と対をなしこれと平行にかつ同一平面上に形成さ
れた複数の維持電極と、前記複数の走査電極および維持
電極とは異なる平面上にかつこれらと直交する方向に形
成された複数のデータ電極とを有し、前記走査電極およ
び維持電極と前記データ電極の交差する領域に隔壁によ
って区画された表示セルが構成されるプラズマディスプ
レイパネルにおいて、前記複数のデータ電極が表示領域
内で電気的に2つに分断されており、前記分断された境
界に隣接する表示セルの維持電極は前記分断された境界
に近い側に配置され、該表示セルの走査電極は前記分断
された境界に遠い側に配置されていることを特徴とする
プラズマディスプレイパネル。 - 【請求項2】 分断された前記データ電極の同じ側に配
置されている表示セルに関しては、走査電極に対して維
持電極は同じ側に配置されていることを特徴とする請求
項1記載のプラズマディスプレイパネル。 - 【請求項3】 分断された前記データ電極間の距離は、
分断線に隣接する表示セルに配置された走査電極と走査
電極の敷設方向と平行な隔壁までの距離のうちの大きい
方(Gmin)から、その表示セル内において走査電極
とデータ電極との間での放電開始電圧を低く保持できる
最小オフセット長さ(L0 )を減じた値以上であること
を特徴とする請求項1記載のプラズマディスプレイパネ
ル。 - 【請求項4】 分断された前記データ電極間の距離は、
分断線を挟んでこれと隣接する2つの表示セルに配置さ
れた走査電極間の距離(W)から、その表示セル内にお
いて走査電極とデータ電極との間での放電開始電圧を低
く保持できる最小オフセット長さ(L0 )の2倍を減じ
た値以下であることを特徴とする請求項1記載のプラズ
マディスプレイパネル。 - 【請求項5】 複数の走査電極と、前記複数の走査電極
の各々と対をなしこれと平行にかつ同一平面上に形成さ
れた複数の維持電極と、前記複数の走査電極および維持
電極とは異なる平面上にかつこれらと直交する方向に形
成された複数のデータ電極とを有し、前記走査電極およ
び維持電極と前記データ電極の交差する領域にそれぞれ
表示セルが構成され、かつ、前記複数のデータ電極が表
示領域内で電気的に2つに分断され、その分断線を挟ん
で各表示線の維持電極が内側に走査電極が外側に配置さ
れているプラズマディスプレイパネルの駆動方法であっ
て、前記分断されたデータ電極の一方が配置される表示
領域の書き込み放電期間と、前記分断された他方のデー
タ電極が配置される表示領域の書き込み放電期間とが同
時であり、かつ、前記分断されたデータ電極の一方が配
置される表示領域の各走査電極の走査方向と、前記分断
された他方のデータ電極が配置される表示領域の各走査
電極の走査方向が逆方向であることを特徴とするプラズ
マディスプレイパネルの駆動方法。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9221297A JPH1165486A (ja) | 1997-08-18 | 1997-08-18 | プラズマディスプレイパネルおよびその駆動方法 |
| US09/135,563 US6496163B1 (en) | 1997-08-18 | 1998-08-18 | Plasma display panel having large offset margin for assemblage and controlling method used therein |
| KR1019980033452A KR100304002B1 (ko) | 1997-08-18 | 1998-08-18 | 조립시오프셋마진이큰플라즈마표시패널및그에이용되는제어방법 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9221297A JPH1165486A (ja) | 1997-08-18 | 1997-08-18 | プラズマディスプレイパネルおよびその駆動方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH1165486A true JPH1165486A (ja) | 1999-03-05 |
Family
ID=16764589
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP9221297A Pending JPH1165486A (ja) | 1997-08-18 | 1997-08-18 | プラズマディスプレイパネルおよびその駆動方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US6496163B1 (ja) |
| JP (1) | JPH1165486A (ja) |
| KR (1) | KR100304002B1 (ja) |
Cited By (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6340960B1 (en) | 1998-02-24 | 2002-01-22 | Lg Electronics Inc. | Circuit and method for driving plasma display panel |
| JP2003015603A (ja) * | 2001-06-29 | 2003-01-17 | Pioneer Electronic Corp | プラズマディスプレイパネルの駆動方法およびその駆動装置 |
| KR100453165B1 (ko) * | 2002-01-19 | 2004-10-15 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 |
| JP2005529366A (ja) * | 2002-06-11 | 2005-09-29 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | ディスプレイにおけるライン走査 |
| US7002296B2 (en) | 2000-07-24 | 2006-02-21 | Pioneer Corporation | Plasma display panel and method for fabricating the same |
| US7102595B2 (en) | 2001-01-19 | 2006-09-05 | Lg Electronics Inc. | Driving method of plasma display panel |
| WO2007108111A1 (ja) * | 2006-03-22 | 2007-09-27 | Shinoda Plasma Corporation | 3電極面放電型表示装置の駆動方法、およびその駆動方法により駆動させられる表示装置 |
| US7612739B2 (en) | 2002-04-22 | 2009-11-03 | Lg Electronics Inc. | Device and method for operating plasma display panel |
| JP2010140849A (ja) * | 2008-12-15 | 2010-06-24 | Hitachi Plasma Display Ltd | プラズマディスプレイパネルおよびその製造方法 |
| US7804246B2 (en) | 2007-06-13 | 2010-09-28 | Panasonic Corporation | Plasma display panel with address electrode having projections |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100310689B1 (ko) * | 1999-10-26 | 2001-10-18 | 김순택 | 플라즈마 표시 패널의 구동방법 |
| KR20030080146A (ko) * | 2002-04-04 | 2003-10-11 | 엘지전자 주식회사 | 패시브 매트릭스 구조를 갖는 유기 el 디스플레이장치의 스캔 방법 |
| KR100515360B1 (ko) * | 2003-09-02 | 2005-09-15 | 삼성에스디아이 주식회사 | 플라즈마 표시 패널 및 그의 구동 방법 |
| US20060273986A1 (en) * | 2005-06-01 | 2006-12-07 | Chunghwa Picture Tubes, Ltd. | Method for driving plasma display panels |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5529852A (en) | 1978-08-24 | 1980-03-03 | Japan Broadcasting Corp | Driving discharge panel with simultaneously addressing plural lines |
| JP2898027B2 (ja) | 1989-10-09 | 1999-05-31 | 株式会社日立製作所 | 表示装置及び表示装置の走査方法 |
| US6097357A (en) * | 1990-11-28 | 2000-08-01 | Fujitsu Limited | Full color surface discharge type plasma display device |
| US5684499A (en) * | 1993-11-29 | 1997-11-04 | Nec Corporation | Method of driving plasma display panel having improved operational margin |
| US5969478A (en) * | 1994-04-28 | 1999-10-19 | Matsushita Electronics Corporation | Gas discharge display apparatus and method for driving the same |
| JP3688055B2 (ja) | 1996-04-03 | 2005-08-24 | 富士通株式会社 | 面放電型pdp |
| JPH10247456A (ja) * | 1997-03-03 | 1998-09-14 | Fujitsu Ltd | プラズマディスプレイパネル、プラズマディスプレイ装置、及びプラズマディスプレイパネルの駆動方法 |
| US6208082B1 (en) * | 1998-12-19 | 2001-03-27 | Samsung Sdi Co., Ltd. | Method for driving surface discharge type plasma display panel |
| US6271811B1 (en) * | 1999-03-12 | 2001-08-07 | Nec Corporation | Method of driving plasma display panel having improved operational margin |
-
1997
- 1997-08-18 JP JP9221297A patent/JPH1165486A/ja active Pending
-
1998
- 1998-08-18 US US09/135,563 patent/US6496163B1/en not_active Expired - Fee Related
- 1998-08-18 KR KR1019980033452A patent/KR100304002B1/ko not_active Expired - Fee Related
Cited By (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6340960B1 (en) | 1998-02-24 | 2002-01-22 | Lg Electronics Inc. | Circuit and method for driving plasma display panel |
| US7002296B2 (en) | 2000-07-24 | 2006-02-21 | Pioneer Corporation | Plasma display panel and method for fabricating the same |
| US7336033B2 (en) | 2000-07-24 | 2008-02-26 | Pioneer Corporation | Plasma display panel and method for fabricating the same |
| US7847481B2 (en) | 2000-07-24 | 2010-12-07 | Panasonic Corporation | Plasma display panel and method for fabricating the same |
| US7102595B2 (en) | 2001-01-19 | 2006-09-05 | Lg Electronics Inc. | Driving method of plasma display panel |
| JP2003015603A (ja) * | 2001-06-29 | 2003-01-17 | Pioneer Electronic Corp | プラズマディスプレイパネルの駆動方法およびその駆動装置 |
| KR100453165B1 (ko) * | 2002-01-19 | 2004-10-15 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 |
| US7612739B2 (en) | 2002-04-22 | 2009-11-03 | Lg Electronics Inc. | Device and method for operating plasma display panel |
| JP2005529366A (ja) * | 2002-06-11 | 2005-09-29 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | ディスプレイにおけるライン走査 |
| WO2007108111A1 (ja) * | 2006-03-22 | 2007-09-27 | Shinoda Plasma Corporation | 3電極面放電型表示装置の駆動方法、およびその駆動方法により駆動させられる表示装置 |
| US7804246B2 (en) | 2007-06-13 | 2010-09-28 | Panasonic Corporation | Plasma display panel with address electrode having projections |
| JP2010140849A (ja) * | 2008-12-15 | 2010-06-24 | Hitachi Plasma Display Ltd | プラズマディスプレイパネルおよびその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR19990023676A (ko) | 1999-03-25 |
| US6496163B1 (en) | 2002-12-17 |
| KR100304002B1 (ko) | 2001-09-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP3733773B2 (ja) | Ac型プラズマディスプレイパネルの駆動方法 | |
| JP2000242224A5 (ja) | ||
| US7133005B2 (en) | Plasma display panel and method and apparatus for driving the same | |
| JPH1165515A (ja) | Ac型pdpの駆動方法 | |
| JPH1165486A (ja) | プラズマディスプレイパネルおよびその駆動方法 | |
| US7227513B2 (en) | Plasma display and driving method thereof | |
| JP2001184021A (ja) | プラズマディスプレイパネルの駆動方法 | |
| KR100639539B1 (ko) | 플라즈마 디스플레이 패널의 구동 방법 | |
| WO2004042766A1 (ja) | プラズマディスプレイパネル | |
| KR100784597B1 (ko) | 플라즈마 디스플레이 패널 및 플라즈마 디스플레이 장치 | |
| KR20050104591A (ko) | 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 | |
| US20020135544A1 (en) | Plasma display panel and driving method thereof | |
| US6906689B2 (en) | Plasma display panel and driving method thereof | |
| KR100338518B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
| CN100405434C (zh) | 等离子显示屏的驱动方法与等离子显示设备 | |
| KR100472367B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
| WO2006030825A1 (ja) | プラズマディスプレイパネルの駆動方法 | |
| KR20010046350A (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
| JP4239779B2 (ja) | プラズマディスプレイパネル | |
| KR100365506B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
| JP3402272B2 (ja) | プラズマディスプレイパネル駆動方法 | |
| JP4055795B2 (ja) | Ac型プラズマディスプレイパネルの駆動方法 | |
| JP2004069734A (ja) | プラズマディスプレイの駆動方法 | |
| KR100421483B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
| JP2005258279A (ja) | プラズマディスプレイパネルの駆動方法 |