JPS647332U - - Google Patents
Info
- Publication number
- JPS647332U JPS647332U JP9985887U JP9985887U JPS647332U JP S647332 U JPS647332 U JP S647332U JP 9985887 U JP9985887 U JP 9985887U JP 9985887 U JP9985887 U JP 9985887U JP S647332 U JPS647332 U JP S647332U
- Authority
- JP
- Japan
- Prior art keywords
- input
- digital signal
- input digital
- decoder
- conversion circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000006243 chemical reaction Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Complex Calculations (AREA)
Description
第1図は本考案に係る対数変換回路の一実施例
を示すブロツク図、第2図、第3図は第1、第2
の記憶部に格納するデータを示す図、第4図は従
来の対数変換回路の構成を示すブロツク図である
。 10……デコーダ、11,12……第1の記憶
部、14,15……第2の記憶部、17……加算
器。
を示すブロツク図、第2図、第3図は第1、第2
の記憶部に格納するデータを示す図、第4図は従
来の対数変換回路の構成を示すブロツク図である
。 10……デコーダ、11,12……第1の記憶
部、14,15……第2の記憶部、17……加算
器。
Claims (1)
- 【実用新案登録請求の範囲】 入力デジタル信号をその対数値に変換する対数
変換回路において、 前記入力デジタル信号の上位データが入力され
るデコーダと、このデコーダによつて選択され前
記入力デジタル信号の部分データがそのアドレス
に入力される複数の第1の記憶部と、前記入力デ
ジタル信号の部分データがそのアドレスに入力さ
れ前記デコーダによつて選択される複数の第2の
記憶部と、この第2の記憶部および前記第1の記
憶部の出力を加算する加算器とを有し、前記第1
の記憶部にはそのアドレスに入力される入力デジ
タル信号の最上位桁に対応する対数値が格納され
、また前記第2の記憶部には下位桁の補間値が格
納されることを特徴とする対数変換回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9985887U JPS647332U (ja) | 1987-06-29 | 1987-06-29 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9985887U JPS647332U (ja) | 1987-06-29 | 1987-06-29 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS647332U true JPS647332U (ja) | 1989-01-17 |
Family
ID=31327407
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP9985887U Pending JPS647332U (ja) | 1987-06-29 | 1987-06-29 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS647332U (ja) |
-
1987
- 1987-06-29 JP JP9985887U patent/JPS647332U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS647332U (ja) | ||
| JPH0299368U (ja) | ||
| JPS6074200U (ja) | ピツチ変換回路 | |
| JPS6181700U (ja) | ||
| JPS63199016U (ja) | ||
| JPS6230428U (ja) | ||
| JPS6448936U (ja) | ||
| JPS59178737U (ja) | デイジタル信号の入力回路 | |
| JPH0410500U (ja) | ||
| JPS61139069U (ja) | ||
| JPS5832503U (ja) | 多チャンネル連続出力d/a変換回路 | |
| JPS61196366U (ja) | ||
| JPS6027529U (ja) | 書き変え式ディジタル回路 | |
| JPS61161767U (ja) | ||
| JPS5881649U (ja) | アナログデ−タ収集装置 | |
| JPS59140536U (ja) | アナログ・デイジタル変換器 | |
| JPS6395333U (ja) | ||
| JPS62146192U (ja) | ||
| JPS63200921U (ja) | ||
| JPS5828433U (ja) | Dpcm方式アナログ・デイジタル変換器 | |
| JPS60167441U (ja) | デジタル−アナログ変換回路 | |
| JPH03113538U (ja) | ||
| JPS6429926U (ja) | ||
| JPS5837218U (ja) | ラウドネス回路 | |
| JPS6316687U (ja) |