SU1133598A2 - Вычислительное устройство дл первичной обработки сигналов - Google Patents

Вычислительное устройство дл первичной обработки сигналов Download PDF

Info

Publication number
SU1133598A2
SU1133598A2 SU833665662A SU3665662A SU1133598A2 SU 1133598 A2 SU1133598 A2 SU 1133598A2 SU 833665662 A SU833665662 A SU 833665662A SU 3665662 A SU3665662 A SU 3665662A SU 1133598 A2 SU1133598 A2 SU 1133598A2
Authority
SU
USSR - Soviet Union
Prior art keywords
group
counter
output
inputs
input
Prior art date
Application number
SU833665662A
Other languages
English (en)
Inventor
Вадим Петрович Заболотский
Игорь Никифорович Легомина
Борис Альбертович Швецов
Original Assignee
Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority to SU833665662A priority Critical patent/SU1133598A2/ru
Application granted granted Critical
Publication of SU1133598A2 publication Critical patent/SU1133598A2/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО ДЛЯ ПЕРВИЧНОЙ ОБРАБОТКИ СИГНАЛОВ по авт.св. № 591869, отличающеес  тем, что,с целью расширени  функциональных возможностей за счёт ранжировани  входных сигналов по величине, устройство содержит дифференцирующий элемент, счетчик, группу детекторов нул , группу триггеров, группу блоков ключей и группу цифровых индикаторов, при этом выход операционного усилител  через дифференцирующий элемент соединен со счетным входом счетчика, выход генератора тактовых импульсов - с входом сброса счетчика и с нулевыми входами триггеров группы, выходы сумматоров группы через соответствукицие детекторы нул  группы соединены с единичными входами соответствующих триггеров группы, инверсные выходы которых соединены с управл ющими входами соответствующих блоков ключей группы, выход счетчика через блоки ключей группы соединен с входами соответствукицих л цифровых индикаторов группы.

Description

00 00 СП
00 Изобретение относитс  к вычислительной технике и может быть исполь зовано дл  ранжировки сигналов в по р дке возрастани  или убывани  их амплитуд. По основному авт. св. № 591869 известно В1(числительное устройство дл - первичной обработки сигналов, содержащее группу сумматоров, первые входы которых  вл ютс  входами устройства, а вторые входы и выходы подключены, соответственно к выходу инвертора и к входам соответствующих релейных элементов, выходы которых подсоединены к первым входам дополнительной группы сумматоров , выходы которых подсоединены к входу сумматора, последовательно соединенного с операционным усилителем , выход которЬго соединен с входом инвертора и одновременно  вл етс выходом устройства,.и последовательно включенные генератор тактовых им1пульсов и генератор пилообразного напр жени , выход которого подключен к вторым входам дополнительной группы сумматоров . I Недостаток данного устройства заключаетс  в том, что оно не позвол е присвоить каждому входному сигналу пор дковый номер, соответствующий ег величине, что ограничивает возможнос ти практического применени  устройст ва при статистической обработке сигна лов и не позвол ет использовать его в системах массового обслуживани  с приоритетами. Целью изобретени   вл етс  расши рение функциональных возможностей устройства за счёт ранжировани  вход ньк сигналов по величине. Цель Достигаетс  тем, что устрой во содержит дифференцирующий элемент счетчик, группу детекторов нул , группу триггеров, группу блоков ключей и группу цифровых индикаторов при этом выход операционного усилите л  через дифференцирующий элемент соединен со. счетным входом счетчика выход генератора тактовых импульсов . с входом .сброса счетчика и с нулевыми входами триггеров группы, выходы сумматоров группы через соответствующие детекторы нул  группы соедине ны с единичными входами соответствующих триггеров группы, инверсные выхо ды которых соединены с управл юищми входами соответствующих блоков клю чей группы, выход счетчика через блоки, ключей группы соединен с входами соответствующих цифровых индикаторов группы. На чертеже показана структурна  схема предлагаемого устройства. Устройство содержит группу сумматоров 1, .группу релейных элементов 2, дополнительную группу сумматоров 3, сумматор 4, операционной усилитель 5, инве:ртор 6, генератор 7 тактовых импульсов , дифференцирующий элемент 8, генератор 9 пилообразного напр жени , счетчик 10, группу детекторов 11 нул , группу триггеров 12, группу блоков 13 ключей, группу цифровых индикаторов 14. Первые входы сумматоров 1  вл ютс  входами устройства. Вых:од операционного усилител  5  вл етс  выходом устройства. Выходы цифровых индикаторов 14  вл ютс  дополнительными выходами устройства. Устройство работает следующим образом . Генератор 7 вырабатывает тактовые импульсы, запускающие генератор 9 и выставл ющие в исходное состо ние счетчик 10 и триггеры 12. По этим импульсам генератор 9 вырабатывает в каждом такте линейно возрастающее напр жение, поступающее на вторые входы сумматоров 3. В счетчик 10 записьшаетс  1. Триггеры 12 устанавливаютс  в О. Сигналы с инверсных выходов триггеров 12, соответствующие логической единице, поступают на управл ющие входы блоков 13 ключей, которые открываютс , и единица с выхода счетчика 10 записываетс  во все цифровые индикаторы 14. На первые входы сумматоров 1 подаютс  сигналы, подлежащие ранжировке. На вторые входы сумматоров 1 поступают сигналы с инвертора 6. Суммарные сигналы с выхода сумматоров 1 поступают на входы релейных элементов 2 и на входы детекторов 11 нул . Релейные элементы 2 преобразуют эти сигналы в равные по величине сигналы, имеющие ту же пол рность, что и сигналы на их входах. На выходах сумматоров 3 получают сигнал u(t) и + и + где и - сигнал положительной пол рности , поступающий с релей3 ного элемента 2 на первый вход сумматора 3; начальное напр жение на выходе генератора 9; приращение напр жени  на выходе генератора 9 в е,цини цу времени; врем . . Если на первые входы сумматоров 3 поступает с релейных элементов 2 сигнал отрицательной пол рности U, то на выходах сумматоров 3 получают сигнал U(t) и + Ufl + U(t). Сигналы U.(t) и U(t) эквивалентны сигналам на выходах асимметричных ре лейных элементов с измен ющейс  асим метрией релейных характеристик, поэтому , подбира  соотношение на выходе операционного усилител  5 можно получить любую пор дковую статистику . Задава  дл  генератора 9 U -U и тем самым 0) О,обеспечивают по вление на выходе операционно го усилител  5 первой пор дково ста тистики, т.е. наименьшего из сигналов подаваемых на вход устройства. Дл  того, чтобы устройство выде;л ло N-ю пор дковую статистику, т.е наибольший из входных сигналов, необходимо выполнение соотношени  U Uo-tUj lU4+Uo+U,T где Т - период тактовых импульсов и развертки генератора 9. Выбира  и,, удовлетвор ющее данн му неравенству, обеспечивают по вле ние на выходе устройства в конце пе риода развертки генератора 9 N-ой пор дковой статистики. I Сигналы U(t) и U(t) с выходов сумматоров 3 поступают на входы сум матора 4, где они суммируютс , и су марный сигнал поступает на вход операционного усилител  5, обладающего очень высоким коэффициентом усилени Сигнал с выхода операционного усили тел  поступает на вход инвертора 6 и на вход дифференцирующего элемента 8 Инвертор 6 измен ет пол рность поступившего на его вход сигнала на противоположную. Инвертированный сигнал поступает на вторые входы сумматоров 1. 984 . Сигнал на выходе операционного усилител  5 равен одному из сигналов, подаваемых на вход устройства. Измен   соотношение в течение тактового периода Т, на выходе операционного усилител  5 получают последовательность входных сигналов, расположенных в пор дке их возрастани , начина  с наименьшего сигнала и конча  aибoльшим. В момент выделени  на выходе операционного усилител  очередного сигнала происходит скачкообразное изменение выходного сигнала на величину разности между последующей и предыдущей пор дковыми статистиками. При этом на выходе дифференцирующего элемента 8 по вл етс  импульс. Он посту- . пает на вход счетчика-10, увеличива  наход щеес  в нем число на единицу . Таким образом, счетчик 10 фиксирует ранг сигнала, вьщеленного на выходе операционного усилител  5. Число, соответствующее рангу выделенного сигнала, в виде параллельного кода поступает с выхода счетчика 10 одновременно на все кодовые входы блоков 13 ключей. При вьщелении очередного входного сигнала на выходе одного из сумматоров 1 по вл етс  нулевой сигнал. При этом на выходе соответствующего детектора 11 нул  по вл етс  импульс. Он устанавливает один из триггеров 12 .в единичное состо ние. На инверсном выходе триггера по вл етс  сигнал , соответствующий логическому нулю , который, поступа  на управл ющий вход блока 13 ключей, запирает его до конца тактового периода. Соответствуюш 1й цифровой индикатор 14 запоминает и индицирует код. ранга вьщеленного в этот момент входного сигнала. Номер индикатора 14 равен номеру входа устройства. Таким образом, предлагаемое устройство не только позвол ет сформировать из входных сигналов возрастающий или убьшающий р д, но и одновременно присваивает каждому входному сигналу пор дковый номер в соответст ,вии с его рангом в р ду входных сигналов. Это определ ет технико-экономический эффект от использовани  изобретени .

Claims (1)

  1. ВЫЧЙСЛИТЕЛЬНОЕ УСТРОЙСТВО ДЛЯ ПЕРВИЧНОЙ ОБРАБОТКИ СИГНАЛОВ по авт.св. № 591869, отличающееся тем, что,с целью расширения функциональных возможностей за счёт ранжирования входных сигналов по величине, устройство содержит дифференцирующий элемент, счетчик, груп пу детекторов нуля, группу триггеров, группу блоков ключей и группу цифро вых индикаторов, при этом выход операционного усилителя через дифференцирующий элемент соединен со счетным входом счетчика, выход генератора тактовых импульсов - с входом сброса счетчика и с нулевыми входами триггеров группы, выходы сумматоров группы через соответствующие детекторы нуля группы соединены с единичными входами соответствующих триггеров группы, инверсные выходы которых сое динены с управляющими входами соответствующих блоков ключей группы, выход счетчика через блоки ключей группы соединен с входами соответствующих цифровых индикаторов группы.
    00 00 сл
    СО
    1 1133598 2
SU833665662A 1983-11-24 1983-11-24 Вычислительное устройство дл первичной обработки сигналов SU1133598A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833665662A SU1133598A2 (ru) 1983-11-24 1983-11-24 Вычислительное устройство дл первичной обработки сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833665662A SU1133598A2 (ru) 1983-11-24 1983-11-24 Вычислительное устройство дл первичной обработки сигналов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU591869 Addition

Publications (1)

Publication Number Publication Date
SU1133598A2 true SU1133598A2 (ru) 1985-01-07

Family

ID=21090272

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833665662A SU1133598A2 (ru) 1983-11-24 1983-11-24 Вычислительное устройство дл первичной обработки сигналов

Country Status (1)

Country Link
SU (1) SU1133598A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 591869, кл. G 06 G 7/12, 1976 (прототип). *

Similar Documents

Publication Publication Date Title
SU1133598A2 (ru) Вычислительное устройство дл первичной обработки сигналов
SU888102A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
RU2019030C1 (ru) Устройство преобразования напряжения в код
SU840850A1 (ru) Пневматический счетчик импульсов
SU760448A1 (ru) Распределитель1
SU894844A1 (ru) Устройство дл формировани серии импульсов
SU822376A1 (ru) Реверсивное счетное устройство
SU1287281A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1280610A1 (ru) Устройство дл сравнени чисел
SU1201833A1 (ru) Устройство дл сортировки чисел
SU769549A1 (ru) Устройство дл определени дифференциального закона распределени веро тностей экстремальных значений
SU1247773A1 (ru) Устройство дл измерени частоты
SU1083188A1 (ru) Генератор потоков случайных событий
SU1444747A1 (ru) Устройство дл выделени экстремального из @ чисел
SU395844A1 (ru) Многоканальный статистический анализатор квантованных по величине времяимпульсных
SU866751A1 (ru) Делитель частоты следовани импульсов на 2,5
SU930687A1 (ru) Мажоритарно-резервированный делитель частоты следовани импульсов
SU567208A2 (ru) Многоразр дный декадный счетчик
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
SU452811A1 (ru) Устройство дл определени класса неисправностей в релейных структурах
SU1529444A1 (ru) Двоичный счетчик
SU1450108A1 (ru) Счетчик
SU1275762A1 (ru) Делитель частоты следовани импульсов
SU389625A1 (ru) Устройство для формирования временного интервала
SU648988A1 (ru) Цифровое устройство дл решени систем линейных алгебраических уравнений