SU1148009A1 - Устройство дл контрол цифровых блоков - Google Patents

Устройство дл контрол цифровых блоков Download PDF

Info

Publication number
SU1148009A1
SU1148009A1 SU833661921A SU3661921A SU1148009A1 SU 1148009 A1 SU1148009 A1 SU 1148009A1 SU 833661921 A SU833661921 A SU 833661921A SU 3661921 A SU3661921 A SU 3661921A SU 1148009 A1 SU1148009 A1 SU 1148009A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
signature
inputs
outputs
Prior art date
Application number
SU833661921A
Other languages
English (en)
Inventor
Елизар Ильич Николаев
Ефим Зиньделевич Храпко
Original Assignee
Предприятие П/Я А-1586
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1586 filed Critical Предприятие П/Я А-1586
Priority to SU833661921A priority Critical patent/SU1148009A1/ru
Application granted granted Critical
Publication of SU1148009A1 publication Critical patent/SU1148009A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ, содержащее мультиплексор , соединенньй информационным входами с клеммами дл  подключени  выходов контролируемого цифрового блока,выходом - с информационные вх дом сигнатурного анализатора, задат чик тестов, соединенный выходами с клеммами дл  подключени  входов контролируемого цифрового блока, и первый счетчик, отличающее с и тем, что, с целью повышени  быстродействи  устройства, в него введены блок управлени , индикатор блок пам ти сигнатур, триггер прайнпьности сигнатуры, генератор пачк -импульсов, первый элемент И, блок ИЗхО сравнени , причем первый выход блока управлени  соединен с установочными входами сигнатурного анализатора, первого счетчика и триггера правильности сигнатуры, второй выход блока управлени  соединен через генератор пачки импульсов с первым входом первого элемента И, соединенного вторьм входом с первым выходом триггера правильности сигнат уры, выходом со счетным входом первого счетчика и стробирующим входом блока сравнени , соединенного первыми входами через блок пам ти сигнатур с выходами первого счетчика, выходом - с информационным входом триггера правиль ности сигнатуры, соединенного вторым выходом с первым входом индикатора, вторые входы которого соединены с вторьпчи входами блока сравнени  и с выходами сигнатзфного анализатора , соединенного синхровходом с третьим выходом блока управлени , соеди ненного четвертым и п тым выходами с управл ющими входами задатчика тестов и мультиплексора соответствен но.

Description

2. Устройство по п. 1, о т л ичающеес  тем, что блок управлени  содержит кнопку пуска, соединенную первым вьгеодом с общей шиной устройства, вторым выводом с первым установочным входом RS триггера , соединенного вторым установочным входом с вторым выходом блока и с выходом второго счетчика, третьим установочным входбм - с установочными входами счетного триггера, второго счетчика, с первым выходом блока и с первым выводом кнопки исходной установки, соединенной вторым
выводом с общей шиной устройсг а, выход РЭ-триггера соединен с первым входом второго элемента И, соединенного вторым входом с выходом генератора импульсов, вькодом - со счетным входом счетного триггера, соединенного первым вьрсодом с четвертым выходом блока, вторым выходом - со счетным входом второго счетчика и с третьим выходом блока, переключатель вывода контролируемого цифрового уз;ла , соединенный первыми вьшодами с общей шиной устройства, вторыми выводами - с п тыми выходами блока.
Изобретение относитс  к вычислительной технике и может быть испопьзовано дл  контрол  логических блоков средств ЦВТ.
Известно устройство дл  контрол  хщфровых блоков, содержащее задатчиктестов , блок управлени , сигнатурньй анализатор и блок индикации Ij .
Недостатком известного устройства  вл етс  низка  достоверность контрол . Так как в нем отсутствует возможность сн ти  диагностических сигнатур с вьтодов контролируемой схемы а получаема  обща  сигнатура цифровой схемы несет информацию только о ее работоспособности и не указывает на место неисправности, если такова  имеетс .
Наиболее близким по техническому решению к предлагаемому  вл етс  устройство дл  контрол  цифровых блоков , содержащее мультиплексор, соединенный информационными входами с клеммами дл  подключени  выходов контролируемого цифрового блока, выходом информационным входом сигнатурного анализатора,, задатчик тестов, соединенный выходами с клеммами дл  подключени  входов контролируемого цифрового блока, первьй и второй счетчики , второй мультиплексор, дешифратор , блок злементов задержки, блок питани  2 .
Недостатком известного устройства  вл етс  низкое быстродействие в режиме контрол  цифровых блоков вследствие необходимости визуального сравнени  многоцифровьк сигнатур, полученных на выходах контролируемого блока, с эталонными сигнатураМИл записанными в технической документации на блок.
Цель изобретени  повьш1ение быстродействи  устройства.
Поставленна  цель достигаетс  тем, что в устройство дл  контрол  цифровых блоков, содержащее мультиплексор, соединенный информационными входами с клеммами дл  подключени  выходов . контролируемого цифрового блока, выходом - с информационным входом сигнатурного анализатора, задатчик тестов, соединенный выходами с клеммами дл  подключени  входов контролируемого цифрового блока, и первый счетчик, введены блок управлени , индикатор, блок пам ти сигнатур, триггер правильности сигнатуры, генератор пачки импульсов, первый элемент И, блок сравнени , причем первый выход блока управлени  соединен с установочными входами сигнатурного анализатора, первого счетчика и триггера правильности сигнатуры, второй выход блока управлени  соединен через генератор пачки импульсов с первым входом первого элемента И, соединенного BTopbiM входом с первым выходом триггера правильности сигнатуры, выг ХОДОМ - со счетным входом первого счетчика и стробирующим входом блока сравнени , соединенного первыми вхоI I дами через блок пам ти сигнатур с вы ходами первого счетчика, выходом с информационным входом триггера пра вильности сигнатуры, соединенного вторым выходом с первым входом индикатора , вторые входы которого соединены с вторыми входами блока сравнени  и с выходами сигнатурного анализатора , соединенного синхровходом с третьим выходом блока управлени , соединенного четвертым и п тыми выхо дами с управл ющими входами задатчика тестов и мультиплексора соответст венно. Блок управлени  содержит кнопку пуска, соединенную первым выводом с общей шиной устройства, вторым выводом - с первым установочным входом RS-триггера, соединенного- вторым установочным входом с вторым выходом блока и с выходом второго счетчика, третьим установочным входом - с уста новочными входами счетного триггера, второго счетчика, с первым выходом блока и с первым выводом кнопки исходной установки, соединенной вторым выводом с общей шиной устройст ва, выход RS-триггера соединен с первым входом второго элемента И, соединенного вторым входом свыходом генератора импульсов, выходом со счетным входом счетного триггера, соединенного первым выходом с четвер тым выходом блока, вторым выходом со счетным входом второго счетчика и с третьим выходом блока, переключатель вывода контролируемого цифрового узла, соединенный первыми вьшодами с общей шиной устройства, вторыми вьшодами - с п тыми выходами блока. На фиг. 1 приведена блок-схема устройства; на фиг. 2 - функциональна  схема блока управлени . Устройство дп  контрол  цифровых .блоков содержит контролируемый цифровой блок 1, задатчик 2 тестов, блок 3 управлени , мультиплексор 4, сигнатурный анализатор 5, индикатор 6, генератор 7 пачки импульсов, первый элемент 8 И, первый счетчик 9, блок ТО пам ти сигна ур, блок 11 сравнени , триггер 12 правильности сигнатуры. Блок 3 управлени  содержит генера тор 13 импульсов, RS -триггер 14, второй элемент И 15, счетный триггер 16, второй счетчик 17, кнопку 18 094 исходной установки, кнопку 19 пуска, переключатель 20 вывода.-; Информационные входы мультиплексора 4 соединены с клеммами дл  подключени  выходов контролируемого цифрового блока 1, выход - с информационным входом сигнатурного анализатора 5. Выходы задатчика 2 тестов соединены с клеммами дл  подключени  входов контролируемого цифрового блока 1. Первый выход блока 3 управлени  соединен с установочными входами сигнатурного анализатора 5, первого счетчика 9 и триггера 12 правильности сигнатуры, второй выход блока 3 управлени  соединен через генератор 7 пачки импульсов с первым входом первого элемента И 8, соединенного вторым входом с первым выходом триггера 12 правильности сигнатуры , выходом - со счетным входом первого счетчика 9 и стробирующим входом блока 11 сравнени , соединенного первыми.входами через блок 10 пам ти сигнатур с выходами первого счетчика 9, выходом - с информационным входом триггера 12 правильности сигнатуры, соединенного вторым выходом с первым входом индика-. тора 6, вторые входы которого соединены с вторыми входами блока 11 сравнени  и с выходами сигнатурного анализатора 5, соединенного синхровкодом с третьим выходом блока 3 управлени , соединенного четвертым и п тым выходами с управл ющими входами задатчика 2 тестов и мультиплексора 4 соответственно. В блоке 3 управлени  кнопка 19 пуска соединена первым выводом с общей шиной устройства, вторым выводом - с перBbjM установочным входом RS -триггера 14, соединенного вторьм установочным входом с вторым выходом блока 3 и с выходом второго счетчика 17, третьим установочным входом - с установочными входами счетного триггера 16, второго счетчика 17, с первьы выходом блока 3 и с первым выводом кнопки 18 исходной установки, соединенной вторым выводом с общей шиной устройства, вькод RS-триггера 14 соединен с первым входом второго элемента И 15, соединенного вторым входом с выходом генератора 13 импульсов, выходом -. со счетньи входом счетного триггера 16, соединенного первым выходом с четвертьм вы5 11 ходом блока 3, вторым выходом - со счетным входом второго счетчика 17 и с третьим выходом блока 3, переключатель 20 вывода контролируемого цифрового узла соединен первыми выводами с общей шиной устройства, вторыми выводами - с п тыми выходами блока 3. Устройство работает следзпощим образом. Блок 3 управлени  вьщает сигнал начальной установки, который устанавливает сигнатурный анализатор 5, счетчик 9 и триггер 12 правильности сигнатуры в исходные состо ни . С блока 3 управлени  в з&датчик 2 тестов поступает сигнал, по которому осуществл етс  вывод с задатчика 2 тестов первого теста на входы контролируемого блока 1. ,С одного из выходов блока 1 информаци  через мультиплексор А поступает на первый вход сигнатурного анализатора 5, представл ющего собой сдвигающий регистр , охваченный обратными св з ми через схему сложени  по модулю два. По первому сигналу сдвига с блока 3 управлени  эта информаци  записываетс  в первый разр д анализатора По второму сигналу с блока 3 управлени  задатчик 2 тестов выдает второй тест на блок 1, ас выхода блока 1 через мультиплексор 4 второй бит информации поступает на вход анализатора 5 и по второму сигналу сдвига с блока 3 записываетс  в ана лизатор 5 и т.д. до тех пор, пока вс  тестова  программа не будет выведена из задатчика 2 тестов и вс последовательность кодов с одного из выходов контролируемого блока 1 не окажетс  свернутой в сигнатурном анализаторе 5. Свертка этой информа ции поступает в параллельном коде на входы блока 11 сравнени , на пер вые входы индикатора 6 и индицирует с  на нем в дес тичном коде. После этого блок 3 управлени  вьщает сигнал на запуск генератора 7 пачки им лульсов, с выхода которого импульсы через открытый элемент И 8 поступаю на счетный вход счетчика 9. В соответствии с адресом, заданным счетчи ком 9, блок 10 пам ти сигнатур с вы ходов выдает коды (сигнатуры), кото рые поступают на другие входы блока 11 сравнени . Блок 10 пам ти сиг натур хранит набор эталонных сигнатур , соответствующих всем выходам контролируемого блока 1. Импульсы, прощедшие через элемент И 8 на блок 11, стробируют результат сравнени  информации, полученной на сигнатурном анализаторе 5 и выводимой из блока 10,пам ти сигнатур.В момент сравнени  на выходе блока 11 вырабатываетс  импульс, который устанавливает триггер 12 в единичное состо ние . Состо ние триггера 12 индицируетс  на индикаторе 6. Одновременно триггер 12 блокирует элемент И 8 по второму входу, запира  поступление импульсов с генератора 7 на счетчик 9. В результате, если в блоке 10 пам ти сигнатур.присутствует сигнатура , равна  сигнатуре, сн той с вывода блока 1, то считаетс  что данный вывод блока работает правильно, и переход т к контролю другого вьшода . Дл  этого блок управлени  3- выдает сигнал на мультиплексор 4 и к сигнатурному анализатору 5 подключаетс  другой вывод блока 1, с которого снимаетс  сигнатура, и провер етс  наличие этой сигнатуры в блоке 10 пам ти этой сигнатуры. Если в составе блока 10 отсутствует сигнатура, записанна  на анализаторе 5, то контролируемый блок 1 по провер емому выводу считаетс  неисправным . Индикаци  наличи  или отсутстви  совпадени  сн той сигнатуры со списком эталонных сигнатур, хран щихс  в блоке 10, ведетс  по лампе индикатора и не требуетс  визуально сравнивать многоразр дные сигнатуры с эталонными, записанными в документации. Блок управлени  3 работает следующим образом. При нажатии кнопки 18 триггер 14, триггер 1Ь и счетчик 17 устанавливаютс  в исходные состо ни , и на анализатор, 5, счетчик 9 и триггер 12 выдаетс  сигнал начальной установки. При нажатии кнопки 19 триггер 14 открывает элемент И 15, и импульсы с генератора 13 поступают на счетный вход триггера 16. С выходов триггера 16 снимаютс  две последовательности импульсов, сдвинутые друг относительно друга на половину такта. Одна из последовательностей используетс  дл  задани  тестов из задатчика 2, друга  - дл  сдвига информации в анализаторе 5. Сетчик 17 подсчитывает 7 , количество тестов и по окончании сче та через триггер 14 блокирует элемент И 15 и, прерыва  поступление импульсов задани  теста и сдвига на эадатчик 2 и анализатор 5, выдает сигнал на запуск генератор 7 пачки импульсов. Переключатель 20 вывода используетс  дл  подключени  к сигнатурному
jmSMtei 098 анализатору 5 различных выводов блока 1. Таким образом, применение предлагаемого устройства ускор ет диа1ностирование неисправностей вследствие исключени  визуального сравнени  многоцифровых сигнатур с эталонными сигнатурами, указанными в технической документации. AtfMft iJi

Claims (2)

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ, содержащее мультиплексор, соединенный информационными входами с клеммами для подключения выходов контролируемого цифрового блока,выходом - с информационные входом сигнатурного анализатора, задатчик тестов, соединенный выходами с клеммами для подключения входов контролируемого цифрового блока, и первый счетчик, отличаю щеес Я тем, что, с целью повышения быстродействия устройства, в него введены блок управления, индикатор, блок памяти сигнатур, триггер правильности сигнатуры, генератор пачки -импульсов, первый элемент И. блок сравнения, причем первый выход блока управления соединен с установочными входами сигнатурного анализатора, первого счетчика и триггера правильности сигнатуры, второй выход блока управления соединен через генератор пачки импульсов с первым входом первого элемента И, соединенного вторьм входом с первым выходом триггера правильности сигнатуры, выходом со счетным входом первого счетчика и стробирующим входом блока сравнения, соединенного первыми входами через блок памяти сигнатур с выходами первого счетчика, выходом - с информационным входом триггера правильности сигнатуры, соединенного вторым выходом с первым входом индикатора, вторые входы которого соединены с вторыми входами блока сравнения и с выходами сигнатурного анализатора, соединенного синхровходом с третьим выходом блока управления, соединенного четвертым и пятым выходами с управляющими входами задатчика тестов и мультиплексора соответствен°(19) bo
КО >
2. Устройство по π. 1, о т л ичающееся тем, что блок управления содержит кнопку пуска, соединенную первым выводом с общей шиной устройства, вторым выводом с первым установочным входом RS триггера, соединенного вторым установочным входом с вторым выходом блока и с выходом второго счетчика, третьим установочным входом - с установочными входами счетного триггера, второго счетчика, с первым выходом блока и с первым выводом кнопки исходной установки, соединенной вторым выводом с общей шиной устройспга, выход R5-триггера соединен с первым входом второго элемента И, соединенного вторым входом с выходом генератора импульсов, выходом - со счетным входом счетного триггера, соединенного первым выходом с четвертым выходом блока, вторым выходом - со счетным входом второго счетчика и с третьим выходом блока, переключатель вывода контролируемого цифрового узла, соединенный первыми выводами с общей шиной устройства, вторыми выводами - с пятыми выходами блока.
SU833661921A 1983-11-15 1983-11-15 Устройство дл контрол цифровых блоков SU1148009A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833661921A SU1148009A1 (ru) 1983-11-15 1983-11-15 Устройство дл контрол цифровых блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833661921A SU1148009A1 (ru) 1983-11-15 1983-11-15 Устройство дл контрол цифровых блоков

Publications (1)

Publication Number Publication Date
SU1148009A1 true SU1148009A1 (ru) 1985-03-30

Family

ID=21088897

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833661921A SU1148009A1 (ru) 1983-11-15 1983-11-15 Устройство дл контрол цифровых блоков

Country Status (1)

Country Link
SU (1) SU1148009A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство ССС № 875390, кл. G 06 F 15/46, 1979. 2. Авторское свидетельство СССР № 830391, KJI. G 05 F 11/26,. 1981 (прототип). *

Similar Documents

Publication Publication Date Title
US3335404A (en) Continuous monitor and binary chain code transmitter and receiver system
SU1148009A1 (ru) Устройство дл контрол цифровых блоков
SU1509902A2 (ru) Устройство дл обнаружени ошибок при передаче кодов
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
SU1175022A1 (ru) Устройство дл контрол серий импульсов
SU1128267A1 (ru) Устройство дл контрол цифровых блоков
SU902018A1 (ru) Устройство дл контрол логических блоков
SU1062623A1 (ru) Устройство дл контрол импульсов
SU1390610A1 (ru) Устройство дл диагностировани аппаратуры обработки данных
SU1160417A1 (ru) Устройство дл контрол цифровых узлов
SU936005A1 (ru) Устройство дл контрол преобразователей угла поворота вала в код
SU723578A1 (ru) Устройство дл контрол логических блоков
SU1228140A1 (ru) Устройство дл индикации
SU1640740A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1191911A1 (ru) Устройство дл контрол цифровых узлов
SU1043668A1 (ru) Устройство дл контрол счетчиков импульсов
SU942115A1 (ru) Устройство дл проверки преобразователей угла поворота вала в код
SU1608672A1 (ru) Устройство дл контрол логических блоков
RU1830535C (ru) Резервированное устройство дл контрол и управлени
SU1436114A1 (ru) Устройство дл распознавани отказов
SU1037257A1 (ru) Устройство дл контрол логических блоков
SU1166120A1 (ru) Устройство дл контрол цифровых узлов
SU1474655A2 (ru) Устройство дл контрол времени выполнени программы
SU1231504A1 (ru) Устройство дл контрол логических блоков
SU1442946A1 (ru) Устройство дл проверки приборов контрол