SU1277110A1 - Устройство дл распределени заданий между ЭВМ - Google Patents
Устройство дл распределени заданий между ЭВМ Download PDFInfo
- Publication number
- SU1277110A1 SU1277110A1 SU853890577A SU3890577A SU1277110A1 SU 1277110 A1 SU1277110 A1 SU 1277110A1 SU 853890577 A SU853890577 A SU 853890577A SU 3890577 A SU3890577 A SU 3890577A SU 1277110 A1 SU1277110 A1 SU 1277110A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- elements
- outputs
- comparison circuit
- output
- Prior art date
Links
- 230000036039 immunity Effects 0.000 abstract 1
- 238000000926 separation method Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000011321 prophylaxis Methods 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Landscapes
- Hardware Redundancy (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл распределени заданий между ЭВМ в трехмашинных вычислительных системах. Целью изобретени вл етс повышение надежности функционировани . Поставленна цель достигаетс тем, что в устройство введены блок приоритета, обеспечивающий разделение времени поступлени управл ющих сигналов, что обеспечивает повышение помехоустойчивости устройства. Использсгвание данного устройства позвол ет равномерно загрузить ЭВМ комплекса в режиме повьшенной производительности и направл ть очередное задание на все ЭВМ комплекса в режиме повьшгенной надежности . Смена режима проводитс автоматически в зависимости от загрузки комплекса. 2 ил. (Л с to
Description
11 Изобретение относитс к вычислительной технике и может быть использовано дл распределени запросов между ЭВМ в двухмашинных и в трехмаш ных вычислительных системах. Цель изобретени - повьшение надежности функционировани устройства На фиг. 1 изображена блок-схема устройства дл распределени заданий между ЭВМ; на фиг. 2 - блок приорите та. Устройство содержит блок 1 приори тета, счетчики 2, схемы 3 сравнени , элементы И А и 5, блоки элементов И б, элементы ИЛИ 7, регистр 8, отBeTHbfe входы 9 устройства, входы 10 блока 1, тактовый вход 11 устройства информационные входь 12 устройства, информационные выходы 13 устройства. Блок приоритета содержит трштеры 14 и 15, элементы И 16 и 17, элемент ИЛИ 18, элементы 19 и 20 задержки. Устройство работает следующим образом. Сущность работы устройства заключаетс в реализации возможности авто . матизированно1о выбора одного из тре ( Режимов функционировани вычислитель ной системы: режима повышенной произ водительности, режима повышенной надежности и их сочетани . Установка регистра 8 в нулевое со то ние соответствует заданию режима повышенной производительности, когда поступающа на группу входов 12 устройства очередна задача направл етс на одну из трех менее загруженн то ЭВМ и решаетс там. Установка регистра 8 в состо ние 111 ... 11 соответствует заданию режима повышенной надежности, когда поступающа на группу входов 12 устройс ва очередна задача направл етс на входы всех трех ЭВМ, где осуществл етс ее параллельное решение. Запись в регистр 8 некоторого произвольного числа соответствует третьему режиму функционировани сис темы, когда ЭВМ работают в режиме по вьппенной надежности, если число решаемых задач каждой ЭВМ не превышает заданного числа, в противном случае осуществл етс переход в режим повышенной производительности. Рассмотрим работу устройства в каждом из трех названных режимов. Режим повьтенной производительнос ти . 02 В исходном состо нии счетчики 2, регистр 8 и триггеры 14 и 15 блока приоритета установленуэ в состо ние О. На выходе первой схемы 3 сравнени формируетс разрешающий потенциал, если содержимое регистра В больше содержимого первого счетчика 2. Поскольку в ретистр 8 записан код 000...00, то в режиме повышенной производительности на выходе первой схемы 3 сравнени разрешающий потенциал сформирован не будет. На втором (на схеме правом) выходе неравенства второй схемы сравнени (как и третьей) формируетс разрешающий потенциал в случае, если код, поданный на ее вторые (на схеме правые) входы, больше кода, поданного на левые входы, в противном случае (меньше или равно) разрешающий потенциал формируетс на первом выходе второй и третьей схем 3 сравнени . Схемы 3 сравнени и элементы И 5 выполн ют функции формировани разрешающего потенциала элемента И 4 дл счетчика 2, содержимое которого минимально, при равенстве кодов счетчиков - дл счетчика с меньшим номером. В рассматриваемом случае разрешающий потенциал будет сформирован на выходе первого элемента И 4. При поступлении на группу входов 12 первого запроса на вход 11 поступает тактовый импульс, который, пройд через блок приоритета, поступает на суммирующий вход первохо счетчика 2, увеличива его содержимое на единицу , и на управл ющий вход первого блока элементов И 6, Таким образом, поступивший на группу входов 12 запрос будет направлен на первую ЭВМ, поступивший на группу входов 12 второй запрос - на вторую ЭВМ и т.д. Таким образом, в режиме повышенной производительности поступающий на вход 1 устройства запрос направл етс на ЭВМ с минимальной загрузкой и решаетс там .Режим повышенной надежности, В исходном состо нии в регистр 8 записан код 111 ... 11, счетчики 2 и триггеры 14 и 15 блока 1 приоритета установлены в состо ние О. Записанный в регистр 8 код 111 ... 11 будет всегда больше кода числа решаемых задач счетчика 2, следовательно, на выходе первой схемы 3 сравнени будет
312771
разрешающий потенциал, который через элемент ИЛИ 7 поступит на первые входы всех трех элементов И 4,
При поступлении на группу входов 12 запроса на вход 11 поступает тактовый импульс, который, пройд через блок приоритета поступает на сумирующие входы счетчиков 2 и на управл ющие входы блоков элементов И 6. Таким образом, в режиме повышенной на- 10 дежности поступивший на вход 12 устройства запрос поступает через блоки элементов И 6 на все три ЭВМ, где осуществл етс его параллельное решение .f 5
Сочетание режимов.
В исходном состо нии в-регистр 8 записано некоторое число, например К, счетчики 2 и триггеры 14 и 15 блока приоритета установлены в состо - 20 ние О. Если содержимое первого счетчика 2 не более К, то устройством обеспечиваетс решение задач в режиме повышенной надежности, в противном случае - в режиме повышенной 25 производительности, причем процесс функционировани в каждом из режимов не отличаетс от описанного.
При отказе ЭВМ или выводе ее на профилактику с вькода этой ЭВМ на 30 установочные вкоды соответс твующего счетчика подаетс код 111... 11 .
Блок 1 приоритета предназначен дл разделени во времени моментов поступлени сигналов на сумирующие и вычитающие входы реверсивных счетчиков . Си1налы об окончании решени очередной задачи от ЭВМ поступают на входы 9.
Поступающие на входы 9 сигналы 40 об окончании решени очередной зада-j чии на входы 10 о поступлении запросов перевод т соответствующие триггеры 14 и 1 в единичное состо ние. Эти Же си1налы, задержанные элементами 45 19 и 20 задержки, поступают на вторые входы элементов И 16 и 17, снима различные моменты времени поступившие сигналы.
Claims (1)
- Формула изобретениУстройство дл распределени заданий между ЭВМ, содержащее три Счетчика , три элемента ИЛИ, три элемента 5 И, три схемы сравнени и три блока элементов И, группы входов блоков элементов И соединены с группой информационных входов устройства, выходы104блоков элементов И вл ютс выходами устройства, выходы nepBoio счетчика подключены к первым входам первой и второй схем сравнени , выходы второго счетчика подключены к вторым входам второй схемы сравнени и к первым входам третьей схемы сравнени , выходы третьего счетчика подключены к вторым входам третьей схемы сравнени , отличающеес тем, что, с целью повышени надежности функционировани , в устройство введен блок приоритета, четвертый и п тый элементы И и рехистр, вькоды которого соединены с вторыми входами первой схемы сравнени , выход которой подключен к вым входам елементов ИЛИ, выход каждого из которых подключен соответственно к первому входу первохо, второ- Io и третьего элементов И, вторые входы первого, второго и третьего элементов И объединены и подключены к тактовому входу устройства, выход равенства второй схемы сравнени соединен с вторым входом первого элемента ИЛИ, выход неравенства второй схемы сравнени соединен с первыми входами четвертого и п того элементов И, вторые входы которых подключены соответственно к выходу равенства и неравенства третьей схемы сравнени , выходы четвертохо и п того элементов И соединены соответственно с вторыми входами второго и третьего элементовИЛИ, причем блок приоритета содержит I . .элемент ИЛИ, два элемента задержкии в каждом канале два триггера и два элемента И, причем единичные вькоды первого и второх-о триггеров-канала соединены с первыми входами соответственно первохо и второго элементов И своего канала, выходы которых соединены с нулевыми входамисоответственно первого и второго тригI1еров своего канала, выходы первогои второго элементов И каждох-о канала соединены соответственно с вычитающим и суммирующим входами одноименноIo счетчика, суммирующий вход каждо50 Io счетчика соединен с управл ющим входом одноименного блока элементов И, выходы первого, второго и третьего элементов И соединены с единичными входами вторых триггеров одноименных каналов блока приоритета и с входами элемента ИЛИ блока приоритета , выход элемента ИЛИ блока приоритета через первый элемент задержки
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU853890577A SU1277110A1 (ru) | 1985-04-29 | 1985-04-29 | Устройство дл распределени заданий между ЭВМ |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU853890577A SU1277110A1 (ru) | 1985-04-29 | 1985-04-29 | Устройство дл распределени заданий между ЭВМ |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1277110A1 true SU1277110A1 (ru) | 1986-12-15 |
Family
ID=21175404
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU853890577A SU1277110A1 (ru) | 1985-04-29 | 1985-04-29 | Устройство дл распределени заданий между ЭВМ |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1277110A1 (ru) |
-
1985
- 1985-04-29 SU SU853890577A patent/SU1277110A1/ru active
Non-Patent Citations (1)
| Title |
|---|
| Авторское свидетельство СССР № 857993, кл. G 06 F 9/00, 1981. Авторское свидетельство СССР № 1111163, кл. G 06 F 9/46, 1984. * |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3421147A (en) | Buffer arrangement | |
| US3775753A (en) | Vector order computing system | |
| SU1277110A1 (ru) | Устройство дл распределени заданий между ЭВМ | |
| KR910001710B1 (ko) | 프로그래머블 콘트롤러용 입출력관리회로 | |
| SU1163325A1 (ru) | Устройство дл распределени заданий между ЭВМ в многомашинной вычислительной системе | |
| SU1045228A1 (ru) | Устройство дл управлени обслуживанием запросов | |
| RU2042978C1 (ru) | Многоканальное устройство для обработки запросов | |
| SU1061143A1 (ru) | Многоканальное устройство дл управлени очередностью запросов | |
| SU1231502A1 (ru) | Устройство дл распределени заданий между ЭВМ трехмашинной вычислительной системы | |
| RU2764839C1 (ru) | Адаптивный мажоритарный блок элементов "3 из 5" | |
| SU1277108A1 (ru) | Устройство дл распределени заданий между ЭВМ | |
| SU951316A1 (ru) | Устройство диспетчеризации вычислительной системы | |
| SU379054A1 (ru) | КОМЛгУТИРУЮЩЕЕ УСТРОЙСТВОtJViU»I _^7»».^«^-- | |
| SU1755280A1 (ru) | Устройство дл распределени заданий между ЭВМ | |
| SU1633529A1 (ru) | Устройство дл мажоритарного выбора асинхронных сигналов | |
| SU1111165A1 (ru) | Устройство дл распределени заданий процессорам | |
| JPH0731308Y2 (ja) | 2重化装置 | |
| SU1347081A1 (ru) | Устройство дл распределени заданий процессорам | |
| SU1569831A1 (ru) | Устройство дл распределени заданий процессорам | |
| SU1282129A1 (ru) | Устройство дл распределени заданий между ЭВМ | |
| SU1084749A1 (ru) | Устройство дл допускового контрол последовательностей импульсов | |
| RU1777138C (ru) | Устройство дл распределени заданий между ЭВМ | |
| SU1174925A1 (ru) | Многоканальное асинхронное устройство приоритета | |
| SU765800A1 (ru) | Сигнализатор неравенства параллельных импульсных кодов | |
| SU900284A1 (ru) | Многоканальное устройство управлени обслуживанием запросов |