SU1753624A1 - Устройство пространственно-временной коммутации - Google Patents
Устройство пространственно-временной коммутации Download PDFInfo
- Publication number
- SU1753624A1 SU1753624A1 SU904794752A SU4794752A SU1753624A1 SU 1753624 A1 SU1753624 A1 SU 1753624A1 SU 904794752 A SU904794752 A SU 904794752A SU 4794752 A SU4794752 A SU 4794752A SU 1753624 A1 SU1753624 A1 SU 1753624A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- address
- switching
- spatial
- Prior art date
Links
- 230000015654 memory Effects 0.000 claims abstract description 30
- 125000004122 cyclic group Chemical group 0.000 claims description 8
- 230000035772 mutation Effects 0.000 claims 1
- 238000000034 method Methods 0.000 description 3
- 238000005056 compaction Methods 0.000 description 2
- HEZMWWAKWCSUCB-PHDIDXHHSA-N (3R,4R)-3,4-dihydroxycyclohexa-1,5-diene-1-carboxylic acid Chemical compound O[C@@H]1C=CC(C(O)=O)=C[C@H]1O HEZMWWAKWCSUCB-PHDIDXHHSA-N 0.000 description 1
- 235000010469 Glycine max Nutrition 0.000 description 1
- 244000068988 Glycine max Species 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007717 exclusion Effects 0.000 description 1
- 238000005755 formation reaction Methods 0.000 description 1
Landscapes
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
Изобретение относитс к устройствам пространственно-временной коммутации и может быть использовано в электросв зи. Сущность изобретени : устройство содержит формирователь 6 адресов и М узлов коммутации, каждый из которых содержит временной коммутатор 1, пространственный коммутатор 4,1 блоков 5 объединени , блок 2 пам ти адресов и блок 3 управлени пространственной коммутацией. 1 ил. V| О Ы О Ю 4
Description
Изобретение относитс к технике св зи и может быть использовано при передаче данных, в телеграфии, телемеханике, в сет х ЭВМ в качестве технического средства дл организации оперативной и кроссовой коммутации каналов,
В известной реализации пространственно-временной коммутации, например кросс-соединитель SRDC системы DACS фирмы АТТ США, каждый коммутационный модуль представл етс сочетанием трех элементов: входным информационным запоминающим устройством (И-ЗУ), мультиплексором и выходным И-ЗУ. Входное И-ЗУ осуществл ет перенос информации канала входной линии на любой свободный (т.е. не участвующий в соединении) бит сигнала этой линии; мультиплексор переносит информацию с этого свободного бита входной линии на одноименный бит входной линии; выходное И-ЗУ осуществл ет перенос информации со свободного бита в бит выходного канала. Такой принцип коммутации носит название врем - пространство - врем .
Емкость И-ЗУ каждого модул в такой системе невелика и равна числу элементарных каналов в одной уплотненной линии. Однако без прин ти специальных мер в таких системах возможно блокирование каналов из-за отсутстви промежуточных путей при переносе информации, Кроме того, использование свободных бит в качестве промежуточных путей коммутации резко усложн ет реализацию устройства, число программируемых управл ющих ЗУ утраиваетс . Возрастает сложность программ коммутации и снижаетс быстродействие .
Наиболее близким к предлагаемому вл етс устройство пространственно-временной коммутации, в котором емкость информационного ЗУ каждого модул равна емкости не одного модул , как это имеет место в предыдущей реализации, а емкости всего устройства, содержащего К модулей по числу уплотненных линий. В этом устройстве принципиально устранена возможность блокировани соединений при коммутации из-за нехватки промежуточных путей. Это устройство обеспечивает коммутацию К входных уплотненных линий на М выходных уплотненных линий. Оно содержит К модулей (по числу входных линий). Каждый модуль имеет один информационный вход, к которому подключаетс соответствующа входна лини . Информационные выходы всех модулей объединены и подключены к соответствующим выходным лини м. Каждый модуль сои
держит временной коммутатор, содержащий М одноразр дных запоминающих устройств (емкость каждого равна N элементарных каналов в уплотненной линии ), блок адресной пам ти, формирующий N адресов, и блок управлени временным коммутатором на М выходов. Кроме того, в состав устройства входит М блоков управлени пространственной коммутацией на К 10 выходов каждый.
Недостатки известного устройства - принципиальна невозможность коммутации одного канала входной линии одновременно на несколько каналов различных
15 (либо одной) выходных линий, т.е. замедление коммутации, а также большой объем оборудовани (число ЗУ может достигать К2),
Целью изобретени вл етс повыше20 ниё быстродействи путем обеспечени одновременной коммутации информационного сигнала любого из каналов входной линии на любую группу каналов выходных линий.
25 Эта цель достигаетс тем. что в устройство , имеющее К входов и состо щее из М узлов коммутации, входы которых вл ютс входами устройства, а каждый узел коммутации содержит временной коммутатор,
30 первый адресный вход которого подключен к выходу блока пам ти адресов, а также блок управлени пространственной коммутацией , введен формирователь адресов, первый , второй и третий выходы которого
35 подключены соответственно к входам циклических адресов, входам адресов зон и вхо- дам записи-считывани всех узлов коммутации, а в каждый узел коммутации введены пространственный коммутатор и I
АО блоков объединени , каждый из которых имеет п входов, входы всех блоков объединени вл ютс информационными входами узла коммутации (nxl К), выходы блоков объединени подключены к информацион45 ным входам временного коммутатора, выходы которого подключены к информационным входам пространственного коммутатора, выход которого вл етс выходом узла коммутации, входом цикличе50 ских адресов которого вл ютс объединенные перЁые адресные входы блока пам ти адресов и блока управлени пространствен ной коммутацией и второй адресный вход временного коммутатора, третий адресный
55 вход которого объединен с адресными входами блоков объединени и вл етс входом адресов зон узла коммутации, входом записи-считывани которого вл ютс объединенные входы записи-считывани вре- NieHHoro коммутатора, и пространственного
коммутатора, адресный вход последнего из которых подключен к выходу блока управлени пространственной коммутацией, управ- л ющий вход которого объединен с управл ющим входом блока пам ти адресов и вл етс управл ющим входом узла коммутации, входом данных и входом адресов данных которого ЯЕПЮТСЯ одноименные охсды блока пам ти адресов и блока управлени пространственной коммутацией , при этом одноименные мнформацион- ные лходы всех узлов коммутации объедим чь входы данных и входы адресов ДЭГНЫУ icex узлов коммутации попарно объединены и вл ютс одноименными входами ус-ройства.
Сравнение устройства прострзнетвен- но-временной коммутации с прототипом показывает наличие у изобретени новых свойств:, возможность одновременной коммутации информационного сигнала любого из каналов входной линии на любую группу каналов выходной линии за счет того, что в каждом модуле присутствуют информационные сигналы всех каналов зсех входных линий; существенное уменьшение объема оборудовани за счет исключени блока управлени записью в каждом модуле и замены одноразр дных ЗУ многоразр дными, возможность максимального использовани ресурсов ЗУ с учетом номенклатуры их выпуска,
Перечисленные новые свойства устройства пространственно-временной коммутации показывают, что изобретение позвол ет обеспечить коммутацию одного канала входной линии на группу каналов выходных линий, следовательно, увеличить быстродействие коммутации и уменьшить в соответствии с проведенными расчетами в 2,2 раза объем оборудовани .
На чертеже пригедена схема устройства .
Устройство пространственно-временной коммутации содержит М узлов коммутации , каждый из которых состоит из временного коммутатора 1, блока 2 пам ти адресов, блока 3 управлени пространственной коммутацией, пространственного коммутатора 4 и блоков 5 объединени . Кроме того, устройство содержит формирователь б циклических адресов.
Одноименные информационные входы всех узлов коммутации объединены и поданы в каждый узел коммутации, в котором они сгруппированы в I групп по п входов и через I блоков объединени подключены к информационным входам временного коммутатора . Выходы временного коммутатора каждого из узлов коммутации подключены к
соответствующему выходу устройства через пространственный коммутатор. Адресный вход пространственного коммутатора АПК подключен к выходу блока управлени про- 5 странственной коммутацией, а адресный вход временного коммутатора АВк - к выходу блока пам ти адресов. При этом входом циклических адресов узла коммутации вл ютс объединенные первые адресные вхо10 ды блока пам ти адресов и блока управлени пространственной коммутацией и второй адресный вход временного коммутатора, третий адресный вход временного коммутатора объединен с адресны15 ми входами блоков объединени и вл етс входом адресов зон узла коммутации, объединенные же входы записи-считывани вре- менного и пространственного коммутаторов вл ютс входом записи-счи0 тывани узла коммутации, объединенные управл ющие входы блока управлени пространственной коммутацией и блока пам ти адресов вл ютс управл ющим входом узла коммутации.
5 Входами данных и адресов данных узла коммутации вл ютс одноименные входы блока пам ти адресов и блока управлени пространственной коммутацией. При этом входы данных и адресов данных всех узлов
0 коммутации попарно объединены и вл ютс одноименными входами устройства.
Работа устройства происходит следующим образом.
Соуправл ющей ЭВМ на входы данных,
5 адреса данных и управлени устройства подаютс сигналы программировани блоков 2 и 3: данных (Д)- номер канала и номер входной линии, адреса данных (А) - номер выходного канала; управлени (У) - сигнал
0 выбора выходной линии. При этом сигналы адреса А в блоках 2 и 3 под действием сигнала У сравниваютс с циклическими адресами Ацикл. При их совпадении в ЗУ блока 2 по адресу выходного канала производитс
5 запись номера входного канала и номера одной из п входных линий, а в ЗУ блока 3 производитс запись одного из I номера входных линий.
Сам процесс коммутации раздел етс
0 на две операции: запись информационных сигналов в (-разр дное ЗУ временного коммутатора 1 и считывание из этого ЗУ в выходные линии. Запись и считывание разделены во времени: каждый временной
5 интервал разбиваетс на (п + 1) тактов, первый , например, такт выдел етс дл считывани , а остальные п (по числу зон) - дл записи. Перед записью входных информационных сигналов в 1-разр дное ЗУ временного коммутатора 1 производитс
дополнительное уплотнение входных информационных сигналов. Оно осуществл етс в I блоках 5 объединени (на п входов каждый) с помощью адресов зон, поступающих из формировател б адресов. В результате дополнительного уплотнени из К входных линий образуетс I линий.
Запись информационных сигналов из I линий в 1-разр дное ЗУ блока 1 производитс идентично дл каждого узла коммутации под совместным действием циклических адресов и адресов зон, сформированных формирователем 6 адресов. Циклические адреса Ацикл параллельно подаютс при записи на I младших разр дов адресных входов ЗУ временных коммутаторов 1 каждого узла коммутации. Пор док их следовани повтор ет нумерацию N каналов во входных лини х.
Адреса зон Азон (п кодов на каждый адрес записи) поступают на 1од2П старших разр дов адресных входов ЗУ временных коммутаторов 1 каждого узла коммутации. Под действием процесса записи информационные сигналы всех К входных линий размещаютс в 1-разр дных ЗУ каждого узла коммутации в пор дке, повтор ющем пор док их размещени в цикле.
Процесс считывани из 1-разр дного ЗУ сводитс к следующему: в такте считыва- ни на временном интервале выходного канала на 1-младших разр дах ЗУ временного коммутатора 1 узла коммутации соответствующей выходной линии устанавливаетс адрес одноименных п чеек временного интервала входного канала, на старших п разр дах этого же ЗУ в тот интервал времени устанавливаетс адрес той группы каналов, к которой принадлежит входной канал. Совокупность этих адресов обеспечивает выбор чейки ЗУ, где записаны информационные сигналы входного канала I линий, принадлежащих данной группе.
Сигналы одного и того же входного канала (или временного интервала) группы из I входных линий поступают на информационные входы пространственного коммутатора 4, на управл ющий вход которого подаетс сформированный путем программировани в блоке управлени пространст- венной коммутацией 3 адрес, определ ющий, кака именно лини из группы коммутируетс на данную выходную линию. В соответствии с этим адpeerм из I сигналов н выход узла коммутации
Claims (1)
- данной выходной линии поступает один сигнал входного канала входной линии. Формула изобретени Устройство пространствен но-временной коммутации, имеющее К входов и состо щее из М узлов коммутации, выходы которых вл ютс выходами устройства, а каждый узел коммутации содержит временной коммутатор, первый адресный вход которого подключен к выходу блока пам ти адресов, а также блок управлени простран- ственной коммутацией, отличающеес тем, что, с целью повышени быстродействи , введен формирователь адресов , первый - третий выходы которого подключены соответственно к входам циклических адресов, входам адресов зон и входам записи-считывани всех узлов коммутации, а в каждый узел коммутациивведены пространственный коммутатор и I блоков объединени , каждый из которых имеет п входов, входы всех блоков объединени вл ютс К информационными входами узла коммутации (n.l К), выходы блоковобъединени подключены к информационным входам временного коммутатора,выходы которого подключены к информационным входам пространственного коммутатора, выход которого вл етсвыходом узла коммутации, входом циклических адресов которого вл ютс обьединен- ные первые адресные входы блока пам ти адресов и блока управлени пространственной коммутацией и второй адресный входвременного коммутатора, третий адресный вход которого объединен с адресными входами блоков объединени и вл етс входом адресов зон узла коммутаций, входом записи-считывани которого вл ютс обьединенные ВХОДУ записи-считывани временного коммутатора и пространственного коммутатора, адресный вход последнего- подключен к выходу блока управлени пространственной коммутацией, управл ющийвход которого объединен с управл ющим входом блока пам ти адресов и вл етс управл ющим входом узла коммутации, входом данных и входом адресов данных которого вл ютс одноименные входы блока0 пам ти адресов и блока управлени пространственной коммутацией, при этом одноименные информационные входы всех узлов коммутации объединены, входы данных и входы адресов данных всех узлов ком5 мутации попарно объединены и вл ютс одноименными входами устройства.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU904794752A SU1753624A1 (ru) | 1990-02-22 | 1990-02-22 | Устройство пространственно-временной коммутации |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU904794752A SU1753624A1 (ru) | 1990-02-22 | 1990-02-22 | Устройство пространственно-временной коммутации |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1753624A1 true SU1753624A1 (ru) | 1992-08-07 |
Family
ID=21497972
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU904794752A SU1753624A1 (ru) | 1990-02-22 | 1990-02-22 | Устройство пространственно-временной коммутации |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1753624A1 (ru) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| RU2118069C1 (ru) * | 1997-07-10 | 1998-08-20 | Сергей Васильевич Закурдаев | Иерархическая сеть связи |
-
1990
- 1990-02-22 SU SU904794752A patent/SU1753624A1/ru active
Non-Patent Citations (1)
| Title |
|---|
| Авторское свидетельство СССР № 1370798, кл. Н 04 Q 11/04, 1984. * |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| RU2118069C1 (ru) * | 1997-07-10 | 1998-08-20 | Сергей Васильевич Закурдаев | Иерархическая сеть связи |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4725835A (en) | Time multiplexed bus matrix switching system | |
| US4123624A (en) | Switching network for a PCM TDM system | |
| US4771420A (en) | Time slot interchange digital switched matrix | |
| CN86105195A (zh) | 包含加入/取出模块的数字传输 | |
| KR100360609B1 (ko) | 상이한속도의디지털tdm신호를스위칭시키기위한방법및장치 | |
| JPS596555B2 (ja) | 多速度デ−タのための時分割交換方式 | |
| US4450557A (en) | Switching network for use in a time division multiplex system | |
| JPS6477249A (en) | Hybrid type time-sharing multiple switching apparatus | |
| JPS58218293A (ja) | 時分割交換システム | |
| US4207435A (en) | Channel translators for use in time division digital exchangers | |
| CA2445001C (en) | Architectures for a single-stage grooming switch | |
| US3967070A (en) | Memory operation for 3-way communications | |
| US4841522A (en) | Time division channel switching circuit | |
| US4272844A (en) | Multiplex time division switching network unit of the time-time type | |
| SU1753624A1 (ru) | Устройство пространственно-временной коммутации | |
| US4972407A (en) | Time-division switching circuit transforming data formats | |
| US4833670A (en) | Cross-point bit-switch for communication | |
| US4101737A (en) | Control arrangement in a time-space-time (t-s-t) time division multiple (t.d.m.) telecommunication switching system | |
| JPS6188626A (ja) | 時分割多重信号生成回路 | |
| KR100226540B1 (ko) | Atm 스위치의 어드레스 생성 회로 | |
| US6208641B1 (en) | Switch with one-bit resolution | |
| US20010017859A1 (en) | Time/Space switching component with multiple functionality | |
| KR20010023434A (ko) | 모듈러 시간-공간 스위치 | |
| SU1481802A1 (ru) | Устройство сбора информации | |
| CA1191211A (en) | Electronic time switch |