SU511709A2 - Совмещенна лини св зи - Google Patents
Совмещенна лини св зиInfo
- Publication number
- SU511709A2 SU511709A2 SU2049784A SU2049784A SU511709A2 SU 511709 A2 SU511709 A2 SU 511709A2 SU 2049784 A SU2049784 A SU 2049784A SU 2049784 A SU2049784 A SU 2049784A SU 511709 A2 SU511709 A2 SU 511709A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- communication
- signal
- analyzer
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Description
1
Изобретение относитс к дискретным системам св зи и телеуправлени .
Известна совмещенна лини св зи по авт. св. № 253181г
Однако известна лин св зи не обеспечввает высокую пропускную способность.
Целью изобретени вл етс повышение пропускной способности линии св зи.
Дл этого на передающей и приемной сторонах к выходам анализаторов подключены элементы И, причем на передающей стороне второй вход элемента И подключен к выходу генератора тактовых импульсов, а выход - к входу формировател составного сигнала, а на приемной стороне второй вход элемента И подключен к выходу следшпей сстемы , а выход соединен с входами решающего блока и формировател составного сигнала .
На чертеже приведена структурна электрическа схема линии св зи.
На передающей стороне 1 совмещенной ливни св зи включен генератор 2 М-последовательности , на вход которого поступают нмпульсы от генератфа тактовых н шульсов 3. Генератор 2 подключен к двухфазному модул тору 4 и к сумматору 5, выходной сигнал которого поступает на анализатор 6 информационных элементов. Он соединен с элементом И 7 и синхронизатором передачи сообщений 8. Выход элемента И 7 соединен с формирователем составного сигнала 9, сигнал с которого поступает на источник сообщений 10. Последний соединен с синхронизатором 8, выход которого подключен к двухфазному модул тору 4. Выходна пепь последнего подсоединена к модул тору 11,
На приемной стороне 12 совмещенной линии св зи включена следжоца система 13, на которую поступает принимаемый сигнал с выхода детектора приемника 14. Выход следгпдей системы 13 соединен с сумматором 15 и лерюмножителем 16, на второй вход которого поступает щжннмаемый сигна с выхода детектора 14. Выход сумматора 15 подключен к входу анализатора 17. Выход анализатора соединен с вторым входом элемента И 18, выход которого соединен с решающим блоком 19 и формирователем составного сигнала 20. Выход ,,& тел 2О соединен с пороговым -у; /р. . вом 21, который соединен с получателем сообщений 22. Совмещенна лини св зи работает еледуюшим образом. С выхода генератора 2 последователь ность импульсов подаетс на вход сумма-тора 5 и на двухфазный модул тор 4. На выходе сумматора 5 формируетс М-последовательность, соответствующа структуре сигнала ошибки след щей системы , используемой на приемной стороне Эта последовательность поступает на вход анализатора 6 информационных элементов, который вы вл ет в ней присутствие групп, содержащих К и более нулевых элементов подр д (К 2), При по влении такой rpy пы анализатор 6 вьфабатывает строб -импульс , разрешающий прохождение через сии хронизатор 8 символа сообщени , поступающего от источника 10„ Одновременно строб-импульсы с выхода анализатора 6 поступают на элемент И 7 где осуществл етс их разделение на отдельные импульсы, врем по влени которых совпадает с временем прюхождени информационных элементов М--последовательности . Пока счетчик формировател 9 не запол нен, от источника сообщений Ю на синхро низатор 8 поступает один и тот же символ При заполнении счетчика формировател с его выхода на источник сообщений Ю поступает сигнал, разрещающий ввод очередного символа передаваемого сообщени . Сл довательно, счетчик формировател составного сигнала срабатывает от каждого информационного элемента. На приемной стороне сигнал с выхода детектора 14 поступает на след щую систе му 13, в результате работы которой выход ные М-последовательности оказываютс синхронизированньтми относительно входног сигнала. Сигнал с выхода перемножител 16 по ступает на рещающий блок 19 работает то ко во врем прихода информационных элементов сигнала. Его включение и выключе i-:- yp..j-v:.; - ,;.,;.::; .л.жпульсы, формирова«iwfc :.;rfi|fcu : , /лэдс-шлшот сумматор 15, акалкзйтор 1.7 а агеемент И 18 аналогично тому, кек это делаетс при передаче. Одновременно стрсб-И1лпульсы с выхода элемента И 18 поступают на вход формировател 20 , вьшэ нэнного в виде счетчика импульсоВо Этот счетчик срабатывает в тем пе следовани ннформацнонньгх элементов. Пока счетчик формиро.вател 2О не заполнен , в пороговом устройстве 21 происходит суг мирование однотииаык элементов (например единиц), постунегэщкх с выхода рещаюг его блока 1 9, По заполненик счет-чйжа порогового устройства 21 Бьщаэтсд лначенае прин того символа сообщенкй. Tie заполнении счетчика формировател 2О с eio выхода на счет чнк порогового ус1ройства 21 подаетс ИЬИ1уЯЬС СбрОСЙо Если к момен-г- иостугшеки импульса сброса счетчика усчройства 21 не был заполнен , то на получатель сообщений 22 подаетс значение протиаодоложного символа (например нул ). Таким образом на прЕемной стороне 12 совмещенной линии св зи осуществл етс суммирование информационных элементов, использованных длй передачи одного символа сообщени , и окончательное рещение о значении прин того символа выдаетс на основе применени махтаритарного критери . Формуле изобретени Совмещеннай лини св зи по авт. св. № 253181 г о т к ч е Ю ш а с тем, что, с целью повышени пропускной способности , на передающей и приемной стороне к выходам анализаторов подключены элементы И, причем на передающей стороне второй вход элемента И подключен к выходу генератора тактовых ш-лпульсов, а выход - к входу формировател составного сигнала, а на приемной стороне второй вход элемента И подключен к выходу след щей системы, а выход соединен с входами рещающего блока и формировател составного сигнала.
I,.,„
.1
г
11
п
22 &- 20 I
.J
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU2049784A SU511709A2 (ru) | 1974-08-06 | 1974-08-06 | Совмещенна лини св зи |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU2049784A SU511709A2 (ru) | 1974-08-06 | 1974-08-06 | Совмещенна лини св зи |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU253181 Addition |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU511709A2 true SU511709A2 (ru) | 1976-04-25 |
Family
ID=20592876
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU2049784A SU511709A2 (ru) | 1974-08-06 | 1974-08-06 | Совмещенна лини св зи |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU511709A2 (ru) |
-
1974
- 1974-08-06 SU SU2049784A patent/SU511709A2/ru active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0658990A1 (en) | Circuit and method for alignment of digital information packets | |
| US3681759A (en) | Data loop synchronizing apparatus | |
| JPS5811780B2 (ja) | デイジタル・デ−タ伝送方式 | |
| US3766477A (en) | Spread spectrum, linear fm communications system | |
| US3614316A (en) | Secure communication system | |
| SU511709A2 (ru) | Совмещенна лини св зи | |
| US3721767A (en) | Delay compensation in multiplex transmission systems | |
| RU94023553A (ru) | Способ передачи и приема сигнала дополнительной информации совместно с телевизионным сигналом изображения и варианты устройства для его осуществления | |
| US3842220A (en) | Method for detecting faults in regenerators in a pcm-system | |
| US4041392A (en) | System for simultaneous transmission of several pulse trains | |
| US3969582A (en) | System for automatic synchronization of blocks transmitting a series of bits | |
| US4910755A (en) | Regenerator/synchronizer method and apparatus for missing-clock timing messages | |
| SU504306A1 (ru) | Устройство дл генерировани тактовых сигналов | |
| SU987830A1 (ru) | Устройство дл передачи и приема информации | |
| SU1488971A1 (ru) | Устройство фазирования тактовых импульсов | |
| SU410438A1 (ru) | ||
| SU1089601A1 (ru) | Система сбора и передачи информации о состо нии объектов по телефонной сети | |
| SU758546A2 (ru) | Устройство дл генерировани тактовых импульсов | |
| SU732964A1 (ru) | Устройство дл телесигнализации | |
| SU566369A1 (ru) | Система передачи кодовой информации | |
| SU1016813A1 (ru) | Устройство дл приема информации | |
| SU409241A1 (ru) | УСТРОЙСТВО дл МОДЕЛИРОВАНИЯ РАСПРЕДЕЛЕНИЯ ВРЕМЕННЫХ ИСКАЖЕНИЙ | |
| SU1156264A1 (ru) | Устройство дл синхронизации @ -последовательности с инверсной модул цией | |
| SU841001A1 (ru) | Система телесигнализации с временнымРАздЕлЕНиЕМ СигНАлОВ | |
| SU455499A1 (ru) | Устройство фазового пуска |