Дл повышени быстродействи в предлагаемое устройство введены буферный регистр два триггера, два узла запуска, два элемента задержки, элемент И и генератор тактовых импульсов, выход которого соединен с первыми входами узлов запуска и элементов задержки, второй вход первого узла запуска соединен с управл ющим входом устройства, а выход соединен с первыми входами буферного регистра и первого триггера, выход которого соединен с первым входом элемента И, выход которого срединен с первыми входами регистра и второго триггера и со вторыми входами блока печати и первого элемента задержки, выход которого соединен со вторым входом первого триггера, второй выход блока печати соединен со вторым входом второго узла запуска, выход которого соединен со вторыми входами элемента И и второго элемента задержки, выход которого соединен со вторым входом буферного регистра , третий выход которого соединен с информационным входом устройства, а выход соединен со вторым входом регистра, третий вход которого соединен с третьим, выходом блока печати и вторым входом второго триггера, выход которого соединен с третьим входом блока сравнени . На чертеже изображена блок-схема предлагаемого устройства дл вывода информации Устройство содержит буферный регистр 1 регистр 2, блок сравнени 3, блок печати 4 первый узел запуска 5, первый триггер 6, элемент И 7, первый элемент задержки 8, второй триггер 9, генератор тактовых импульсов 10, второй узел запуска 11, второ элемент задержки 12. Устройство работает следующим образом На информационный вход буферного регис ра 1 подаетс информаци в параллельном коде. На второй вход первого узла запуска поступает управл ющий сигнал, свидетельствующий о готовности источника информации к выдаче очередного кода. С выхода узла запуска 5 управл ющий сигнал, прив занный ко второму такту, поступает на первый вход буферного регистра 1 и первый вход первог триггера 6. По этому сигналу происходит з пись информации в буферный регистр и срабатывает триггер 6, сигнализиру о наличии информации в буферном регистре. На второй вход второго узла запуска 11 поступает сигнал Начало печати со второго выхода блока печати 4. С выхода второго узла запуска сигнал Начало печати, прив занный к четвертому такту, поступает на второй вход элемента И 7. По этому сигналу элемент И выдает при наличии информации в буферном регистре 1 сигналы Запись и Включение транспорта прив занные к четвертому такту, по которым происходит переписывание информации из буферного регистра 1 в регистр 2, а блок печати 4 получает разрешение на прот жку бу мажной ленты на один шаг. Сигнал с выхода элемента И 7 через первый элемент задержки 8 поступает также на j второй вход первого триггера 6, сбрасыва е-го. Сигнал с выхода второго узла запуска 11 поступает также через второй элемент задержки 12 на второй вход буферного регистра 1, освобожда его дл записи сле-5 дующего кода. Сигналы с выхода регистра 2 поступают на второй вход блока сравнени 3, на первый вход которого 11одаю1тс позиционные и синхронизирующие сигналы с блока печати 4, а на третий вход - сигнал Печать разрешена с выхода второго триггера 9, Печать информации происходит при наличии I на выходе второго триггера 9. По сигналу Конец печати, поступающему из блока печати 4, производитс сброс второго триггера 9 и регистра 2. Формула изобретени Устройство дл вывода информации, содержащее регистр, блок сравнени , блок печати , первый выход которого соединен с первым входом блока сравнени , выход которого соединен с первым входом блока печати, а второй вход блока сравнени соединен с выходом регистра, отличающеес тем, что, с целью повышени быстродействи , в него введены буферный регистр, два триггера , два узла запуска, два элемента задержки , элемент И и генератор тактовых импульсов , выход которого соединен с первыми входами узлов запуска и элементов задержки, второй вход первого узла запусков соединен с управл ющим входом устройства, а выход соединен с первыми входами буферного регистра и первого триггера, выход которого соединен с первым входом элемента И, выход которого соединен с первыми входами регистра и второго триггера и со вторыми входами блока печати и первого элемента задержки, выход которого соединен со вторым входом первого триггера, второй выход блока печати соединен со вторым входом второго узла запуска, выход которого соединен со вторыми входами элемента И и второго элемента задержки, выход которого соединен со вторым входом буферного регистра , третий вход которого соединен с информационным входом устройства, а выход соединен со вторым входом регистра, третий вход которого соединен с третьим выходом блока печати и вторым входом второго триггера , выход которого соединен с третьим входом блока сравнени . Источники информации, прин тые во внимание при экспертизе: 1.Авторское свидетельство СССР № 309357, GO6 f 3/04, от 18.3.70.