TH12675A - การกวาดแนวนอนที่มีการซิงค์แล้วที่การรวมความถี่แนวนอน - Google Patents
การกวาดแนวนอนที่มีการซิงค์แล้วที่การรวมความถี่แนวนอนInfo
- Publication number
- TH12675A TH12675A TH9001000993A TH9001000993A TH12675A TH 12675 A TH12675 A TH 12675A TH 9001000993 A TH9001000993 A TH 9001000993A TH 9001000993 A TH9001000993 A TH 9001000993A TH 12675 A TH12675 A TH 12675A
- Authority
- TH
- Thailand
- Prior art keywords
- frequency
- signal
- locked loop
- aforementioned
- sync
- Prior art date
Links
- 125000004122 cyclic group Chemical group 0.000 claims abstract 2
- 230000001105 regulatory effect Effects 0.000 claims abstract 2
- 230000001276 controlling effect Effects 0.000 claims 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims 1
- 230000000737 periodic effect Effects 0.000 claims 1
- 230000010355 oscillation Effects 0.000 abstract 1
Abstract
วงจรเฟสล็อกลูปอันดับแรกจะทำการสร้างสัญญาณเวลาอันดับแรกที่ความถี่ การซิงค์แนวนอนอันดับแรก ตามองค์ประกอบการซิงค์แนวนอนในสัญญาณภาพ วงจรตัวเปลี่ยนจะทำการรับจากสัญญาณเวลาอันดับแรกเป็นอันดับสอง จะมีความถี่อันดับสองที่การคูณของความถี่อันดับแรก และให้ไปยังการสั่งในความถี่ที่อัตราตามความถี่อันดับแรก วงจรเฟสล็อกลูปอันดับสองจะรับสัญญาณเวลาอันดับสอง ซึ่งจะไม่สมมาตรภายในควบเวลาของสัญญาณเวลาอันดับแรกและสัญญาณป้อนกลับในแบบพร้อมกับความถี่อันดับสอง จะประกอบด้วยตัวกำเนิดความถี่ที่สามารถควบคุมได้สำหรับการสร้างสัญญาณการซิงค์ที่เรียบที่ความถี่อันดับสอง วงจรเฟสล็อกลูปอันดับสอง จะมีลักษณะส่อการตอบสนองวงรอบที่ถูกกำหนดโดยตัวกรองช่วงต่ำ เพื่อป้องกันตัวกำเนิดความถี่ที่มีการควบคุมแรงดันจากการเปลี่ยนความถี่ที่เร็วเท่ากับอัตราการสั่นของสัญญาณเวลาอันดับสอง ซึ่งจะทำให้มีการรับสัญญาณค่าผิดพลาดสำหรับตัวกำเนิดความถี่ที่ควบคุมได้ไปยังค่าเฉลี่ย เป็นผลให้มีการแก้ไขสัญญาณการซิงค์ที่สมมาตรที่ความถี่อันดับสอง สถานะการหักเหที่ออกตามแนวนอนจะถูกต่อกับวงจรเฟสล็อกลูปอันดับสองสำหรับการกวาดแนวนอนที่มีการซิงค์ตามความถี่อันดับสอง ไม่มีความจำเป็นในการเพิ่มวงจรสร้างสัญญาณ เพื่อแก้ไขการสมมาตรของสัญญาณเวลาอันดับแรกที่สร้างโดยวงจรเฟสล็อกลูปอันดับแรก หรือการสมมาตรของสัญญาณเวลาอันดับสองที่รับโดยตัวเปลี่ยน
Claims (8)
1. ระบบการซิงค์ประกอบด้วย แหล่งจ่ายขององค์ประกอบการซิงค์แนวนอนของสัญญาณภาพที่ความถี่อันดับแรก วิถีทางที่ต่อกับแหล่งจ่ายดังกล่าว สำหรับการสร้างสัญญาณเวลาซึ่งจะถูกซิงค์กับองค์ประกอบการซิงค์แนวนอนดังกล่าว และที่ความถี่อันดับสองที่มากกว่าความถี่อันดับแรกดังกล่าวสัญญาณเวลาดังกล่าวจะขึ้นกับความผิดพลาดของเวลาจากการยุ่งของคาบเวลาของสัญญาณเวลาดังกล่าวที่ความถี่อันดับแรกดังกล่าว สถานะการหักเหแนวนอน และ วงจรเฟสล็อกลูป สำหรับการสร้างสัญญาณการซิงค์ที่มีการกวาดที่ความถี่อันดับสองดังกล่าว สำหรับการกวาดแนวนอนที่มีการซิงค์โดยสถานะการหักเหแนวนอนดังกล่าว ที่มีส่วนสำหรับเปรียบเทียบสัญญาณเวลาดังกล่าวและสัญญาณป้อนกลับที่สัมพันธ์กับการทำงานของสถานะการหักเหแนวนอนดังกล่าว วงจรเฟสล็อกลูป ดังกล่าวที่มีการตอบสนองที่มีลักษณะส่อ ซึ่งทำการเฉลี่ยค่าผิดพลาดของเวลาดังกล่าวอย่างแท้จริงในเวลาดังกล่าวเพื่อการกำจัดการชี้นำของการยุ่งของคาบเวลาดังกล่าวให้กับสัญญาณการซิงค์ที่มีการตรวจดังกล่าวอย่างแท้จริง 2
2. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งความถี่อันดับสองดังกล่าวจะเป็นทวีคูณของความถี่อันดับแรกดังกล่าว 2
3. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งความถี่อันดับสองดังกล่าวจะเป็นตัวคูณคู่ของความถี่อันดับแรกดังกล่าว 2
4. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งวงจรเฟสล็อกลูป ดังกล่าวประกอบด้วยตัวกำเนิดความถี่ที่สามารถควบคุมได้ และตัวกรองช่วงต่ำสำหรับควบคุมตัวกำเนิดความถี่ดังกล่าวและตัวกรองช่วงต่ำดังกล่าวจะกำหนดลักษณะส่อของการตอบสนองดังกล่าว 2
5. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งสัญญาณป้อนกลับดังกล่าวจะสัมพันธ์กับพัลส์ซ้ำแนว 2
6. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งส่วนดังกล่าวสำหรับการสร้างสัญญาณเวลาดังกล่าว ประกอบด้วย วงจรเฟสล็อกลูป อันดับสองที่ถูกซิงค์กับองค์ประกอบการซิงค์แนวนอนดังกล่าว และ ตัวเปลี่ยนแปลงความถี่ถูกซิงค์กับวงจรเฟสล็อกลูป อันดับสองดังกล่าว 2
7. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งผลรวมของคาบเวลาพัลส์ที่ติดกันของเวลาดังกล่าว ในแต่ละคาบเวลาพัลส์ขององค์ประกอบการซิงค์ดังกล่าวจะมีค่าคงที่อย่างแท้จริง 2
8. ระบบของข้อถือสิทธิที่ 26 ในที่ซึ่งตัวเปลี่ยนแปลงความถี่ดังกล่าวประกอบด้วยตัวนับที่สามารถเซ็ตค่าล่วงหน้า สำหรับการแบ่งสัญญาณตัวกำเนิดความถี่จากวงจรเฟสล็อกลูปอันดับสองดังกล่าว
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TH12675A true TH12675A (th) | 1993-05-10 |
| TH18949B TH18949B (th) | 2005-09-01 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB2228840A (en) | Frequency synthesisers | |
| US4679005A (en) | Phase locked loop with frequency offset | |
| US4706040A (en) | Frequency synthesizer circuit | |
| PL165610B1 (pl) | Uklad generacji sygnalów regulacji czasowej dla odbiornika telewizyjnego PL PL PL PL | |
| GB2039695A (en) | Synchronizing signal generators | |
| CA2038780C (en) | Adjustable video/raster phasing for horizontal deflection system | |
| EP0692908B1 (en) | Synchronizing circuit | |
| TH18949B (th) | การกวาดแนวนอนที่มีการซิงค์แล้วที่การรวมความถี่แนวนอน | |
| TH12675A (th) | การกวาดแนวนอนที่มีการซิงค์แล้วที่การรวมความถี่แนวนอน | |
| JPH07143000A (ja) | 制御可能な発振器用の回路を使用する同期クロック生成方法 | |
| US5349613A (en) | Digital phase locked loop, and digital oscillator arranged to be used in the digital phase locked loop | |
| FI104775B (fi) | Tahdistettu vaakapyyhkäisy vaakataajuuden monikerroilla | |
| EP0966103B1 (en) | Frequency synthesiser | |
| EP0344856B1 (en) | Video signal processing circuit | |
| RU2010422C1 (ru) | Селектор импульсов по длительности | |
| KR100215188B1 (ko) | 편향 회로 및 모니터 | |
| MXPA95002546A (en) | Synchronized exploration circuit | |
| KR950007610B1 (ko) | 텔레비젼 수상기의 2배속 편향동기신호발생 시스템 | |
| GB2098372A (en) | Improvements in television circuits | |
| JP2573727B2 (ja) | ビデオ信号用pll回路 | |
| SU987817A1 (ru) | Цифровой синтезатор частоты | |
| KR0175038B1 (ko) | 온 스크린 디스플레이를 위한 디지탈 동기 보정 회로 및 그 동작 방법 | |
| SU389608A1 (ru) | Синтезатор частоты | |
| KR950012248B1 (ko) | 텔레비젼 수상기의 배속 동기신호 발생 시스템 | |
| EP0512621A2 (en) | Digital phase locked loop, and digital oscillator arranged to be used in the digital phase locked loop |