BE735140A - - Google Patents

Info

Publication number
BE735140A
BE735140A BE735140DA BE735140A BE 735140 A BE735140 A BE 735140A BE 735140D A BE735140D A BE 735140DA BE 735140 A BE735140 A BE 735140A
Authority
BE
Belgium
Prior art keywords
switch
transistor
current
line
windings
Prior art date
Application number
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Publication of BE735140A publication Critical patent/BE735140A/fr

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • H03K17/66Switching arrangements for passing the current in either direction at will; Switching arrangements for reversing the current at will
    • H03K17/661Switching arrangements for passing the current in either direction at will; Switching arrangements for reversing the current at will connected to both load terminals
    • H03K17/662Switching arrangements for passing the current in either direction at will; Switching arrangements for reversing the current at will connected to both load terminals each output circuit comprising more than one controlled bipolar transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/06Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using single-aperture storage elements, e.g. ring core; using multi-aperture plates in which each individual aperture forms a storage element
    • G11C11/06007Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using single-aperture storage elements, e.g. ring core; using multi-aperture plates in which each individual aperture forms a storage element using a single aperture or single magnetic closed circuit
    • G11C11/06014Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using single-aperture storage elements, e.g. ring core; using multi-aperture plates in which each individual aperture forms a storage element using a single aperture or single magnetic closed circuit using one such element per bit
    • G11C11/06021Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using single-aperture storage elements, e.g. ring core; using multi-aperture plates in which each individual aperture forms a storage element using a single aperture or single magnetic closed circuit using one such element per bit with destructive read-out
    • G11C11/06028Matrixes
    • G11C11/06035Bit core selection for writing or reading, by at least two coincident partial currents, e.g. "bit"- organised, 2L/2D, or 3D
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • H03K17/64Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors having inductive loads

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Electronic Switches (AREA)

Description


   <Desc/Clms Page number 1> 
 



  Système servant à commander une mémoire à tores magnétiques. 



   La présente invention concerne un système perfec-   tionn   pour sélectionner et commander un nombre prédéter- miné de tores magnétiques dans une mémoire à tores magnétiques en vue d'emmagasiner des informations dans ces tores ou de lire les informations précédemment mémorisées. En disposant judicieusement des commutateurs et en interconnectant des - matrices do tores, on arrive à réduire le nombre de commuta- teurs requis pour la sélection des tores magnétiques et,en interconnectant ces commutateurs, on amène le courant utili- sé pour commander les tores au moment de la lecture ou de 

 <Desc/Clms Page number 2> 

 l'insoription à rentrer dans les matrices ce qui réduit au minimum les   besoins   de courant. 



   Diverses réalisations ont déjà été proposées pour les mémoires à tores magnétiques. Les tores magnétiques, dans une mémoire, sont essentiellement disposés en une ma- trice de lignes et de colonnes..   Un   grand nombre de ces ma- trices sont utilisées. Chaque matrice peut être également appelée plan de tores. Plusieurs systèmes différents ont été proposés pour adresser ces matrices de mémoire magné- tique et sont désignés sous diverses appellations telles que les systèmes à courants coïncidents à quatre con- ducteurs, les systèmes à courants coïncidents cubiques ou 3-D, et les systèmes sélecteurs   planaires ou'linéaires   2-D.

   Le système le plus récent pour les mémoires à tores magnétiques est un système connu sous le nom de "système 2   1/2-D".   Un article décrivant en détail le système de mémoire à tores magnétiques 2 1/2-D a été publié dans "IEEE Transactions on Electronic Computers" du mois   d'août   1966, page 475, intitulé "2 1/2-D High Speed Memory Systems - Past, Présent and Future" de la Demanderesse. 



   Le système de mémoire 2 1/2-D comprend habituellement un certain nombre de plans   de   oies qui sont   disposés   dans le même plan physique pour constitue.r une matrice plane, des en- roulements X et Y étant utilisés pour permettre une excitation par courants coïncident:) des tores sélectés de la matrice plane. 



  Plusieurs de ces matrices planes sont habituellement utilisées et chacune d'elles comporte son propre jeu de commutateurs de sélection et de commande. 



   Plusieurs matrices planes qui, jusqu'à présent, étaient commandées séparément, sont connectées les unes aux autres ainsi qu'à des commutateurs de sélection et de commande de manière que, par exemple, on puisse inscrire des informations simulta- 

 <Desc/Clms Page number 3> 

 nément dans plusieurs de ces matrices planes et en extraire   simultanément   aussi des informations à   l'aide   d'un plus petit nombre d'éléments de commutation et de sélection que celui qui est nécessaire actuellement. A ti- tre d'exemple et suivant l'invention, quatre matrices planes sont combinées. La sélection X des tores (ligne de mot) s'ef- factue comme précédemment par l'excitation des lignes X sélec- tées qui passent par tous les tores d'une colonne donnée. 



  Une extrémité d'un enroulement Y qui traverse chaque ligne de tores d'une matrice est connectée à une barre omnibus commune. Pour les quatre matrices sélectées, à titre d'exem- ple, on a recours à une disposition en carré et les barres omnibus communes de chacune de deux de ces matrices sont inter- connectées. Une extrémité de chacune de ces barres omnibus est connectée à un dispositif de commutation appelé commutateur d'extrémité. 



   L'autre extrémité de chaque enroulement de ligne ou Y se termine dans la jonction séparant daux diodes qui sont polarisées do manière opposée par rapport à cette jonc- tion. Les autres extrémités des deux diodes sont connectées aux électrodes de sortie de deux transistors correspondants qui peuvent être considérés comme des commutateurs de com- mande ou de courant. Ainsi, pour appliquer du courant à une ligné sélectée de chacune des quatre matrices, en vue d'ins- crire des informations,l'un des commutateurs d'extrémitéestexcité pour laisser passer le courant dans un sens tandis que l'au- tre est excité pour laisser passer le courant dans le sens opposé. Simultanément, les deux commutateurs de courant connectés aux deux diodes qui sont elles-mêmes connectées aux enroulements passant par une rangée de tores désirée, sont excités.

   Du courant passe donc de l'un des commutateurs d' extrémité dans la barre omnibus connectée à une extrémité 

 <Desc/Clms Page number 4> 

 
 EMI4.1 
 de la ligne da tores sélectée, à travers une des diodes et le transistor qui y est connect6, puis travers une source de courant pour revenir à l'autre transistor en passant par une diode connectée dans une ligne disposée de manière ana- logue dans une autre matrice, puis vers le bas peur revenir à l'autre commutateur d'extrémité.

   En excitant  -Les   ',eux   tran- 
 EMI4.2 
 sistors connectés à la diode connectée elle-mème à l'enroule- ment couplé à une ligne de tores occupant une position simi- laire dans chacune des autres matrices de torts, du courant passe également à travers ces matrices de tores à partir des 
 EMI4.3 
 mômes commutateurs d'extrémité que ceux qui almer:tent les lignas de tores décrites plus haut. En   Inversant   le passage du courant à travers les commutateurs   d'extrémité   par rapport au sens de passage du courant que l'on vient de écrire, on peut   exécuter   la fonction opposée de celle que   l'on   vient de décrire.

   C'est-à-dire que,si du courant traversant une ligne de tores dans une direction, assisté par l'excitation sélec- 
 EMI4.4 
 tive des enroulements X, provoque l'inscription d'inforM tiens dane les lignes de tores correspondantes, on peut utiliser le 
 EMI4.5 
 courant inverse provenant des commutatowa da courant d'une manière bien   connue   pour assurer 1'extraction des informations des tores sélectés. 
 EMI4.6 
 



  On utilise également des transistors de c088Utt10n qui sont connectée aux comntatenrs de c:4. et qui pavent être excités pour bloquer .'1.c\1....nt le pttttgw du courant dans certains commtatours de courant de telle sorte que cer- tains des enreul<MMnt< de ljgnes seule nt ont été pricé- demsent excités, puissent 1lre traversée par da courant. 



  Dans les destine anD8Z" s la Fig. 1 est un *+4na xyneptiqww du système de com- mande contorme à l' 1DYeutlon destiné à me lI480ire . tores ll&6né%iquo* 2 1/2-D et pera ltant de nie= 1 la 

 <Desc/Clms Page number 5> 

   @   présente invention; la Fig. 2 est un schéma synoptique montrant un système de commande pour une mémoire 2 1/2-D   conforme   à l'invention; les Fig. 3 et 4 sont des schémas électriques de sources de courant propres à être utilisées avec la présente invention. 



   La schéma synoptique de la Fig. 1 représente quatre matrices planes de tores magnétiques, seuls les détails de l'une de ces matrices étant représentés. On comprendra que   le#   autres matrices sont identiques à la première qui sera écrite en détail. De plus, pour réduire les complications du dessin et de l'explication qui en résulte, chaque   p:.an   de tores ne comporte que quatre rangées de tores, mais les spécia- listes comprendront que les principes de l'invention peuvent être appliqués à des plans de tores beaucoup plus   importants   et le présent mémoire ne constitue donc pas une limitation de l'invention.

   De plus, l'utilisation de quatre plans de tores n'est donnée qu'à titre d'exemple uniquement et ne li- mite l'invention en aucune manière car les spécialistes com- prendront, à la lecture de la description suivante, que l'in-   vention   peut être étendue à un nombre de plans de tores supé-   rieur à   quatre. L'agencement représenté à la Fig. 1 est   conforme   à la pratique actuelle avec des mémoires 2 1/2-D. 



   Sur la Fig. 1, les enroulements X ou de mots 10 sont représentée de manière rudimentaire. Chaque enroulement X est 
 EMI5.1 
 couple par induction à :e colonne de tores et l'excita%ion de chariie enrout en*, X est effectuée sélectivement par les eX'C1t..a.tt.rU1'1t X 12., 'la s:ructure et la fonction de on8 enroule- .enta X et de 1: or,..CUit de oOlalan4e tnt bien contiues et sont d6oriteg,par exsmple" dsns ltarticle #.blié par lx. ¯n4."... 



  .t ..t1onn6 plU8 baut. De plut, l'enromement détecteur 1 utilise pour la 1 tV.Vw n'est représenta que l'tI41IMnt&irnent. la fonction et la stru<'t<tre de Illenroulment 4't8otw.1' sont 
 EMI5.2 
 2Éxì%éà. ; EW±lL±ôl ÀàlH&±ài±àiààÀK,&é=   - '>--±-w-- 1 

 <Desc/Clms Page number 6> 

 ,également bien connues. Le circuit détecteur 16 détermine si la lecture correspond à un "0" ou à un "1" binaire. Chaque tore de la Fig. 1 est représenté par une ligne transversale, telle que 18,¯qui intersecte un enroulement de ligne tel que   21R.   



  Les quatre lignes de tores sont désignées respectivement en 21, 22,23 et 24. L'enroulement de ligne pour la ligne 22 est désigné par la référence 22R. L'enroulement de ligne pour la ligne 23 est désigné par la référence 23R. L'enroulement de ligne   24R   traverse la ligne de tores dans la ligne 24. 



   Une extrémité de chaque enroulement de ligne   21R,   23R est connectée à une burre omnibus commune 26 qui est à son tour connectée à un commutateur d'extrémité. Ce commutateur d'extrémité comprend un transistor 28 et un transistor 30. 



  Le collecteur du transistor 28 est connecté à une source de tension positive 32, son émetteur est connecté au collecteur du transistor 30 et sa base est connectée à une source de si- gnaux d'adresse 34. L'émetteur du transistor 30 est connecté à   une   source de tension négative 36 et sa base est connectés à une source de signal d'adresse 34. La barre omnibus 25 est connectée à la jonction de l'émetteur du transistor 28 et du collecteur du transistor 30. 



   Une extrémité de chaque enroulement de ligne   22@   et 24R est connectée à une barre omnibus 38. La barre omnibus est connectée à un commutateur d'extrémité comprenant deux   transistors   respectivement 40 et 42. La barre omnibus 38 et l'émetteur du transistor 40 sont connectée au collecteur du transistor 42. le collecteur du transistor 40 est commenté à la source de tensioN   positive     32,   et sa base est   connectée   à la source de signaux d'adresse 34. L'émetteur du transistor 42 est connecté à   la @   de tension négative 36 et sa   base à   la source de signaux édadresse 34. 



   L'autre extrémité de l'enroulement de liane 21R est 

 <Desc/Clms Page number 7> 

 connectée à deux diodes polarisées en sens inverses respecti- vement 44 et 46, La diode 46 est connectée au collecteur d'un transistor 48 qui peut être l'un des transistors de commutation de courant. L'autre extrémité de la diode 44 est connectée à l'émetteur du transistor 50. L'enroulement de ligne 22R est connecté par son autre   extrémité   à des diodes polarisées en sens opposés 52   et   54. Les autres extrémités de ces diodes sont connectées également respectivement à l'émetteur du transistor 50 et au collocteur du transistor 48.

   L'enroulement de llgne 23R est connecté par son autre extrémité aux diodes polarisées en sens cpposés 56, 58 et l'autre extrémité de l'enroulement de ligne 24R est connectée aux diodes polari- sées en sens opposés 60, 62. Les diodes 58 et 62 sont connectées au collecteur   d'un   transistor de commutation de courant   64   et les diodes 56 et   60   tont connectées à l'émetteur d'un transistor de commutation de courant 66. 



   Les bases des transistors de commutation de courant 48, 50, 64 et 66 sont toutes connectées à une source de signaux d'adresse 68. L'émetteur du transistor 48 et l'émetteur du transistor 64 sont tous deux connectés à une source de courant négative 70. Le collecteur du transistor 50 et le collecteur du transistor 66 sont tous deux connectés à une source du cou- rant positive 72. 



   La construction que l'on vient de décrire pour le plan de tores est reproduite pour les quatre fifres plans de tores à l'exception des sources de signaux d'adresse 68 et 34. 



    @   Chacun des plans de tores mémorise un bit d'un mot à quatre bits. Pour inscrira   des     informations   dans   les   plans de   foras,   il faut les commander simultanément et, à cet. effet, on utilise une commande par   courais     coïncidents.   Une ligne occupant une position similaire dans chaque plan de tores reçoit du courant appliqué à non enroulement de ligne. par la sélection 

 <Desc/Clms Page number 8> 

   appropria du   transistor de commutation de commande et du transistor de commutation d'extrémité. Ceci a pour effet d'appliquer approximativement la moitié de l'effet de com- mande nécessaire pour faire passer les toréa de la   ligue   dans leur état un.

   L'autre moitié de l'effet de commande requis eat obtenue en excitant   l'un   des enroulements X à l'aide de   l'autre   moitié du courait requis, l'enroulement X choisi ou   sélecte   étant celui qui   intersecte   le tore de la ligne dont l'enroulement de ligne est excité. Cette excita- tion des tores par courants coïncidents pour l'inscription d'informations ainsi que pour la leoture et la détection est bien connue et ne doit, par conséquent, pas être décrite plus en détail. 



   Pour mieux comprendre la différence existant entre le schéma de commande classique représenté à la Fig. 1 et celui représenté à la Fig. 2 qui est une forme d'exécution de l'in- vention, on décrira d'abord la sélection d'un enroulement de ligne dans la structure représentée à la Fig. l, en vue de l'exciter pour la   lecture.     d'une   part et pour l'inscription d'autre part. On   apposera   que l'on veut lire l'informa- tion mémorisée dans la ligne 21 de chaque plan de tores.

   Les sources de signaux d'adresse 34 et 68 appliquent dans ce cas un signal aux bases de transistors 30 et 50 de chacun des qua- tre plans de tores de sorte que du courant peut passer de la source de tension positive 72 selon un trajet qui comprend le collecteur et l'émetteur du transistor 50, la diode 44, l'en- roulement de ligne   21R,   le collecteur puis l'émetteur du tran- sistor 30 pour revenir à la source de tension négative 36 de chacun des quatre plans de tores. 



   On supposera que l'on veut inscrire des informations dans la ligne 21 et, dans ce cas. les sources de signaux d'adresse 34   ot   68 appliquent des signaux d'excitation aux 

 <Desc/Clms Page number 9> 

   basée   des transistors correspondants 28 et 48. Du courant peut donc suivre un trajet partant de la source de tension positive 32 et passant par le collecteur et l'émetteur du transistor 28, dans la barre omnlbus 26, à travers l'enroulement de ligne 21P, la diode 46, le collecteur, puis l'émetteur du transistor 48 pour revenir finalement à la source de tension négative 70. Ce courant suit une direction opposée à celle du courant de lecture. Il est à remarquer que l'opération décrite plus haut est répétée pour chacun des plans de tores (dans ce cas-ci, 1, 2, 3 et   4) ..   



   La Fig. 2 est un schéma synoptique d'une forme d'exé- cution de l'invention. Les éléments de la   Fig.   semblables à ceux représentés à la Fig. 1 sont désignés par les mêmes réfé- rences, mais ces références sont affectées d'un Indice pour indiquer celui des quatre plans de tores auquel   appartient   l'élément ainsi désigné. 



   En ce qui concerne les plans de tores eux-mêmes, les enroulements et les diodes qui sont associées à chaque ligne de tores restent les mêmes. Toutefois, suivant l'in- vention, la barre omnibus 261 est connectées à 263. La barre omnibus 262 est connectée à la barre omnibus 264. La   Larre   om- nibus 381 est connectée à 383 et la barre omnibus 382 est con- nectée à 384. De plus, les lignes 80, 82, 84 et 86 qui, sur la Fig. 1, connectent les diodes à l'extrémité de chaque en- roulement de   ligné,,   aux transistors de commutation de commande correspondants 48, 50, 64 et 66 sont maintenant connectées en parallèle.

   En bref, les barres omnibus des plans de tores res- pectifs sont maintenant connectées en   parallèl e.   A la suite de cette connexion en parallèle, au lieu d'utiliser deux commuta- teurs d'extrémité partant de tores comme sur la Fig. 1, qui représente le système de commande classique, il suffit de pré- voir quatre commutateurs d'extrémité pour les quatre plans de 

 <Desc/Clms Page number 10> 

 torée. De plus, au lieu   d'utiliser   quatre commutateurs de commande pour chacun des quatre plana de tores, soit un total de seize, huit commutateurs de commande seulement sont   néces-   saires. 



   Les commutateurs d'extrémité qui comprennent les transistors 90 et 92 sont connectés les uns aux autres ainsi qu'à la barre omnibus   commune 26 d'une   manière analogue à   ce'.-   le des commutateurs d'extrémité 28 et 30 de la Fig. 1. Le collecteur du transistor 90 est connecté à une source de tension positive 94 et l'émetteur du transistor 92 est con- necté à une source de tension négative 96. La base du transis- tor 92 est connectée à la source de signaux d'adresse 98 de même que la base du transistor 90. Ainsi, les transistors et les ap- pareils qui y sont associés et qui comprennent les commutateurs d'extrémité sont connectés de manière identique à ceux représen tés à la Fig. 1.

   Cependant, ils doivent être capables de sup- porter, pour la forme d'exécution de l'invention représentée aux dessins, un courant deux fois aussi intense que celui sup- porté par le commutateur d'extrémité représenté la Fig. 1. 



   La barre omnibus 383 est connectée à un autre com- mutateur d'extrémité comprenant des transistors   100,   102, qui sont   connectés     d'une manière   analogue à celle des transistors 40 et 42 représentés à la Fig. 1. Deux autres commutateurs d'extré- mité sont constitués par les transistors 104,106 et 108,110. 



  Les collecteurs des transistors 104 et 108 sont connectés à une source de tension positive 94. Les émetteurs des transistors 106 et 110 sont connectés à une source de tension négative 114. 



  Les bases des transistors 104, 106 et 108, 110 sont connectées à la source de signaux d'adresse 116. L'émetteur du transistor 104 est connecté au collecteur du transistor 106 et à la ligne omni- bus 264. L'émetteur du transistor 108 est connecté au collecteur du   transistur   110 et à la ligne omnibus 384. 

 <Desc/Clms Page number 11> 

 



   Les commutateurs de courant poux les plans de tores 1 et 2 comprennent les transistors 118, 120, 122 et 124. Le collée - leur du transistor 118 est connecté aux barres omnibus   inter-   connectées 801 et 802. L'émetteur du transistor 120 est con- necté aux barres omnibus interconnectées 821 et 822. Le collec- teur du transistor 122 est connecté aux barres omnibus inter- connectées 841 et 842 et l'émetteur du transistor 124 est con- necté aux barres omnibus interconnectées 861 et 862. Les bases des   transistors 118,   120, 122 et 124 sont toutes connectées à une source de signaux d'adresse 126. Les émetteurs des transistors 118 et 122 sont connectés à l'émetteur du transistor de don- nées ou d'adresse   128   et à une source de courant 132.

   La source de courant 132 est connectée au collecteur du transistor 130. 



  Les collecteurs des transistors 120 et 124 sont connectés au collecteur du transistor 130 pour introduira l'adresse ou les données. Les bases des transistors 128 et 130 sont connectées à la source de signaux d'adresse ou d'entrée de données 126. 



  Le collecteur du transistor 128 est connecté à la source de tension positive 94 et l'émetteur du transistor 130 est con- necté à la source de tension négative 96. 



   Les seconds commutateurs de courant requis pour les plans de tores 3 et 4 comprennent des transistors 138, 140, 142 et 144. Le collecteur du transistor 138 est connecté aux bar- res omnibus interconnectées 803 et 804. L'émetteur du transistor 140 est connecté aux barres omnibus interconnectées 823 et 824. 



  Le collecteur du transistor 142 est connecté aux barres omnibus interconnectées 843 et 844. L'émetteur du transistor   144   est connecté aux barres omnibus interconnectées 863 et   864.Les   émet- teursdes transistors 138 et 142 sont connectés l'un à l'autre ainsi qu'à l'émetteur d'un transistor 146. L'émetteur du tran- sistor 146 est connecté à une source de courant 134 qui est également connectée au collecteur d'un transistor 148. Le col- 

 <Desc/Clms Page number 12> 

 lecteur du.transistor 148 est également connecté aux collec- teurs des transistors   140   et 144. Les bases des transistors 138, 140, 142 et 144 ainsi que les bases des transistors 146 et 148 sont toutes connectées à la source de signaux d'adresse ou de données 126.

   Le collecteur du transistor 146 est connecté à la source de tension positive 94 et l'émetteur du transistor 148 
 EMI12.1 
 est connecté à la source de tension négative 96. 



  On supposera que l'on veut faire fonctionner le systè- me représenté a la Fig. 2 en vue d'effectuer des inscriptions dans les l3gries 211 h 214. La source de signaux d'adresse 98 envoie des signaux d'excitation aux bases des transistors 90 et 106. La source de signaux d'adresse 126 envoie des signaux d'excitation aux bases des transistors 118 et 120, 138 et 140. 



  Cela 'étant, du courant passe de la source de tension positive 
 EMI12.2 
 94 par le coll,,teur à l'émetteur du transistor 90 et monte dans la barre ombibus   26.   Une fraction du courant traverse l'enrou- 
 EMI12.3 
 lement de ligne 21, puis la diode 46a. te courant continue 11   @   
 EMI12.4 
 suivre le trajet collecteur-éditeur du ü8i8tor 138, puis il- travers.: la source de courant 134 èt passe par le trajet q"teur-collect8ur du tran81stv 4u. le courant continue à passer dans la barre omnibus 823 à partir du plan de tores 3 vers le plan de tores 4, où il traversa la diode 444, puis   l'enroulement   de ligne 214 pour descendre par la barre omnibus 264 et revenir à la source de tension négative 96 par le trajet émetteur-collecteur du transistor 106. 
 EMI12.5 
 



  Un., autre fraction du courant peut passer du trantietor 90 , remonter a travers les barres 08fùbu 263 et 26, puis passer par 1!GlU"oul8l18Dt de ligne. 21 par l'1D\81'111H1a1re 4e la diode s61 et du trajet coll*oteur-6**%tour dn transistor 118, à travers le source de courent 132 pour revenir t la barre cmnibus 821 par' le trajet ooll o+ar-4eet&w du transis- tor 120. A partir de la barre OIIft'tW8 82U le entrent 

 <Desc/Clms Page number 13> 

 continue à traverser le plan de tores 2 où il passe par la diode 442 et l'enroulement de ligne 21R2 puis descend 
 EMI13.1 
 vers les lignes omnibus 262 et 26 ei direction de la source de tension négative 96 en passant par le trajet collecteur- émetteur du transistor 106. 



   Il ressort de la description qui précède que du courant est fourni aux quatre enroulements de lignes disposés de ma- 
 EMI13.2 
 nière analogue dans chacune de? quatre matrices, simultanément l'aida de deux commutateurs d'extrémité de sorte q-".3 le courant rentre dans les matrices grâce aux qratre transistot3 des com- mutateurs de courant au lieu du transistor unique des commutateurs 
 EMI13.3 
 d'extrémité et des coMmutateurs de commande utilisas pr4cédem- ment. On comprendra que les dispositifs de commande X respectifs 121, 1229 123 et 12y,adressent les enroul'5"nts X en vue d'effectuer des inscriptions ou des lectures,suivant le cas,de la manière dont ils ont été utilisés plus haut. 



   Pour Inverser le passage du courant dans les enroule-   ments   de ligne afin   d'effectuer   une lecture, la source de si- 
 EMI13.4 
 gneux d'adresse 98 excite les tr.i9t8 92 et 104 et la source de signaux d'adresss 126 excite les marnes tmnoistors que pré- cl4emment, à savoir 118 et 1Z0, 138 et 1#0. 1 ce iacment, le courant ...part du transistor 104 qui est   connecté   à la soures de courant positive et sort par la barre 
 EMI13.5 
 omnibus 76- vers la ligne 214 ()1 le courant se divise en une   fraction   qui traverse l'enroulement 21R4 et en une autre frac- 
 EMI13.6 
 tien qui traverse l'enroulement 21R. 1s out qui traverse l'I"".1'Ou1e.n1; 2lPt; passe alors par la diode *4(>49 pua.s sur la barre omnibus 83 sOl0n le tra3o:

   ollecte4r.r:.t du tran- sistor 138, puis à travers la source de Oe'\l1t 13% =a! 1:1. suit alors le trajet eollecteuy-énettetur %4u %rin#:stor 140, puis re- monte à travers la cU04é ""3' 'ra..!'11 l'earûuleBent de ligne 21B 3# et m4eoooM vers la iauros de t.i2s1on négative 96 par 

 <Desc/Clms Page number 14> 

 l'intermédiaire'du trajet collecteur-émetteur'traversant le transistor 92. 



   Une autre fraction du courant traversa l'enroulement 
 EMI14.1 
 de ligne 21R 21 puis passe par la diode 462 dus la barre omnibus 80zt descend suivant le' trajet collec2,eur-éoetteur du transistor 118, puis traverse la source de courant   132   et remonte selon le trajet collecteur-émetteur du transistor   120 &   travers la diode 441 suivie de   l'enroulement   21R1 pour revenir par le trajet collecteur-émetteur du transistor 92 à la source de tension négative 96. 



   Un courant inversé peut donc traverser les enroulements 
 EMI14.2 
 de ligne correspondants 21R, 2lR2' 2lR3 et 2:.F; 08 qui est nécessaire pour effectuer une lecture. 



   Les transistors 128, 130, 146 et 148 sont destinés à permettre l'inscription ou la restitution sélective des infor- mations vers les quatre matrices, si on le désire. Ainsi, par exem- 
 EMI14.3 
 ple, si la source de signaux d'adresse 126 env-,1-9 uh signal à la base du transistor 128 pour le rendre   conducteur,   elle attire le courant destiné aux transistors 118 et 122,   empêchant   ainsi 
 EMI14.4 
 le courant de passer dans les enroulements da 11gn. 21R ou 22R en bloquant ettectiV8ll8nt les transistors Ù8 .t 12t* De mènes le tranalatcp z6 peut être excité pour bloquer le quanage du courant dans les translatera 138 et 142. L'excitation du tran- sistor 130 emplche le courant de traverser 1<jé t:msl.tort1 120 et 124. L'excitation du transistor 148 empdal;e '.le t.Q1U'&nt de traverter l4;< transistor* 140 et 144. 



  En adressant corfferàsblment les tr,si.strs ? 28y 130, lut6, 148 9tMijointMMnt avec les cOl8Utate\U'G dtxtcité et de aorrndea on parvient a faire fonctionner lot patrie'. = 4e tores dans an  de non rentrant. LorlqU8 ces tranaistora te sont pas 84n.".,l.. :trices de tores pnY8ftt 4tre  2.= un 3 de Nfttl'Ult. &J.1I81t si l'on 4'.fJ'3 'a  Citer q1.II,,ft 0"1 on- 

 <Desc/Clms Page number 15> 

 roulement   de   ligne 212, on excite le transistor 106 du com- mutateur d'extrémité, de même que le commutateur d'entraînement 120 et le transistor   128.   Si l'on désire n'exciter qu'un' seul enroulement de ligne 211, on excite le transistor 90 du com- mutateur d'extrémité de même que le transistor 118 et le transistor 130.

   Le fonctionnement du circuit utilisé pour commander les autres enroulements   (le   ligne ressort de ce qui procède. 



   Cela étant, les quatre transistors 128,130, 146 et 148 donnent une certaine souplesse aux circuits de commande de sorte que, outre que l'on peut inscrire ou lire des informa- tions simultanément dans deux ou quatre lignes de tores de deux ou quatre plans de tores, on peut lire ou inscrire dans les plans de tores séparés. 



     La   Fig. 3   @st   un schéma électrique d'une source de tension constante propre ; être utilisée lorsque l'on désire taire fonctionner les matrices de tores dans les modes de com- mande à courants rentrant et non rentrant. Une source de courant pulsé 150 (ou source d'impulsions de courant) est connectée au primaire 152P d'un transformateur 152 comportant un noyau satura- ble 152C.   L'émettes?   d'un premier transistor 154 est connecté à une extrémité du secondaire 152 du transformateur, sa base est mise à la terre et son collecteur est connecté   à   l'émetteur du tran- sistor 128.

   Un second transistor 156 est connecté par son émet- teur à l'autre extrémité du secondaire 152S, sa base est connectée   ...la   terre et le collecteur est connecté au collecteur du tran-   sistor   130. 



   En fonctionnement, la quantité de courant qui tra- verse le secondaire détermine la saturation du noyau 152C. 



  Lorsque le   noyau   est complètement sature, aucun apport de cou- rant n'est nécessaire ou fourni par   l'enroulement   primaire. 



  Lorsque le   noyau   n'est pas complètement saturé, il se produit un transfert de tension entre le primaire et le secondaire qui 

 <Desc/Clms Page number 16> 

 augmente la quantité de courant débitée par le secondaire jusqu'à ce que le noyau soit à nouveau saturé. 



   Lorsque l'on utilise une opération du type à courant non rentrant pour la forme   d'exécution   de l'invention, on peut utiliser une source de courant plus simple, comme indi-   qué à   la Fig.4. Une source de tension 160 procure des tensions +V et -V dans les résistances. 162, 164 connectées aux émetteurs correspondants des transistors 136,128. Pour amener la source 160 à prendre l'aspect d'une source à courant constant, les résistances 162 et 164 ont des valeurs de l'ordre de 2V, où V est la valeur désirée de la constante du courant et V est la tension disponible (+V ou -V). 



   L'invention ici décrite permet de commander un ou plusieurs enroulements sélectes dans plusieurs matrices à   l'aide   d'éléments de circuit moins nombreux et des courants de commande normalement utilisés pour accéder au même nombre de matrices. 



   On peut étendre le nombre de matrices à partir du nombre représenté jusqu'. un nombre quelconque en ajoutant un jeu de commutateurs de courant pour des matrices supplémentai- res qui sont a joutées varticalement à la disposition représentée aux dessins. 



   Bien entendu, l'invention n'est en aucune manière limitée aux détails   d'exécution   décrits plus haut auxquels divers changements et modifications peuvent être apportés sans sortir de son cadre.

Claims (1)

  1. REVENDICATIONS. EMI17.1
    .¯---¯¯¯¯¯¯M¯--------------- 1.- Appareil servant à diriger sélectivement du courant à travers les enroulements de lignes de plusieurs matrices de tores magnétiques identiques, chaque matrice comprenant plusieurs tores magnétiques disposés en lignes et colonnes,un enroulement étant associé à chaque ligne de tores et étant couplé par induction à chaque tore de sa ligne,.
    des barres omnibus pour chaque matrice Intercon- nectant une oxtrémité de tous les enroulements de lignés de chaque matrice de tores magnétiques de la série, un commutateur d'extrémité distinct connecté à chaque barre omnibus, une première source de tension d'une polarité déter- minée, une seconde source de tension d'une polarité opposée à la première, un premier et un second commutateur de commande dans chaque matrice pour chaque enroulement de ligne, une première diode dans chaque matrice connectant chaque premier commutateur de commande à l'autre extrémité de chaque enroulement de ligne en vue d'assurer un écoulement unilatéral du courant dans une direction,
    une seconde diode dans chaque matrice connectant chaque second commutateur de commande à l'autre extrémité de chaque enroulement de ligna pour assurer un écoulement uni- latéral du courant dans un sens opposé au premier sens. une source de courant comportant une première et une seconde borne d'alimentation pour chaque matrice, des moyens dans chaque matrice connectant tous les premiers commutateurs de commande de chaque matrice à leur <Desc/Clms Page number 18> première borne d'alimentation, des moyens dans chaque matrice connectant tous les seconds commutateurs de commande de chaque matrice à leur seconde borne d'alimentation, un dispositif d'adressage permettant au courant de traverser des enroulements de lignes sélectes dans les matri- ces de tores magnétiques,
    le dispositif d'adressage comprenant un premier moyen pour connecter à la première source de courant le commutateur d'extrémité connecté à la barre omnibus d'une matrice qui est connectée aux enroulements de lignes ou sélectés, un second moyen pour connecter, avec le premier com- mutateur, un autre commutateur d'extrémité à la seconde source de courant qui est connectée aux barres omnibus d'une autre matrice qui est elle-même connectée aux enroulements de lignes sélectés, et des moyens pour exciter un premier et un second com- mutateur de commande de chaque matrice qui sont connectés à la première et à la seconde diode elles-mêmes connectées aux enroule- ments de lignes sélectés.
    2. - Appareil servant à faire passer sélectivement du courant dans les enroulements de lignes de plusieurs matrices de tores magnétiques, chaque matrice comprenant plusieurs to- res magnétiques disposés en colonnes et lignes, un enroulement .étant prévu pour chaque ligne de tores et étant couplé par in- duction à chaque tore de la ligne , les matrices de tores étant disposées les une? prés des autres, caractérisé en ce qu'il comprend :
    un premier commutateur situé d'un côté des matrices de tores et appliquant une tension électrique à une première extrémité d'une première série d'enroulements de lignes sélec- tés dans les matrices de tores magnétiques, <Desc/Clms Page number 19> un second commutateur d'un autre coté desmatrices de tores magnétiques pour déterminer la première série d'en- roulements de lignes que le courant doit traverser, un troisième commutateur couplé au second commutateur pour renvoyer le courant qui lui parvient d'un enroulement de ligne d'une des matrices de tores magnétiques à une autre matrice de tores magnétiques,
    et un quatrième commutateur connecté aux premières extré- mités des enroulements de lignes de la férie de matrices de tores magnétiques peur déterminer les enroulements de lignes dans les autres matrices de tores magnétiques dans lesquels le courant renvoyé passe.
    3. - Système servant à appliquer sélectivement du cou- rant à un enroulement de ligne de chacun de plusieurs plans de tores magnétiques, les plans de tores magnétiquas étant for- més de plusieurs tores Jisposés en colonnes et lignes, un enrou- lement de ligne distinct étant prévu pour chaque ligne de tores et étant couplé par induction à tous les tores de cette ligne, caractérisé en ce qu'il comprend :
    une première source de tension, une seconde source de tension, la préfère source de tension ayant une polarité opposée à celle de la seconde, un premier commutateur servant à appliquer, lorsqu'il est excité, une tension de la première source à une extrémité de certains enroulements de lignes dans certains plans de tores magnétiques, plusieurs seconds commutateurs, au moins un second com- mutateur étant prévu pour toutes les lignes de tores disposées de manière analogue dans les divers plans de tores magnétiques, des moyens couplant chaque second commutateur à l'autre extrémité de chaque enroulement de lignes de tores occupant la <Desc/Clms Page number 20> même position dans les divers plans de tores magnétiques, plusieurs troisièmes commutateurs,
    au moins un troisième commutateur étant prévu pour toutes les rangées de tores occupant les mêmes positions dans les divers plans de tores magnétiques, des moyens pour exciter des seconds commutateurs pré- déterminés afin de faire passer du courant à travers des enrou- lements de lignes sélectés dans certains plans de tores,à la suite de la tension appliquée par le premier commutateur aux autres extrémités de certains enroulements de lignes, un dispositif comprenant le troisième commutateur pour renvoyer le courant traversant le second commutateur vers uno extrémité des enroulements de lignes occupant les mêmes posi- tions dans les plans de tores restants, un quatrième commutateur pour connecter sélectivement, lorsqu'il est excité,
    les autres extrémités de tous les enrou- lements de lignes des plans de tores restants à la seconde source de tension .
    4.- Système suivant la revendication 3, caractérisé en ce que le premier commutateur comprend un premier et un se- cond transistor et le quatrième commutateur comprend un troisième et un quatrième transistor, chaque transistor comportant un émetteur, une base et un collecteur, .
    des moyens connectant les collecteurs du premier et du troisième transistor à la première source de tension, des moyens connectant l'émetteur du premier transistor du collecteur du second, des moyens connectant l'émetteur du troisième transistor au collecteur du quatrième, des moyens connectant les émetteurs du second et du quatrième transistor à la seconde mource de tension, des moyens connectant une extrémité de certains enrou- lements de lignes, dans certains plans de tores, à la connexion <Desc/Clms Page number 21> établie entre l'émetteur et le collecteur du premier et du second transistor, des moyens connectant une extrémité des enroulements de lignes restants à la connexion établie entre l'émetteur et le collecteur du troisième et du quatrième transistor,
    un dispositif d'adressage auquel les bases du pre- mier, du second, du troisième et du quatrième transistor sont connectées pour rendre le premier et le quatrième transistor conducteurs afin de faire passer du courant dans un sens vers les lignes de tores qui sont connectées aux second et troisième commutateurs excités, et pour rendre le second et le troisième transistor conducteurs afin de faire passer du courant dans un sens opposé à calui obtenu lorsque le premier et le quatrième transistor sont conducteurs.
    5.- Système servant à faire passer sélectivement du courant dans les enroulements de lignes - de plusieurs plans de tores magnétiques comportant chacun plusieurs lignes de tores, chaque ligne de tores étant couplée à un enroulement de ligne différent, et les tores de chaque plan étant tous couplée à un enroulement détecteur commun particulier à ce plan, caractérisé en ce qu' il comprend un premier dispositif interconnectant une extrémité des enroulements de lignes dans certains plans de tores, un second dispositif interconnectant une extrémité des enroulements de lignes, dans les plans de tores restants, une source de tension positive d'une polarité dé- terminée, une source de tension de polarisation opposée à la première,
    un premier commutateur présentant un premier état dans lequel il est connecté à la source de tension de la pre- <Desc/Clms Page number 22> mière polarité, et un second état dans lequet il est connecta à la source de tension de l'autre polarité, et un troisiè- me état dans lequel il n'est connecté à aucun*;
    des deux sour- ces de tension, un dispositif connectant le premier commutateur au premier dispositif pour interconnecter les extrémités des enroulements de lignes de certains plans, un second commutateur comportant bruis états, à savoir un premier état dans lequel il est connecté à celle des deux sources de tension opposée à la première source à la- quelle le premier commutateur est connecté lesqu'eil se trouve dans son premier état, un second état dans lequel il est connecté à celle des deux sources de tension opposée à la première à laquelle le premier commutateur est connecté dans son second état, et un troisième état dans lequel il n'est connecté à aucune source de tension,
    un dispositif connectant le second commutateur au second dispositif pour interconnecter les extrémités des enroulements de lignes des plans de tores restants, EMI22.1 plusieurs premières et secondesd1odiS, une première diode et une seconde diode étant prévues pour chaque enroule- ment de ligne des divers plans de tores magnétiques, un dispositif connectant l'une de premières diodes à l'autre extrémité de chaque enroulement de ligne, un dispositif connectant, à l'autre extrémité de chaque enroulement de ligne, l'une des secondes diodes dont la polarité est opposée à la polarité de le connexion de la première diode,
    plusieurs troisièmes dispositifs de connexion qui EMI22.2 intercnnectent chacun les prd1''.s diode* qui sont connecteec aux 8Drou.1d8ta de lignes <Muplea aux j.a de %o1.os ali- ID'.. d08 div.n plans de tores magnétiques, <Desc/Clms Page number 23> plusieurs quatrièmes dispositifs de connexion qui interconnectent chacun les secondes diodes qui sont connectées aux enroulements de lignes couplés aux lignes de tores ali- gnées dans les divers plans de tores magnétiques, un troisième commutateur pour chaque troisième dls- positif de connexion, un quatrième commutateur pour chaque quatrième dis- positif de connexion, un dispositif connectant chaque troisième commutateur à chaque troisième dispositif de connexion, un dispositif connectant chaque quatrième commuta- teur à chaque quatrième dispositif de connexion,
    et un dispositif pour faire fonctionner ensemble un troisième et un quatrième commutateur sélectivement avec un premier et un second commutateur pour faire passer du courant dans des rangées de tores choisies ou sélectées.
    6.- Appareil suivant la revendication 5, caractérisé en ce que @@@que troisième et quatrième commutateur comprennent : un transistor comportant un collecteur, une base et un émetteur, le collecteur du troisième transistor de ccmmuta- tion étant connecté à un troisième dispositif de connexion, l'émetteur de chaque quatrième transistor de commutation étant connecté à un quatrième dispositif de connexion, une source de courant à laquelle le troisième et le quatrième dispositif de connexion sont connectés, et des =yens connectant les bases de tous les troisièmes et quatrièmes transistors de commutation au dispositif seyant : les actionner.
    7.- Appareil suivant la revendication 5, caractérisé en ce qu'un cinquième commuteteur est prévu pour faire dévier le courent lorsqu'il est excité par chaque quatrième commu- tateur, et <Desc/Clms Page number 24> un sixième commutateur est prévu pour taire dévier du courant lorsqu'il est excité par chaque troisième commutateur.
    8.- Appareil suivant la revendication 7, caractérisé en ce que chaque cinquième et sixième commutateur comprennent : un transistor comportant un collecteur., un émetteur et une base, le cinquième transistor de commutation étant con- necté par son collecteur à la source de tension d'une pola- rité tandis que son émetteur est connecté au collecteur de chacun des divers quatrièmes transistors de commutation, le aixième transistor de commutation 6tant connecté par son collecteur aux émetteurs de tous les troisièmes tran- sistors de commutation et son collecteur étant connecté à la source de tension de la polarité opposée, les bases des cin- quième et sixième transistors de commutation étant connectées à la source de signaux d'adresse ou de données.
BE735140D 1969-06-25 1969-06-25 BE735140A (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
BE735140 1969-06-25

Publications (1)

Publication Number Publication Date
BE735140A true BE735140A (fr) 1969-12-01

Family

ID=3854962

Family Applications (1)

Application Number Title Priority Date Filing Date
BE735140D BE735140A (fr) 1969-06-25 1969-06-25

Country Status (1)

Country Link
BE (1) BE735140A (fr)

Similar Documents

Publication Publication Date Title
JP4121830B2 (ja) 混成抵抗性交点メモリセルアレイおよびその製造方法
EP2993786B1 (fr) Porte c munie d&#39;une sauvegarde non volatile
EP0318363B1 (fr) Procédé de test de cellules de mémoire électriquement programmable et circuit intégré correspondant
FR3009421A1 (fr) Cellule memoire non volatile
EP2821998B1 (fr) Dispositif à mémoire non volatile
FR2485242A1 (fr) Matrice d&#39;elements de memoire semi-conducteurs
CN101288169A (zh) 使用包含具可调式电阻的可切换半导体存储器元件的存储器单元的方法
DE10220897A1 (de) Dünnfilmmagnetspeicher
TW201370B (en) Circuit to seperate bit lines of semiconductor memory device
FR2970590A1 (fr) Cellule mémoire volatile/non volatile sans charge
TWI283404B (en) MRAM without isolation devices
FR2976711A1 (fr) Cellule memoire avec memorisation volatile et non volatile
JP2010192053A (ja) 半導体記憶装置
FR2517143A1 (fr) Bascule bistable a stockage non volatil et a repositionnement dynamique
WO2012168591A1 (fr) Architecture de memoire logique, notamment pour mram ou pcram ou rram
EP1073203B1 (fr) Dispositif de commande d&#39;un commutateur haute tension de type translateur
BE735140A (fr)
EP2987168B1 (fr) Cellule mémoire avec mémorisation de données non volatile
CA2053583C (fr) Procede d&#39;adressage de tetes elementaires d&#39;une tete multipiste d&#39;enregistrement sur support magnetique et tete magnetique le mettant en oeuvre
EP0089441B1 (fr) Générateur de valeur vraie/complément
EP0267091B1 (fr) Mémoire non-volatile programmable électriquement
EP0183610A1 (fr) Mémoire vive et circuit d&#39;interpolation linéaire en comportant application
EP0186533B1 (fr) Elément de mémoire dynamique et son utilisation dans une bascule maître-esclave et dans des circuits séquentiels programmables
EP2987167B1 (fr) Cellule memoire non-volatile
FR2582135A1 (fr) Circuit de precharge pour lignes de mot d&#39;un dispositif de memoire, en particulier a cellules programmables