CS263908B1 - Zapojení přijímače časového signálu - Google Patents

Zapojení přijímače časového signálu Download PDF

Info

Publication number
CS263908B1
CS263908B1 CS873438A CS343887A CS263908B1 CS 263908 B1 CS263908 B1 CS 263908B1 CS 873438 A CS873438 A CS 873438A CS 343887 A CS343887 A CS 343887A CS 263908 B1 CS263908 B1 CS 263908B1
Authority
CS
Czechoslovakia
Prior art keywords
amplifier
output
signal receiver
time signal
clock
Prior art date
Application number
CS873438A
Other languages
English (en)
Other versions
CS343887A1 (en
Inventor
Zdenek Ing Lanka
Vladimir Ing Zejglic
Jaromir Ing Vilam
Miroslav Ing Jelinek
Ota Ing Csc Buzek
Jan Ing Cermak
Original Assignee
Lanka Zdenek
Zejglic Vladimir
Vilam Jaromir
Jelinek Miroslav
Ota Ing Csc Buzek
Cermak Jan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lanka Zdenek, Zejglic Vladimir, Vilam Jaromir, Jelinek Miroslav, Ota Ing Csc Buzek, Cermak Jan filed Critical Lanka Zdenek
Priority to CS873438A priority Critical patent/CS263908B1/cs
Publication of CS343887A1 publication Critical patent/CS343887A1/cs
Publication of CS263908B1 publication Critical patent/CS263908B1/cs

Links

Landscapes

  • Superheterodyne Receivers (AREA)

Abstract

Zapojení řeší přijímač rádiového časového signálu pro synchronizaci hodin, jejichž souběh je prováděn změnou dělicího poměru kmitočtu. Za vysokofrekvenčním zesilovačem a amplitudovým detektorem je zapojen omezovač a dále paralelně dva řízené spínače, spínané v protifázi lokálním sekundovým impulsem. Výstupy spínačů jsou připojeny k invertujícímu a neinvertujícímu vstupu zesilovače s filtrací, za nímž následuje převodník napětí—třída impulsů. Zapojení umožňuje zavěšování v rozsahu +0,5 sekundy a poskytuje logický výstup pro řízení dělicího poměru děliče kmitočtu v hodinách.

Description

Vynález se týká zapojení přijímače časového signálu, například hlavních hodin s elektronickým děličem kmitočtu, jehož dělicí poměr lze logickým signálem měnit. Rádiový signál je řízen národním časovým normálem, má tudíž vysokou přesnost. Vynálezem je řešen přijímač s přidruženými obvody, vhodnými k řízení uvedených hodin.
V současné době je zavěšení řešeno zavěšením nástupné hrany lokální sekundy na nástupnou hranu rádiového impulsu. Tento způsob je jednoduchý a přesný avšak v případě ztráty rádiového signálu připouští maximální zpoždění hodin o délku rádiového impulsu, tj. 0,1 sec, jinak nastane nové zavěšení s jednosekumdovým zpožděním.
Uvedené nevýhody odstraňuje zapojení přijímače rádiového signálu tvořeného vysokofrekvenčním zesilovačem s následujícím amplitudovým detektorem k jehož výstupu je připojen stejnosměrný zesilovač pro automatické řízení zesílení vysokofrekvenčního zesilovače, jehož podstata spočívá v tom, že k výstupu amplitudového detektoru je dále připojen omezovač signálu, jehož výstup je připojen současně ke dvěma řízeným spínačům a výstup prvního spínače je připojen k invertujícímu vstupu zesilovače s filtrací, výstup druhého spínače je připojen k neinvertujícímu vstupu, dále k výstupu zesilovače je připojen převodník z napětí na střídu Impulsů, jehož výstup je výstupem přijímače; konečně ke druhé vstupní svorce přijímače pro vstup signálu lokální sekundy je připojen omezující zesilovač se dvěma komplementárními výstupy, připojenými k řídicím vstupům spínačů.
Uvedené zapojení přináší při poměrné jednoduchosti přípustné zpoždění hodin až o 0,5 sekundy, aniž by bylo narušeno následné zavěšení na rádiový signál. Kromě toho obsahuje převodník na logický signál potřebný k řízení hlavních hodin a sice převodník z napětí na střídu Impulsů, který se vyznačuje jednak rozsahem linearity, jednak tím, že bez rádiového signálu poskytuje výstupní signál stejný, jak pří zavěšení hodin. Tím je v případě ztráty rádiového signálu odchylka hodin minimalizována.
Na obr. 1 je schéma uvažovaného přijímače a na obr. 2 jsou průběhy nejdůležitějších napětí. Anténa je připojena ke vstupní svorce 1, za níž je vysokofrekvenční zesilovač 4, amplitudový detektor 5 se zesilovačem 6 automatického řízení zesílení. K detektoru 5 je dále připojen omezovač 7, za nímž jsou řízené spínače 8 a 9 a dále zesilovač 10 s filtrací. Následuje převodník 11 z napětí na střídu impulsů. Signál místní sekundy je přiveden ke vstupní svorce 2, k omezujícímu zesilovači 12 se dvěma komplementárními výstupy, které řídí spínače 8 a 9. 3 je výstupní svorka přijímače.
Funkci zapojení osvětlují průběhy napětí na obr. 2. Napětí Ui je obálka radiového signálu. Na výstupu omezovače 7 je průběh napětí U7. Z hlavních hodin je ke svorce 2 připojen signál U2 lokální sekundy se střídou 1 : 1. Při kladném U2 je sepnut spínač 9 a na jeho výstupu signál U9. Při záporném U2 je sepnut spínač 8 a na jeho výstupu je průběh Ue. Signály Ue a U9 jsou v diferenciálním zesilovači s filtrem zpracovány na stejnosměrné napětí a v převodníku 11 na signál U3. V požadovaném stavu, tj. zavěšení, jsou impulsy průběhů Ue a U9 stejně dlouhé, U3 má průběh U32 se střídou 1 : 1. Kladné napětí U3 vytváří v hlavních hodinách menší dělicí poměr a tím hodiny urychluje, záporné napětí vytváří větší dělicí poměr a tím hodiny zpožďuje. Střída 1 : 1 zajišťuje jmenovitou rychlost hodin. V případě předbíhání hodin je impuls v průběhu Ue kratší, než v průběhu U9, tomu odpovídá na výstupu 3 průběh U3i, který způsobí zpomalení hodin a tím opět uvedení do stavu zavěšení. V opačném případě průběhu U33 způsobí urychlení hodin.
předmEt
Zapojení přijímače časového signálu tvořené vysokofrekvenčním zesilovačem, k němuž je zapojen amplitudový detektor a k výstupu amplitudového detektoru je zapojen stejnosměrný zesilovač pro automatické řízení zesílení vf zesilovače, vyznačené tím, že k výstupu amplitudového detektoru (5) je dále připojen omezovač (7) signálu, jehož výstup je připojen současně na řízené spínače (8, 9j, přičemž výstup prvního spínače (8) je připojen k invertujícímu vstu-

Claims (1)

  1. pu zesilovače (10) s filtrací, výstup druhého spínače (9) je připojen k neinvertujícímu vstupu zesilovače (10), přičemž k výstupu zesilovače (10) je připojen převodník (11) z napětí na střídu impulsů, jehož výstup je spojen s výstupní svorkou přijímače, zatímco ke svorce (2j přijímače pro vstup signálu lokální sekundy je připojen omezující zesilovač (12) se dvěma komplementárními výstupy, připojenými k řídicím vstupům spínačů (8, 9).
CS873438A 1987-05-13 1987-05-13 Zapojení přijímače časového signálu CS263908B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS873438A CS263908B1 (cs) 1987-05-13 1987-05-13 Zapojení přijímače časového signálu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS873438A CS263908B1 (cs) 1987-05-13 1987-05-13 Zapojení přijímače časového signálu

Publications (2)

Publication Number Publication Date
CS343887A1 CS343887A1 (en) 1988-09-16
CS263908B1 true CS263908B1 (cs) 1989-05-12

Family

ID=5374433

Family Applications (1)

Application Number Title Priority Date Filing Date
CS873438A CS263908B1 (cs) 1987-05-13 1987-05-13 Zapojení přijímače časového signálu

Country Status (1)

Country Link
CS (1) CS263908B1 (cs)

Also Published As

Publication number Publication date
CS343887A1 (en) 1988-09-16

Similar Documents

Publication Publication Date Title
JPS6467029A (en) Phase matching circuit
CA2041867A1 (en) Current averaging data separator
JPS6478036A (en) Switching amplifier controller
EP0740423A3 (en) Digital phase-locked loop
JPS6455909A (en) Ladder type current waveform generating circuit with matched rising and dropping time
CS263908B1 (cs) Zapojení přijímače časového signálu
GB1409290A (en) Automatic frequency controlled oscillator circuits
EP0878911A3 (en) Clock extraction circuit
GB1530123A (en) Circuit for producing a digital signal dependent on an analogue input signal
GB1496693A (en) Electrical control device
SU1548864A1 (ru) Логический фазоразностный демодул тор
US3802180A (en) Pulses generating system
SU819967A1 (ru) Управл емый делитель частоты следовани иМпульСОВ
GB1330039A (en) Digital sampled-data three-point control system
SU1095376A1 (ru) Устройство дл синхронизации импульсных сигналов
GB1436852A (en) Voltage-to-digital converter
SU1767482A2 (ru) Регул тор температуры
SU900458A1 (ru) Регистр
SU1226625A1 (ru) Формирователь импульсов
GB1505515A (en) Clock pulse compensation circuit
SU1190502A1 (ru) Устройство дл формировани импульсов разностной частоты
SU1167729A2 (ru) Делитель частоты импульсов
SU1737714A1 (ru) Управл емый делитель частоты
SU1311009A1 (ru) Способ формировани р да широтно-модулированных импульсных сигналов,равномерно сдвинутых по фазе,и устройство дл его осуществлени
SU1575296A1 (ru) Устройство дл задержки импульсов