EP0784329A1 - Système de surveillance des états d'interrupteurs reliés à une tension alternative - Google Patents
Système de surveillance des états d'interrupteurs reliés à une tension alternative Download PDFInfo
- Publication number
- EP0784329A1 EP0784329A1 EP97410004A EP97410004A EP0784329A1 EP 0784329 A1 EP0784329 A1 EP 0784329A1 EP 97410004 A EP97410004 A EP 97410004A EP 97410004 A EP97410004 A EP 97410004A EP 0784329 A1 EP0784329 A1 EP 0784329A1
- Authority
- EP
- European Patent Office
- Prior art keywords
- input
- microcontroller
- switches
- voltage
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012544 monitoring process Methods 0.000 title description 7
- 238000001514 detection method Methods 0.000 claims 4
- 238000000034 method Methods 0.000 description 3
- 230000007935 neutral effect Effects 0.000 description 3
- 238000005406 washing Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01H—ELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
- H01H9/00—Details of switching devices, not covered by groups H01H1/00 - H01H7/00
- H01H9/16—Indicators for switching condition, e.g. "on" or "off"
- H01H9/167—Circuits for remote indication
Definitions
- the present invention relates to a microcontroller system provided with several inputs allowing the monitoring of the states of several switches all receiving an alternating voltage, in particular the mains voltage.
- FIG. 1 represents a conventional system for monitoring the states of several switches K1 to K2n, the first terminals of which receive phase P from the sector.
- the second terminals of these switches K are connected to respective inputs E1 to E2n of a microcontroller 10 by means of lowering resistors 12.
- the microcontroller 10 is supplied between a low potential GND constituted by the neutral N of the sector and a high potential Vcc supplied from phase P (via a converter not shown).
- each input E of the microcontroller 10 is provided with a voltage limiter serving, in combination with the associated lowering resistor 12, to ensure that the voltage on the input does not exceed a tolerable value.
- a voltage limiter is shown for the E2n-1 input. It comprises two diodes connecting the input in the non-passing direction respectively to the potentials GND and Vcc. So, the voltage on each input E is limited appreciably between the potentials GND and Vcc.
- each input E is connected to one of the supply potentials, for example Vcc, by means of a return resistor 14.
- Vcc supply potential
- the switch K when the switch K is closed, the corresponding input E starts to oscillate at the mains frequency between a low level and a high level.
- This difference in behavior of the input E is analyzed by the program of the microcontroller 10 to detect the closing of the switch.
- the resistors 12 and 14 associated with each input E constitute a divider bridge whose ratio is chosen so that the input E actually reaches high and low logic levels when the switch K is closed.
- a system of the type of Figure 1 is used, for example, in a washing machine to detect the various parameters of a washing program.
- the switches K are then generally constituted by sensors, such as thermostats, pressure switches, etc.
- the microcontroller 10 is often used to regulate the speed of the washing machine motor.
- an output of the microcontroller 10 controls the trigger of a triac 16, one main terminal of which is connected to neutral N and the other main terminal of which is connected to phase P via the motor (not shown).
- the microcontroller needs to know the instants of zero crossing of the mains voltage. To this end, it includes an additional SYN synchronization input receiving phase P from the sector via a lowering resistor 18.
- An object of the present invention is to provide a system in which a microcontroller with a certain number of inputs can monitor a greater number of switches connected to an AC voltage, with minimal additional cost.
- This object is achieved according to the invention thanks to a system for detecting the state of each of several switches connected by first terminals to a terminal for applying an alternating voltage and by second terminals to inputs of a microcontroller. Each input is further connected to a reference by a respective resistor and an additional input is coupled to the terminal for applying the AC voltage.
- the switches are grouped in pairs, the two switches of each pair being connected to the same input of the microcontroller by two respective diodes connected in opposite directions to each other. Means are provided for providing said reference in the form of a signal in phase opposition with respect to the alternating voltage.
- the additional input is coupled to the terminal for applying the AC voltage by an inverter which also provides said reference.
- the reference is provided by an output of the microcontroller which is programmed to provide on this output the logical inverse of the state of the additional input.
- the inverter comprises a first NPN transistor and a PNP transistor, the collectors of which constitute the output of the inverter, the emitters of which are connected respectively to a low supply terminal and to a terminal. high power supply, and the bases of which are coupled to the terminal for applying the alternating voltage, the base of the PNP transistor being coupled to this terminal by a second NPN transistor, the base of which is connected to the low power supply terminal.
- the microcontroller is programmed to detect the closing of a first of the torque switches when the reference is at a low state and the corresponding input is at a high state, and for detect the closing of the second switch when the reference is high and the corresponding input is low.
- the present invention applies exclusively to a system for detecting the states of several switches, where the switches receive an alternating voltage, for example the mains voltage.
- the present invention exploits the successive high and low states of the alternating voltage to monitor an even number of switches with a microcontroller having twice as few inputs.
- 2n switches K1 to K2n are grouped in pairs associated respectively with n inputs E1 to En of a microcontroller 10.
- the first switch of each pair is connected to the corresponding input E of the microcontroller 10 by means of a diode D1 and a lowering resistor 12 which is, for example, common to the two torque switches.
- the second torque switch is connected to the same input E via the same lowering resistor 12 and a diode D2 connected in the opposite direction to that of diode D1.
- the cathode of diode D1 and the anode of diode D2 are connected to resistor 12.
- the REF output of the inverter 20 is also supplied to the additional SYN input of the microcontroller 10.
- the SYN input could remain connected as in Figure 1.
- the inverter 20 is provided to support high voltages at the input and to deliver an output compatible with the microcontroller 10. An example of such an inverter will be described later.
- the switches K as in the system of FIG. 1, all receive the phase P from the sector and the neutral N constitutes the low supply potential GND of the microcontroller 10.
- the SYN input is always used by the microcontroller 10 to detect zero crossings of the mains voltage, but it is also used, in combination with the E inputs, detecting the state of any of the switches K as described below.
- FIG. 3 represents the shape of the phase P of the sector and the corresponding looks of the signal REF and of the signal on any of the inputs E, for example E1, as a function of the states of the two associated switches (K1 and K2).
- the signal REF is a signal whose levels vary between the potential GND and the potential vcc in phase opposition with respect to the voltage P of the sector. Thus, during the positive alternations of the voltage P, the signal REF is in the low state and during the negative alternatives, the signal REF is in the high state.
- the signal on the input E1 conforms to the signal REF, as represented by dotted lines.
- the switch K1 If the switch K1 is closed and the switch K2 is open, the current passes through the diode D1 only during the positive half-waves of the voltage P. The input E1 is therefore forced to the high state during these half-waves. During the negative half-waves of the voltage P, the closing of the switch K1 has no influence because the diode D1 is blocked.
- the diode D2 only conducts during the negative half-waves of the voltage P. As a result, the input E1 is forced to the low state during these half-waves. During positive half-waves, the diode D2 is blocked and the closing of the switch K2 has no influence on the state of the input E1.
- the microcontroller 10 will detect the closing of the switch K1 when the signal REF is in the low state and the input E1 is in the high state. Likewise, it will detect the closing of switch K2 when the signal REF is in the high state and the input E1 is in the low state. We will notice that with this system we can detect any combination of states of switches K1 and K2.
- the system according to the invention requires that the microcontroller 10 has an additional SYN input.
- an input is often necessary, for example to detect zero crossings of the mains voltage in order to control a triac.
- FIG. 4 represents an example of an inverter 20 supporting high input voltages and delivering an output compatible with the microcontroller 10.
- This inverter comprises a PNP transistor Q1 and an NPN transistor Q2 whose collectors constitute the output of the inverter.
- the emitters of the transistors Q1 and Q2 are connected respectively to the potentials Vcc and GND.
- the base of transistor Q2 receives phase P from the sector via a lowering resistor 22.
- An NPN transistor Q3 is connected by its emitter to the base of transistor Q2, by its collector to the base of transistor Q1, and by its base with low GND potential.
- the transistor Q2 conducts and forces the output of the inverter to the low state.
- the transistor Q3 avoids the conduction of the transistor Q1 into a range between GND + Vbe and Vcc-Vbe where the transistor Q2 is conductive.
- the transistors Q1 and Q3 are both made conductive.
- the transistor Q2 is blocked as soon as the phase P drops below the potential GND + Vbe.
- the base-emitter junctions of transistors Q2 and Q3 act as voltage limiters. Indeed, the voltage on the base of transistor Q2 and on the emitter of transistor Q3 varies only between GND-Vbe and GND + Vbe.
- FIG. 5 represents an embodiment of a monitoring system according to the invention which is particularly advantageous in the case where the microcontroller 10 has a free output S. Indeed, it is then no longer necessary to use the inverter 20, the function of this inverter 20 can be performed within the microcontroller 10. For this, the additional input SYN receives phase P of the sector, as in FIG. 1, via a lowering resistor 18.
- the reference signal REF which was supplied by the inverter 20 in FIG. 2, is here supplied by the output S of the microcontroller 10.
- the microcontroller 10 is simply programmed to supply the output S of the logic inverse of the state of the SYN input.
- the states of the two switches of each pair are determined using simple logic functions that are easily programmable in the microcontroller by a person skilled in the art. These logic functions have been described in relation to FIG. 3.
- the system according to the invention can of course be used with low AC voltage and replace a complex multiplexing system.
- the return resistors 14 can be connected between the lowering resistors 12 and the diodes D1, D2.
Landscapes
- Control Of Ac Motors In General (AREA)
- Measurement Of Current Or Voltage (AREA)
Abstract
Description
- La présente invention concerne un système à microcontrôleur muni de plusieurs entrées permettant la surveillance des états de plusieurs interrupteurs recevant tous une tension alternative, notamment la tension du secteur.
- La figure 1 représente un système classique pour surveiller les états de plusieurs interrupteurs K1 à K2n dont des premières bornes reçoivent la phase P du secteur. Les deuxièmes bornes de ces interrupteurs K sont reliées à des entrées respectives E1 à E2n d'un microcontrôleur 10 par l'intermédiaire de résistances d'abaissement 12. Le microcontrôleur 10 est alimenté entre un potentiel bas GND constitué par le neutre N du secteur et un potentiel haut Vcc fourni à partir de la phase P (par l'intermédiaire d'un convertisseur non représenté).
- Dans cette application, chaque entrée E du microcontrôleur 10 est munie d'un limiteur de tension servant, en combinaison avec la résistance d'abaissement 12 associée, à assurer que la tension sur l'entrée ne dépasse pas une valeur tolérable. Un exemple de limiteur de tension est représenté pour l'entrée E2n-1. Il comprend deux diodes reliant l'entrée dans le sens non-passant respectivement aux potentiels GND et Vcc. Ainsi, la tension sur chaque entrée E est limitée sensiblement entre les potentiels GND et Vcc.
- Par ailleurs, chaque entrée E est reliée à l'un des potentiels d'alimentation, par exemple Vcc, par l'intermédiaire d'une résistance de rappel 14. Ainsi, lorsqu'un interrupteur K est ouvert, l'entrée E correspondante est à un niveau constant.
- Par contre, lorsque l'interrupteur K est fermé, l'entrée E correspondante se met à osciller à la fréquence du secteur entre un niveau bas et un niveau haut. Cette différence de comportement de l'entrée E est analysée par le programme du microcontrôleur 10 pour détecter la fermeture de l'interrupteur. Les résistances 12 et 14 associées à chaque entrée E constituent un pont diviseur dont le rapport est choisi pour que l'entrée E atteigne effectivement des niveaux logiques haut et bas lorsque l'interrupteur K est fermé.
- Un système du type de la figure 1 est utilisé, par exemple, dans une machine à laver pour détecter les divers paramètres d'un programme de lavage. Les interrupteurs K sont alors constitués, généralement, par des capteurs, tels que des thermostats, des pressostats, etc.
- Par ailleurs, le microcontrôleur 10 sert souvent à régler la vitesse du moteur de la machine à laver. Pour cela, une sortie du microcontrôleur 10 commande la gâchette d'un triac 16 dont une borne principale est reliée au neutre N et dont l'autre borne principale est reliée à la phase P par l'intermediaire du moteur (non représenté). Pour la régulation, le microcontrôleur a besoin de connaître les instants de passage par zéro de la tension du secteur. A cette fin, il comporte une entrée supplémentaire de synchronisation SYN recevant la phase P du secteur par l'intermédiaire d'une résistance d'abaissement 18.
- Les utilisateurs de tels systèmes souhaitent utiliser de plus en plus d'interrupteurs. L'augmentation du nombre d'interrupteurs requiert une augmentation du nombre d'entrées du microcontrôleur. Ceci s'accompagne inévitablement d'une augmentation notable du prix du microcontrôleur.
- Pour réduire le nombre d'entrées nécessaires à traiter plusieurs informations, on connaît des méthodes telles que le multiplexage ou la conversion parallèle-série, Ces méthodes nécessitent l'emploi d'un certain nombre de composants logiques dont le coût peut dépasser le surcoût d'un microcontrôleur à plus grand nombre d'entrées. Par ailleurs, ces composants logiques fonctionnent à basse tension et il faudrait prévoir un système d'abaissement de tension pour pouvoir les utiliser dans le cas présent où les interrupteurs à surveiller sont reliés au secteur, ce qui augmenterait davantage le coût.
- Un objet de la présente invention est de prévoir un système dans lequel un microcontrôleur avec un certain nombre d'entrées puisse surveiller un plus grand nombre d'interrupteurs reliés à une tension alternative, avec un surcoût minimal.
- Cet objet est atteint selon l'invention grâce à un système de détection de l'état de chacun de plusieurs interrupteurs reliés par des premières bornes à une borne d'application d'une tension alternative et par des deuxièmes bornes à des entrées d'un microcontrôleur. Chaque entrée est en outre reliée à une référence par une résistance respective et une entrée supplémentaire est couplée à la borne d'application de la tension alternative. Les interrupteurs sont groupés par couples, les deux interrupteurs de chaque couple étant reliés à une même entrée du microcontrôleur par deux diodes respectives connectées en sens inverse l'une par rapport à l'autre. Des moyens sont prévus pour fournir ladite référence sous forme d'un signal en opposition de phase par rapport à la tension alternative.
- Selon un mode de réalisation de la présente invention, l'entrée supplémentaire est couplée à la borne d'application de la tension alternative par un inverseur qui fournit par ailleurs ladite référence.
- Selon un mode de réalisation de la présente invention, la référence est fournie par une sortie du microcontrôleur qui est programmé pour fournir sur cette sortie l'inverse logique de l'état de l'entrée supplémentaire.
- Selon un mode de réalisation de la présente invention, l'inverseur comprend un premier transistor NPN et un transistor PNP dont les collecteurs constituent la sortie de l'inverseur, dont les émetteurs sont reliés respectivement à une borne d'alimentation basse et à une borne d'alimentation haute, et dont les bases sont couplées à la borne d'application de la tension alternative, la base du transistor PNP étant couplée à cette borne par un deuxième transistor NPN dont la base est reliée à la borne d'alimentation basse.
- Selon un mode de réalisation de la présente invention, le microcontrôleur est programmé pour détecter la fermeture d'un premier des interrupteurs d'un couple lorsque la référence est à un état bas et que l'entrée correspondante est à un état haut, et pour détecter la fermeture du deuxième interrupteur lorsque la référence est à l'état haut et que l'entrée correspondante est à l'état bas.
- Ces objets, caractéristiques et avantages, ainsi que d'autres de la présente invention seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non-limitatif en relation avec les figures jointes parmi lesquelles :
- la figure 1, précédemment décrite, représente un système classique de surveillance des états de plusieurs interrupteurs reliés à une tension alternative ;
- la figure 2 représente un mode de réalisation de système de surveillance des états de plusieurs interrupteurs selon la présente invention ;
- la figure 3 représente des allures de divers signaux du système de la figure 2 ;
- la figure 4 représente un exemple d'inverseur utilisé dans le système de la figure 2 ; et
- la figure 5 représente un autre mode de réalisation de système de surveillance des états de plusieurs interrupteurs selon la présente invention.
- La présente invention s'applique exclusivement à un système de détection des états de plusieurs interrupteurs, où les interrupteurs reçoivent une tension alternative, par exemple la tension du secteur. En effet, la présente invention exploite les états haut et bas successifs de la tension alternative pour surveiller un nombre pair d'interrupteurs avec un microcontrôleur comportant deux fois moins d'entrées.
- Dans la figure 2, selon l'invention, 2n interrupteurs K1 à K2n sont groupés par couples associés respectivement à n entrées E1 à En d'un microcontrôleur 10. Le premier interrupteur de chaque couple est relié à l'entrée E correspondante du microcontrôleur 10 par l'intermédiaire d'une diode D1 et d'une résistance d'abaissement 12 qui est, par exemple, commune aux deux interrupteurs du couple. Le deuxième interrupteur du couple est relié à la même entrée E par l'intermédiaire de la même résistance d'abaissement 12 et d'une diode D2 connectée dans le sens inverse de celui de la diode D1. Par exemple, la cathode de la diode D1 et l'anode de la diode D2 sont reliées à la résistance 12. Les résistances de rappel 14, au lieu de relier les entrées E du microcontrôleur 10 au potentiel d'alimentation Vcc comme à la figure 1, relient ces entrées à un signal de référence REF fourni par un inverseur 20 dont l'entrée reçoit la phase P du secteur.
- La sortie REF de l'inverseur 20 est par ailleurs fournie à l'entrée supplémentaire SYN du microcontrôleur 10. Selon une variante, l'entrée SYN pourrait rester connectée comme dans la figure 1. Bien entendu, l'inverseur 20 est prévu pour supporter des tensions élevées en entrée et pour délivrer une sortie compatible avec le microcontrôleur 10. Un exemple de tel inverseur sera décrit ultérieurement.
- Les interrupteurs K, comme dans le système de la figure 1, reçoivent tous la phase P du secteur et le neutre N constitue le potentiel d'alimentation bas GND du microcontrôleur 10.
- L'entrée SYN est toujours exploitée par le microcontrôleur 10 pour détecter les passages par zéro de la tension du secteur, mais elle sert en outre, en combinaison avec les entrées E, à détecter l'état de l'un quelconque des interrupteurs K de la manière décrite ci-après.
- La figure 3 représente l'allure de la phase P du secteur et les allures correspondantes du signal REF et du signal sur l'une quelconque des entrées E, par exemple E1, en fonction des états des deux interrupteurs associés (K1 et K2). Le signal REF est un signal dont les niveaux varient entre le potentiel GND et le potentiel vcc en opposition de phase par rapport à la tension P du secteur. Ainsi, pendant les alternances positives de la tension P, le signal REF est à l'état bas et pendant les alternatives négatives, le signal REF est à l'état haut.
- Si les deux interrupteurs K1 et K2 sont coin, le signal sur l'entrée E1 est conforme au signal REF, comme cela est représenté par des pointillés.
- Si l'interrupteur K1 est fermé et l'interrupteur K2 est ouvert, le courant ne passe dans la diode D1 que pendant les alternances positives de la tension P. L'entrée E1 est donc forcée à l'état haut pendant ces alternances. Pendant les alternances négatives de la tension P, la fermeture de l'interrupteur K1 n'a aucune influence car la diode D1 est bloquée.
- Si l'interrupteur K2 est fermé et l'interrupteur K1 ouvert, la diode D2 ne conduit que pendant les alternances négatives de la tension P. Il en résulte que l'entrée E1 est forcée à l'état bas pendant ces alternances. Pendant les alternances positives, la diode D2 est bloquée et la fermeture de l'interrupteur K2 n'a aucune influence sur l'état de l'entrée E1.
- Si les deux interrupteurs K1 et K2 sont fermés, on retrouve sur l'entrée E1 un signal en opposition de phase par rapport au signal REF.
- En conséquence, le microcontrôleur 10 détectera la fermeture de l'interrupteur K1 lorsque le signal REF est à l'état bas et que l'entrée E1 est à l'état haut. De même, il détectera la fermeture de l'interrupteur K2 lorsque le signal REF est à l'état haut et que l'entrée E1 est à l'état bas. On remarquera qu'avec ce système on peut détecter toute combinaison d'états des interrupteurs K1 et K2.
- Bien entendu, le système selon l'invention requiert que le microcontrôleur 10 comporte une entrée supplémentaire SYN. Comme on l'a précédemment indiqué, une telle entrée est souvent nécessaire, par exemple pour détecter les passages par zéro de la tension du secteur afin de commander un triac.
- La figure 4 représente un exemple d'inverseur 20 supportant des tensions d'entrée élevées et délivrant une sortie compatible avec le microcontrôleur 10. Cet inverseur comprend un transistor PNP Q1 et un transistor NPN Q2 dont les collecteurs constituent la sortie de l'inverseur. Les émetteurs des transistors Q1 et Q2 sont reliés respectivement aux potentiels Vcc et GND. La base du transistor Q2 reçoit la phase P du secteur par l'intermédiaire d'une résistance d'abaissement 22. Un transistor NPN Q3 est relié par son émetteur à la base du transistor Q2, par son collecteur à la base du transistor Q1, et par sa base au potentiel bas GND.
- Avec cette configuration, dès que la phase P dépasse la tension base-émetteur Vbe du transistor Q2, le transistor Q2 conduit et force la sortie de l'inverseur à l'état bas. Le transistor Q3 évite l'entrée en conduction du transistor Q1 dans une plage comprise entre GND+Vbe et Vcc-Vbe où le transistor Q2 est conducteur.
- Lorsque la phase P du secteur descend en dessous du potentiel GND moins la tension Vbe du transistor Q3, les transistors Q1 et Q3 sont tous deux rendus conducteurs. Le transistor Q2 est bloqué dès que la phase P descend en dessous du potentiel GND+Vbe. Les jonctions base-émetteur des transistors Q2 et Q3 jouent le rôle de limiteurs de tension. En effet, la tension sur la base du transistor Q2 et sur l'émetteur du transistor Q3 varie seulement entre GND-Vbe et GND+Vbe.
- La figure 5 représente un mode de réalisation de système de surveillance selon l'invention qui est particulièrement avantageux dans le cas où le microcontrôleur 10 dispose d'une sortie libre S. En effet, il n'est alors plus nécessaire d'utiliser l'inverseur 20, la fonction de cet inverseur 20 pouvant être réalisée au sein même du microcontrôleur 10. Pour cela, l'entrée supplémentaire SYN reçoit la phase P du secteur, comme à la figure 1, par l'intermédiaire d'une résistance d'abaissement 18. Le signal de référence REF, qui était fourni par l'inverseur 20 à la figure 2, est ici fourni par la sortie S du microcontrôleur 10. Le microcontrôleur 10 est tout simplement programmé pour fournir sur la sortie S l'inverse logique de l'état de l'entrée SYN.
- La détermination des états des deux interrupteurs de chaque couple est effectuée à l'aide de simples fonctions logiques facilement programmables dans le microcontrôleur par l'homme du métier. Ces fonctions logiques ont été décrites en relation avec la figure 3.
- Le système selon l'invention peut bien entendu être utilisé avec une basse tension alternative et remplacer un système de multiplexage complexe.
- La présente invention est susceptible de nombreuses variantes et modifications qui apparaîtront à l'homme du métier. Par exemple, les résistances de rappel 14 peuvent être connectées entre les résistances d'abaissement 12 et les diodes D1, D2.
Claims (5)
- Système de détection de l'état de chacun de plusieurs interrupteurs (K) reliés par des premières bornes à une borne (P) d'application d'une tension alternative et par des deuxièmes bornes à des entrées (E) d'un microcontrôleur (10), chaque entrée du microcontrôleur étant en outre reliée à une référence (REF) par une résistance respective (14), une entrée supplémentaire (SYN) étant couplée à ladite borne d'application de la tension alternative, les interrupteurs étant groupés par couples et les deux interrupteurs (K1, K2) de chaque couple étant reliés à une même entrée (E1) du microcontrôleur par deux diodes respectives (D1, D2) connectées en sens inverse l'une par rapport à l'autre, caractérisé en ce qu'il comprend des moyens (20, 10) pour fournir ladite référence sous forme d'un signal en opposition de phase par rapport à la tension alternative.
- Système de détection selon la revendication 1, caractérisé en ce que ladite entrée supplémentaire (SYN) est couplée à la borne (P) d'application de la tension alternative par un inverseur (20) qui fournit par ailleurs ladite référence (REF).
- Système de détection selon la revendication 1, caractérisé en ce que la référence (REF) est fournie par une sortie (S) du microcontrôleur (10) qui est programmé pour fournir sur cette sortie l'inverse logique de l'état de l'entrée supplémentaire (SYN).
- Système de détection selon la revendication 2, caractérisé en ce que l'inverseur (20) comprend un premier transistor NPN (Q2) et un transistor PNP (Q1) dont les collecteurs constituent la sortie de l'inverseur, dont les émetteurs sont reliés respectivement à une borne d'alimentation basse (GND) et à une borne d'alimentation haute (Vcc), et dont les bases sont couplées à la borne (P) d'application de la tension alternative, la base du transistor PNP étant couplée à cette borne par un deuxième transistor NPN (Q3) dont la base est reliée à la borne d'alimentation basse.
- Système de détection selon l'une quelconque des revendications 1 à 4, caractérisé en ce que le microcontrôleur (10) est programmé pour détecter la fermeture d'un premier (K1) des interrupteurs d'un couple lorsque la référence (REF) est à un état bas et que l'entrée correspondante (E1) est à un état haut, et pour détecter la fermeture du deuxième interrupteur (K2) lorsque la référence est à l'état haut et que l'entrée correspondante est à l'état bas.
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR9600503A FR2743664B1 (fr) | 1996-01-12 | 1996-01-12 | Systeme de surveillance des etats d'interrupteurs relies a une tension alternative |
| FR9600503 | 1996-01-12 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| EP0784329A1 true EP0784329A1 (fr) | 1997-07-16 |
| EP0784329B1 EP0784329B1 (fr) | 2003-04-16 |
Family
ID=9488195
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| EP19970410004 Expired - Lifetime EP0784329B1 (fr) | 1996-01-12 | 1997-01-09 | Système de surveillance des états d'interrupteurs reliés à une tension alternative |
Country Status (4)
| Country | Link |
|---|---|
| EP (1) | EP0784329B1 (fr) |
| DE (1) | DE69720816T2 (fr) |
| ES (1) | ES2195103T3 (fr) |
| FR (1) | FR2743664B1 (fr) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2783340A1 (fr) * | 1998-09-15 | 2000-03-17 | Crouzet Automatismes | Appareil electrique a commande par la tension d'alimentation, fonctionnant en alternatif ou continu |
| EP1079401A3 (fr) * | 1999-08-26 | 2002-09-11 | Lucas Industries Limited | Méthode et appareil pour déterminer l'état d'un interrupteur |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102008006512A1 (de) * | 2008-01-29 | 2009-07-30 | BSH Bosch und Siemens Hausgeräte GmbH | Schaltungsanordnung zum Betreiben eines Hausgeräts und entsprechendes Verfahren |
| DE102011088411A1 (de) | 2011-12-13 | 2013-06-13 | Robert Bosch Gmbh | Schaltungsanordnung und Verfahren zum Erkennen einer Schalterstellung |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0252816A1 (fr) * | 1986-07-10 | 1988-01-13 | Ciapem | Programmateur de commande de lave-linge à microprocesseur, et composant électromécanique |
| EP0336051A2 (fr) * | 1988-04-02 | 1989-10-11 | AKO-Werke GmbH & Co | Circuit avec un dispositif commutateur à programme électromécanique et un circuit d'évaluation électronique pour appareil |
| EP0660042A1 (fr) * | 1993-12-24 | 1995-06-28 | Landis & Gyr Technology Innovation AG | Circuit de couplage de lignes sous tension avec un micro-processeur |
-
1996
- 1996-01-12 FR FR9600503A patent/FR2743664B1/fr not_active Expired - Fee Related
-
1997
- 1997-01-09 ES ES97410004T patent/ES2195103T3/es not_active Expired - Lifetime
- 1997-01-09 EP EP19970410004 patent/EP0784329B1/fr not_active Expired - Lifetime
- 1997-01-09 DE DE1997620816 patent/DE69720816T2/de not_active Expired - Fee Related
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0252816A1 (fr) * | 1986-07-10 | 1988-01-13 | Ciapem | Programmateur de commande de lave-linge à microprocesseur, et composant électromécanique |
| EP0336051A2 (fr) * | 1988-04-02 | 1989-10-11 | AKO-Werke GmbH & Co | Circuit avec un dispositif commutateur à programme électromécanique et un circuit d'évaluation électronique pour appareil |
| EP0660042A1 (fr) * | 1993-12-24 | 1995-06-28 | Landis & Gyr Technology Innovation AG | Circuit de couplage de lignes sous tension avec un micro-processeur |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2783340A1 (fr) * | 1998-09-15 | 2000-03-17 | Crouzet Automatismes | Appareil electrique a commande par la tension d'alimentation, fonctionnant en alternatif ou continu |
| WO2000016174A1 (fr) * | 1998-09-15 | 2000-03-23 | Crouzet Automatismes | Appareil electrique a commande par la tension d'alimentation, fonctionnant en alternatif ou continu |
| US6340881B1 (en) | 1998-09-15 | 2002-01-22 | Crouzet Automatismes | Electric apparatus with supply voltage control, operating in alternating or direct current |
| EP1079401A3 (fr) * | 1999-08-26 | 2002-09-11 | Lucas Industries Limited | Méthode et appareil pour déterminer l'état d'un interrupteur |
| US6600242B1 (en) | 1999-08-26 | 2003-07-29 | Lucas Industries Limited | Method and apparatus for determining switch status |
Also Published As
| Publication number | Publication date |
|---|---|
| FR2743664A1 (fr) | 1997-07-18 |
| DE69720816T2 (de) | 2003-11-20 |
| ES2195103T3 (es) | 2003-12-01 |
| FR2743664B1 (fr) | 1998-03-27 |
| DE69720816D1 (de) | 2003-05-22 |
| EP0784329B1 (fr) | 2003-04-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0029767B1 (fr) | Procédé de commande d'un montage Darlington et montage Darlington à faibles pertes | |
| KR890003107A (ko) | 저가의 비교기 히스테리시스를 갖는 모터 기동회로 | |
| FR2568715A1 (fr) | Dispositif de commande d'une bobine d'electroaimant et appareil electrique de commutation equipe d'un tel dispositif | |
| FR2871627A1 (fr) | Relais a l'etat solide pour la commutation d'une alimentation en alternatif vers une charge reactive et procede pour faire fonctionner un tel relais | |
| EP0784329A1 (fr) | Système de surveillance des états d'interrupteurs reliés à une tension alternative | |
| FR2556522A1 (fr) | Redresseur de reseau pour deux tensions differentes du reseau | |
| EP0086689B1 (fr) | Circuit d'alimentation d'un contact de commande et son application à la commande d'une temporisation de repos d'un relais | |
| CA1240735A (fr) | Montage en serie de transistors de puissance | |
| EP0720268A1 (fr) | Dispositif de commande d'arrêt du fonctionnement d'un moteur asynchrone monophasé à condensateur | |
| EP0120723B1 (fr) | Procédé et dispositif pour détecter si un moteur à courant continu est ralenti, et moteur comportant un tel dispositif | |
| EP1061650A1 (fr) | Commutateur bidirectionnel haute tension bistable | |
| FR2841707A1 (fr) | Commande d'un thyristor d'un pont redresseur | |
| EP1790067B1 (fr) | Module de commande et de puissance pour une machine electrique tournante | |
| EP0895671B1 (fr) | Relais statique avec detection d'etat | |
| EP0817382B1 (fr) | Système de commutation entre des états de veille et de réveil d'une unité de traitement d'informations et d'un commutateur analogique | |
| FR2657735A1 (fr) | Dispositif de commande de l'alimentation electrique d'un moteur pas a pas et moteur pas a pas equipe d'un tel dispositif. | |
| FR3053206A1 (fr) | Circuit de protection, ensemble d'eclairage et son procede de fonctionnement | |
| US6593564B2 (en) | Photo switching device having a control circuit with a gate controlled device | |
| JPH0445402Y2 (fr) | ||
| NL1006968C2 (nl) | Elektrische-installatieschakelaar. | |
| FR2819355A1 (fr) | Procede et dispositif d'elaboration d'une tension d'alimentation necessaire au pilotage d'un interrupteur electronique | |
| FR2630869A1 (fr) | Dispositif de transmission isolee d'un signal par optocoupleur | |
| FR2810167A1 (fr) | Montage a commutation pour controler une charge electrique | |
| EP0722217A1 (fr) | Circuit de réglage du seuil de supression d'un signal | |
| EP1414147B1 (fr) | Procédé de mesure de la puissance fournie par un moteur |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
| AK | Designated contracting states |
Kind code of ref document: A1 Designated state(s): DE ES FR IT |
|
| 17P | Request for examination filed |
Effective date: 19971230 |
|
| GRAG | Despatch of communication of intention to grant |
Free format text: ORIGINAL CODE: EPIDOS AGRA |
|
| 17Q | First examination report despatched |
Effective date: 20020327 |
|
| GRAG | Despatch of communication of intention to grant |
Free format text: ORIGINAL CODE: EPIDOS AGRA |
|
| GRAG | Despatch of communication of intention to grant |
Free format text: ORIGINAL CODE: EPIDOS AGRA |
|
| GRAH | Despatch of communication of intention to grant a patent |
Free format text: ORIGINAL CODE: EPIDOS IGRA |
|
| GRAH | Despatch of communication of intention to grant a patent |
Free format text: ORIGINAL CODE: EPIDOS IGRA |
|
| GRAA | (expected) grant |
Free format text: ORIGINAL CODE: 0009210 |
|
| AK | Designated contracting states |
Designated state(s): DE ES FR IT |
|
| REF | Corresponds to: |
Ref document number: 69720816 Country of ref document: DE Date of ref document: 20030522 Kind code of ref document: P |
|
| PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: ES Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20040110 |
|
| PLBE | No opposition filed within time limit |
Free format text: ORIGINAL CODE: 0009261 |
|
| STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT |
|
| 26N | No opposition filed |
Effective date: 20040119 |
|
| PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: DE Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20040803 |
|
| PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: FR Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20040930 |
|
| REG | Reference to a national code |
Ref country code: FR Ref legal event code: ST |
|
| PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: IT Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20050109 |
|
| REG | Reference to a national code |
Ref country code: ES Ref legal event code: FD2A Effective date: 20040110 |