ES2970204T3 - Circuitos integrados que incluyen células de memoria - Google Patents
Circuitos integrados que incluyen células de memoria Download PDFInfo
- Publication number
- ES2970204T3 ES2970204T3 ES21159257T ES21159257T ES2970204T3 ES 2970204 T3 ES2970204 T3 ES 2970204T3 ES 21159257 T ES21159257 T ES 21159257T ES 21159257 T ES21159257 T ES 21159257T ES 2970204 T3 ES2970204 T3 ES 2970204T3
- Authority
- ES
- Spain
- Prior art keywords
- logic
- integrated circuit
- memory cells
- signal
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000015654 memory Effects 0.000 title claims abstract description 178
- 239000012530 fluid Substances 0.000 claims abstract description 113
- 230000004044 response Effects 0.000 claims abstract description 20
- 230000004913 activation Effects 0.000 claims abstract description 16
- 238000007639 printing Methods 0.000 claims description 22
- 230000003213 activating effect Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 14
- 239000000758 substrate Substances 0.000 description 14
- 238000001514 detection method Methods 0.000 description 6
- 238000004891 communication Methods 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 230000000712 assembly Effects 0.000 description 2
- 238000000429 assembly Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 229920002799 BoPET Polymers 0.000 description 1
- 239000005041 Mylar™ Substances 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000007876 drug discovery Methods 0.000 description 1
- 238000001035 drying Methods 0.000 description 1
- 239000004744 fabric Substances 0.000 description 1
- 238000010304 firing Methods 0.000 description 1
- 235000003642 hunger Nutrition 0.000 description 1
- 238000007641 inkjet printing Methods 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 230000037452 priming Effects 0.000 description 1
- 230000037351 starvation Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/04541—Specific driving circuit
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/04536—Control methods or devices therefor, e.g. driver circuits, control circuits using history data
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/0458—Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on heating elements forming bubbles
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/04586—Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads of a type not covered by groups B41J2/04575 - B41J2/04585, or of an undefined type
Landscapes
- Particle Formation And Scattering Control In Inkjet Printers (AREA)
- Read Only Memory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
- Memory System (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
Un circuito integrado para acceder a una memoria asociada con un dispositivo de expulsión de fluido incluye una pluralidad de celdas de memoria, un decodificador de direcciones, lógica de activación y lógica de configuración. El decodificador de direcciones selecciona celdas de memoria en respuesta a una dirección. La lógica de activación activa celdas de memoria seleccionadas en función de una señal de datos y una señal de incendio. La lógica de configuración habilita o deshabilita el acceso a la pluralidad de celdas de memoria. (Traducción automática con Google Translate, sin valor legal)
Description
DESCRIPCIÓN
Circuitos integrados que incluyen células de memoria
Antecedentes
Un sistema de impresión por inyección de tinta, como un ejemplo de un sistema de expulsión de fluido, puede incluir un cabezal de impresión, un suministro de tinta que proporciona tinta líquida al cabezal de impresión, y un controlador electrónico que controla el cabezal de impresión. El cabezal de impresión, como un ejemplo de un dispositivo de expulsión de fluido, expulsa gotas de tinta a través de una pluralidad de boquillas u orificios y hacia un medio de impresión, tal como una hoja de papel, para imprimir sobre el medio de impresión. En algunos ejemplos, los orificios se disponen en al menos una columna o serie, de manera que la expulsión de tinta desde los orificios secuenciada adecuadamente, provoque que los caracteres u otras imágenes se impriman en el medio de impresión a medida que el cabezal de impresión y el medio de impresión se mueven uno con relación al otro.
El documento US2010/302293 describe un cabezal de impresión de inyección de tinta que incluye líneas de señales de datos que se configuran para suministrar voltajes de control de inyección de tinta y direcciones de acceso aleatorio de celdas de memoria no volátiles.
El documento WO2019009904 describe un circuito para su uso con un elemento de memoria y una boquilla para proporcionar fluido, incluyendo el circuito una línea de datos, una línea de disparo y un selector que responde a la línea de datos para seleccionar el elemento de memoria o la boquilla.
Breve descripción de los dibujos
La Figura 1A es un diagrama de bloques que ilustra un ejemplo de un circuito integrado para impulsar una pluralidad de dispositivos de accionamiento de fluido.
La Figura 1B es un diagrama de bloques que ilustra otro ejemplo de un circuito integrado para impulsar una pluralidad de dispositivos de accionamiento de fluido.
La Figura 2 es un diagrama esquemático que ilustra un ejemplo de un circuito para impulsar una pluralidad de dispositivos de accionamiento de fluido o acceder a las correspondientes células de memoria.
La Figura 3A es un diagrama de bloques que ilustra un ejemplo de un circuito integrado para acceder a una memoria asociada con un dispositivo de expulsión de fluido.
La Figura 3B es un diagrama de bloques que ilustra otro ejemplo de un circuito integrado para acceder a una memoria asociada con un dispositivo de expulsión de fluido.
Las Figuras 4A y 4B ilustran un ejemplo de una matriz de eyección de fluido.
La Figura 5A ilustra una vista ampliada de un ejemplo de una porción de un troquel de expulsión de fluido.
La Figura 5B es un diagrama de bloques que ilustra un ejemplo de un grupo de celdas de memoria de la matriz de eyección de fluido de la Figura 5A.
La Figura 6A ilustra una vista ampliada de otro ejemplo de una porción de un troquel de expulsión de fluido.
La Figura 6B es un diagrama de bloques que ilustra un ejemplo de un grupo de celdas de memoria de la matriz de eyección de fluido de la Figura 6A.
La Figura 7 es un diagrama de bloques que ilustra un ejemplo de un sistema de eyección de fluido.
Descripción detallada
En la siguiente descripción detallada, se hace referencia a los dibujos adjuntos, que forman parte de la misma, y en donde se muestran, a manera de ilustración, ejemplos específicos en donde puede ponerse en práctica la descripción. Se debe comprender que pueden usarse otros ejemplos y pueden realizarse cambios estructurales o lógicos, sin apartarse del alcance de la presente invención. La siguiente descripción detallada, por lo tanto, no debe tomarse en un sentido limitante, y el alcance de la presente descripción se define por las reivindicaciones adjuntas. Debe entenderse que las características de los diversos ejemplos descritos en la presente descripción pueden combinarse, en parte o en su totalidad, entre sí, a menos que se indique específicamente lo contrario.
Los troqueles de expulsión de fluido, como los troqueles de inyección térmica de tinta (TIJ), pueden ser piezas de silicio estrechas y largas. El área de silicio que se usa por un troquel se relaciona con el costo del troquel, por lo que cualquier funcionalidad que pueda eliminarse del troquel debe eliminarse o modificarse para tener múltiples propósitos, si es posible. La memoria no volátil (NVM) puede usarse en el troquel para transferir información desde el troquel a una impresora, como comportamiento térmico, desplazamientos, información de la región, un mapa de color, el número de boquillas, etc. Además, la NVM también puede usarse para transferir información desde la impresora al troquel, como un indicador de uso de tinta, información sobre el estado de las boquillas, etc. Las memorias pueden componerse por elementos de almacenamiento, multiplexores de lectura/escritura y circuitos de habilitación/dirección. Para las memorias pequeñas, los circuitos sin almacenamiento pueden ser un gran porcentaje del área total que se usa por la memoria, lo que hace que las memorias pequeñas sean muy ineficaces.
En consecuencia, en la presente descripción se describen circuitos integrados (por ejemplo, troqueles de expulsión de fluido) que incluyen células de memoria correspondientes a dispositivos de accionamiento de fluido. La misma lógica de circuito se usa para activar dispositivos de accionamiento de fluido seleccionados o acceder a las células de memoria correspondientes seleccionadas en base a las direcciones recibidas y los datos de las boquillas. Los datos almacenados en cada célula de memoria pueden leerse del circuito integrado a través de una única placa de contacto. Las células de memoria pueden distribuirse a lo largo del circuito integrado adyacente a los correspondientes dispositivos de accionamiento de fluido.
Como se usa en la presente descripción, una señal de “ lógica alta” es una señal de lógica “ 1” o “encendido” o una señal que tiene una tensión aproximadamente igual a la energía de la lógica que se suministra a un circuito integrado (p. ej., entre aproximadamente 1,8 V y 15 V, tal como 5,6 V). Como se usa en la presente descripción, una señal de “ lógica baja” es una señal de lógica “ 0” o “apagado” o una señal que tiene una tensión aproximadamente igual a una energía de la lógica de retorno a tierra para la energía de la lógica que se suministra al circuito integrado (por ejemplo, aproximadamente 0 V).
La Figura 1A es un diagrama de bloques que ilustra un ejemplo de un circuito integrado 100 para impulsar una pluralidad de dispositivos de accionamiento de fluido. El circuito integrado 100 incluye una pluralidad de dispositivos de accionamiento de fluido 1020 a 102<n>, donde “ N” es cualquier número adecuado de dispositivos de accionamiento de fluido. El circuito integrado 100 también incluye una pluralidad de células de memoria 1040 a 104<n>, un circuito de selección 106, lógica de control 108 y lógica de configuración 110. Cada dispositivo de accionamiento de fluido 1020 a 102<n>se acopla eléctricamente a la lógica de control 108 a través de una trayectoria de señal 1010 a 101<n>, respectivamente. Cada célula de memoria 1040 a 104<n>se acopla eléctricamente a la lógica de control 108 a través de una trayectoria de señal 1030 a 103<n>, respectivamente. La lógica de control 108 se acopla eléctricamente al circuito de selección 106 a través de una trayectoria de señal 107 y a la lógica de configuración 110 a través de una trayectoria de señal 109.
En un ejemplo, cada dispositivo de accionamiento de fluido 1020 a 102<n>incluye una boquilla o una bomba de fluido para expulsar gotas de fluido. Cada célula de memoria 1040 a 104<n>corresponde a un dispositivo de accionamiento de fluido 1020 a 102<n>, respectivamente. En un ejemplo, cada célula de memoria 1040 a 104<n>incluye una célula de memoria no volátil (por ejemplo, un transistor de compuerta flotante, un fusible programable, etc.). El circuito de selección 106 selecciona los dispositivos de accionamiento de fluido 1020 a 102<n>y las células de memoria 1040 a 104<n>correspondientes a los dispositivos de accionamiento de fluido seleccionados 1020 a 102<n>. El circuito de selección 106 puede incluir un decodificador de dirección, lógica de activación y/u otro circuito lógico adecuado para seleccionar dispositivos de accionamiento de fluido 1020 a 102<n>y las correspondientes células de memoria 1040 a 104<n>en respuesta a una señal de dirección y una señal de datos de boquilla. La lógica de configuración 110 habilita o deshabilita el acceso a la pluralidad de células de memoria 1040 a 104<n>. La lógica de configuración 110 puede incluir un dispositivo de memoria u otro circuito lógico adecuado para habilitar o deshabilitar el acceso a la pluralidad de células de memoria 1040 a 104<n>.
La lógica de control 108 activa los dispositivos de accionamiento de fluido seleccionados 1020 a 102<n>o accede a las células de memoria 1040 a 104<n>correspondientes a los dispositivos de accionamiento de fluido seleccionados en base a un estado de la lógica de configuración 110. El lógico 108 de control puede incluir un microprocesador, un circuito integrado específico de la aplicación (ASIC) u otro circuito lógico adecuado para controlar el funcionamiento del circuito integrado 100. Mientras que el circuito de selección 106, la lógica de control 108 y la lógica de configuración 110 se ilustran en bloques separados en la Figura 1A, en otros ejemplos, el circuito de selección 106, la lógica de control 108 y/o la lógica de configuración 110 pueden combinarse en un solo bloque o en un número diferente de bloques.
La Figura 1B es un diagrama de bloques que ilustra otro ejemplo de un circuito integrado 120 para activar una pluralidad de dispositivos de accionamiento de fluido. El circuito integrado 120 incluye una pluralidad de dispositivos de accionamiento de fluido 1020 a 102<n>, una pluralidad de células de memoria 1040 a 104<n>, un circuito de selección 106 y una lógica de control 108. Además, el circuito integrado 120 incluye un circuito 130 de escritura, un sensor 132 y un registro 136 de configuración. En un ejemplo, el lógico 110 de configuración del circuito integrado 100 de la Figura 1A incluye el registro 136 de configuración.
En este ejemplo, el circuito 106 de selección incluye un decodificador 122 de dirección y un lógico 124 de activación. El decodificador de dirección 122 recibe direcciones y datos a través de una interfaz de datos 126. El decodificador 122 de dirección se acopla eléctricamente al lógico 124 de activación. El lógico 124 de activación recibe una señal de disparo a través de una interfaz 128 de disparo. Cada célula de memoria 1040 a 104<n>se acopla eléctricamente al circuito de escritura 130 a través de una interfaz de detección 134. El sensor 132 se acopla eléctricamente a la lógica de control 108 a través de una trayectoria de señal 131 y a la interfaz de detección 134.
El decodificador de dirección 122 selecciona los dispositivos de accionamiento de fluido 102o a 102<n>y las células de memoria 1040 a 104<n>correspondientes a los dispositivos de accionamiento de fluido seleccionados 1020 a 102<n>en respuesta a una dirección. La dirección puede recibirse a través de la interfaz de datos 126. La lógica de activación 124 activa los dispositivos de accionamiento de fluido seleccionados 1020 a 102<n>y las células de memoria 1040 a 104<n>correspondientes a los dispositivos de accionamiento de fluido seleccionados 1020 a 102<n>en base a una señal de datos y una señal de disparo. La señal de datos puede incluir datos de la boquilla que indiquen qué dispositivo(s) de accionamiento de fluido deben seleccionarse para la dirección proporcionada. La señal de datos puede recibirse a través de la interfaz 126 de datos. La señal de disparo indica cuándo se van a activar (es decir, disparar) los dispositivos de accionamiento de fluido seleccionados o cuándo se debe acceder a las correspondientes células de memoria. La señal de disparo puede recibirse a través de la interfaz 128 de disparo. Cada una de la interfaz de datos 126, la interfaz de disparo 128 y la interfaz de detección 134 puede ser una placa de contacto, una clavija, una protuberancia, un cable u otra interfaz eléctrica adecuada para transmitir señales hacia y/o desde el circuito integrado 120. Cada una de las interfaces 126, 128 y 134 puede acoplarse eléctricamente a un sistema de expulsión de fluido (por ejemplo, un aparato de impresión del anfitrión como el sistema de expulsión de fluido 500, que se describirá a continuación con referencia a la Figura 7).
El registro de configuración 136 almacena datos para habilitar o deshabilitar el acceso a la pluralidad de células de memoria 1040 a 104<n>. La lógica de control 108 activa los dispositivos de accionamiento de fluido seleccionados 1020 a 102<n>o accede a las células de memoria 1040 a 104<n>correspondientes a los dispositivos de accionamiento de fluido seleccionados 1020 a 102<n>en base a los datos almacenados en el registro de configuración 136. En un ejemplo, el registro de configuración 136 también almacena datos para permitir el acceso de escritura o el acceso de lectura a la pluralidad de células de memoria 1040 a 104<n>. En otro ejemplo, el registro de configuración 136 también almacena datos para habilitar o deshabilitar el sensor 132.
El registro 136 de configuración puede ser un dispositivo de memoria (p. ej., memoria no volátil, registro de desplazamiento, etc.) y puede incluir cualquier número adecuado de bits (p. ej., 4 bits a 24 bits, tal como 12 bits). En algunos ejemplos, el registro 136 de configuración también puede almacenar datos de configuración para probar el circuito integrado 120, detectar fallas dentro de un sustrato del circuito integrado 120, habilitar temporizadores del circuito integrado 120, establecer retardos analógicos del circuito integrado 120, validar operaciones del circuito integrado 120 o para configurar otras funciones del circuito integrado 120.
Los datos almacenados en las células de memoria 1040 a 104<n>pueden leerse a través de la interfaz de detección 134 cuando las células de memoria seleccionadas 1040 a 104<n>han sido accedidas por la lógica de control 108. Además, el circuito de escritura 130 puede escribir datos en células de memoria seleccionadas cuando las células de memoria seleccionadas 1040 a 104<n>han sido accedidas por la lógica de control 108. El sensor 132 puede ser un dispositivo de unión (por ejemplo, un diodo térmico), un dispositivo resistivo (por ejemplo, un detector de grietas) u otro dispositivo adecuado para detectar un estado del circuito integrado 120. El sensor 132 puede leerse a través de la interfaz de detección 134.
La Figura 2 es un diagrama esquemático que ilustra un ejemplo de un circuito 200 para impulsar una pluralidad de dispositivos de accionamiento de fluido o acceder a las correspondientes células de memoria. En un ejemplo, el circuito 200 es parte del circuito integrado 100 de la Figura 1A o del circuito integrado 120 de la Figura 1B. El circuito 200 ilustra un grupo de 16 dispositivos de accionamiento de fluido y un grupo correspondiente de 16 células de memoria. Un circuito integrado, tal como el circuito integrado 100 de la Figura 1A o el circuito integrado 120 de la Figura 1B puede incluir cualquier número adecuado de grupos de dispositivos de accionamiento de fluido y las correspondientes células de memoria. Aunque en la Figura 2 se ilustra un grupo de 16 dispositivos de accionamiento y las correspondientes células de memoria, en otros ejemplos el número de dispositivos de accionamiento de fluido y las correspondientes células de memoria dentro de cada grupo puede variar.
El circuito 200 incluye una pluralidad de dispositivos 2020 a 20215 de accionamiento de fluido, una pluralidad de celdas 2040 a 20415 de memoria, un decodificador de dirección que incluye compuertas lógicas 2220 a 22215, lógico de activación que incluye compuertas lógicas 227 y 2240 a 22415, un circuito de escritura que incluye un regulador 230 de voltaje de escritura en memoria, transistores 238 y 240, y una placa 241 de contacto (es decir, detección). Una primera entrada de la compuerta lógica 227 recibe datos de la boquilla a través de una trayectoria de señal de datos de la boquilla 226. Una segunda entrada de la compuerta lógica 227 recibe una señal de disparo a través de una trayectoria de señal de disparo 228. La salida de la compuerta lógica 227 se acopla eléctricamente a una primera entrada de cada compuerta lógica 2240 a 22415 a través de una trayectoria 229 de señal. La entrada de cada compuerta lógica 2220 a 22215 recibe una señal de dirección a través de una trayectoria de señal de dirección 221. La salida de cada compuerta lógica 2220 a 22215 se acopla eléctricamente a una segunda entrada de cada compuerta lógica 2240 a 22415 a través de una trayectoria 2230 a 22315 de señal, respectivamente. La salida de cada compuerta lógica 2240 a 22415 se acopla eléctricamente a un dispositivo de accionamiento de fluido 2020 a 20215 y a una celda 2040 a 20415 de memoria a través de una trayectoria 2250 a 22515 de señal, respectivamente.
Cada dispositivo 2020 a 20215 de accionamiento de fluido incluye una compuerta lógica 208, un transistor 210 y una resistencia 212 de disparo. Si bien el dispositivo 2020 de accionamiento de fluido se ilustra y describe en la presente memoria, los otros dispositivos 2021 a 20215 de accionamiento de fluido incluyen un circuito similar. Una primera entrada de la compuerta lógica 208 se acopla eléctricamente a la trayectoria de señal 2250. Una segunda entrada (inversora) de la compuerta lógica 208 recibe una señal de habilitación de memoria a través de una trayectoria de señal de habilitación de memoria 207. La salida de la compuerta lógica 208 se acopla eléctricamente a la compuerta del transistor 210 a través de una trayectoria de señal 209. Un lado de la trayectoria fuente-drenaje del transistor 210 se acopla eléctricamente a un nodo 214 común o de tierra. El otro lado de la trayectoria fuente-drenaje del transistor 210 se acopla eléctricamente a un lado de la resistencia de disparo 212 a través de una trayectoria de señal 211. El otro lado de la resistencia de disparo 212 se acopla eléctricamente a un nodo de voltaje de suministro (por ejemplo, VPP) 215.
Cada celda 204<0>a 204<15>de memoria incluye los transistores 216 y 218 y un transistor 220 de compuerta flotante. Mientras que la celda de memoria 204<0>se ilustra y describe en la presente descripción, las otras celdas 204<1>a 204<15>de memoria incluyen un circuito similar. La compuerta del transistor 216 se acopla eléctricamente a la trayectoria de señal 225<0>. Un lado de la trayectoria fuente-drenaje del transistor 216 se acopla eléctricamente a un nodo 214 común o de tierra. El otro lado de la trayectoria fuente-drenaje del transistor 216 se acopla eléctricamente a un lado de la trayectoria fuente-drenaje del transistor 218 a través de una trayectoria de señal 217. La compuerta del transistor 218 recibe una señal de habilitación de memoria a través de una trayectoria de señal de habilitación de memoria 207. El otro lado de la trayectoria fuente-drenaje del transistor 218 se acopla eléctricamente a un lado de la trayectoria fuentedrenaje del transistor de compuerta flotante 220 a través de una trayectoria de señal 219. El otro lado de la trayectoria fuente-drenaje del transistor de compuerta flotante 220 se acopla eléctricamente al regulador de voltaje de escritura en memoria 230 y un lado de la trayectoria fuente-drenaje del transistor 238 a través de una trayectoria de señal 234.
El regulador de voltaje de escritura en memoria 230 recibe una señal de escritura en memoria a través de una trayectoria de señal de escritura en memoria 232. La compuerta del transistor 238 y la compuerta del transistor 240 reciben una señal de lectura de memoria a través de una trayectoria de señal de lectura de memoria 236. El otro lado de la trayectoria fuente-drenaje del transistor 238 se acopla eléctricamente a un lado de la trayectoria fuentedrenaje del transistor 240 a través de una trayectoria de señal 239. El otro lado de la trayectoria fuente-drenaje del transistor 240 se acopla eléctricamente a la placa de detección 241.
La señal de datos de la boquilla en la trayectoria 226 de la señal de datos de la boquilla, la señal de disparo en la trayectoria 228 de la señal de disparo y la señal de dirección en la trayectoria 221 de la señal de dirección se utilizan para activar un dispositivo 202<0>a 202<15>de activación de fluido o una celda 204<0>a 204<15>de memoria correspondiente. La señal de habilitación de memoria en la trayectoria 207 de la señal de habilitación de memoria determina si un dispositivo 202<0>a 202<15>de accionamiento de fluido está activado o si se accede a una celda 204<0>a 204<15>de memoria correspondiente. En respuesta a una señal de habilitación de memoria lógico alto, el transistor 218 se enciende para habilitar el acceso a las celdas 204<0>a 204<15>de memoria. Además, en respuesta a una señal de habilitación de memoria de lógico alto, la compuerta lógica 208 emite una señal de lógico bajo para apagar el transistor 210 para impedir que cualquier dispositivo 202<0>a 202<15>de accionamiento de fluido se dispare en respuesta a una señal de disparo pasada a las trayectorias 225<0>a 225<15>de señal. En respuesta a una señal de habilitación de memoria de lógico bajo, el transistor 218 se apaga para deshabilitar el acceso a las celdas 204<0>a 204<15>de memoria. Además, en respuesta a una señal de habilitación de memoria de lógico bajo, la compuerta lógica 208 permite que las señales de disparo pasen a las trayectorias 225<0>a 225<15>de señal para activar los dispositivos 202<0>a 202<15>de accionamiento de fluido. En un ejemplo, la señal de habilitación de memoria se basa en un bit de datos almacenado en un registro de configuración, tal como el registro de configuración 136 de la Figura 1B. En otro ejemplo, la señal de habilitación de memoria se basa en un bit de datos recibido por el circuito 200 junto con la dirección y los datos de la boquilla, utilizados por el lógico de configuración, tal lógico 110 de configuración de la Figura 1A para habilitar o deshabilitar las celdas 204<0>a 204<15>de memoria.
La señal de datos de la boquilla indica si se seleccionarán los dispositivos 202<0>a 202<15>de accionamiento de fluido o las correspondientes celdas 204<0>a 204<15>de memoria. En un ejemplo, la señal de datos de la boquilla incluye una señal lógico alto para seleccionar los dispositivos 202<0>a 202<15>de accionamiento de fluido o las correspondientes celdas 204<0>a 204<15>de memoria y una señal de lógico bajo para deseleccionar los dispositivos 202<0>a 202<15>de accionamiento de fluido o las celdas 204<0>a 204<15>de memoria correspondientes. En respuesta a una señal de datos de la boquilla lógica alta, la compuerta lógica 227 pasa una señal lógica alta a la trayectoria de señal 229 en respuesta a una señal de disparo lógica alta. En respuesta a una señal de datos de la boquilla lógica baja o una señal de disparo lógica baja, la compuerta lógica 227 pasa una señal lógica baja a la trayectoria de señal 229.
La señal de dirección selecciona uno de los dispositivos 202<0>a 202<15>de accionamiento de fluido o las correspondientes celdas 204<0>a 204<15>de memoria. En respuesta a la señal de dirección, una de las compuertas lógicas 222<0>a 222<15>pasa una señal de lógico alto a una trayectoria 223<0>a 223<15>de señal correspondiente. Las otras compuertas lógicas 222<0>a 222<15>pasan una señal de lógico bajo a las trayectorias 223<0>a 223<15>de señal correspondientes.
Cada compuerta lógica 224<0>a 224<15>pasa una señal de lógico alto a la trayectoria 225<0>a 225<15>de señal correspondiente en respuesta a una señal de lógico alto en la trayectoria 229 de señal y una señal de lógico alto en la trayectoria 223<0>a 223<15>de señal correspondiente. Cada compuerta lógica 224<0>a 224<15>pasa una señal de lógico bajo a la trayectoria 225<0>a 225<15>de señal correspondiente en respuesta a una señal de lógico bajo en la trayectoria 229 de señal o una señal de lógico bajo en la trayectoria 223<0>a 223<15>de señal correspondiente. Por lo tanto, en respuesta a una señal de habilitación de memoria de lógico bajo y una señal de lógico alto en una trayectoria 225<0>a 225<15>de señal, el correspondiente dispositivo 202<0>a 202<15>de accionamiento de fluido se dispara al activar la correspondiente resistencia 212 de disparo. En respuesta a una señal de habilitación de memoria de lógico alto y una señal de lógico alto en una trayectoria 225o a 225i5 de señal, la celda 204o a 204i5 de memoria correspondiente se selecciona para el acceso.
Con una celda 2040 a 20415 de memoria seleccionada para el acceso, el regulador 230 de voltaje de escritura en memoria puede habilitarse mediante una señal de escritura en memoria en la trayectoria 232 de señal de escritura en memoria para aplicar un voltaje a la trayectoria 234 de señal para escribir un bit de datos en el transistor 220 de compuerta flotante. Además, con una celda 2040 a 20415 de memoria seleccionada para el acceso, los transistores 238 y 240 pueden encenderse en respuesta a una señal de lectura de memoria en la trayectoria 236 de señal de lectura de memoria. Con los transistores 238 y 240 encendidos, el bit de datos almacenado en el transistor de compuerta flotante 220 puede leerse a través de la placa de detección 241 (por ejemplo, mediante un aparato de impresión del anfitrión que se acopla a la placa de detección 241). En un ejemplo, la señal de escritura de memoria y la señal de lectura de memoria se basan en datos almacenados en un registro de configuración, como el registro de configuración 136 de la Figura 1B. En otro ejemplo, la señal de escritura de memoria y la señal de lectura de memoria se basan en los datos recibidos por el circuito 200 junto con la dirección y los datos de la boquilla, que se usan por la lógica de configuración, como la lógica de configuración 110 de la Figura 1A, para activar la señal de lectura o la señal de escritura.
La Figura 3A es un diagrama de bloques que ilustra un ejemplo de un circuito integrado 300 para acceder a una memoria asociada con un dispositivo de expulsión de fluido. En este ejemplo, los dispositivos de accionamiento de fluido pueden ubicarse en un circuito integrado separado de la memoria. El circuito integrado 300 incluye una pluralidad de celdas 3040 a 304<n>de memoria, un decodificador 322 de dirección, lógico 324 de activación y lógico 310 de configuración. Cada célula de memoria 3040 a 304<n>se acopla eléctricamente a la lógica de activación 324 a través de una trayectoria de señal 3030 a 303<n>, respectivamente. La lógica de activación 324 se acopla eléctricamente al decodificador de dirección 322, a la lógica de configuración 310 a través de una trayectoria de señal 309, y recibe una señal de disparo a través de una interfaz de disparo 328. El decodificador de dirección 322 recibe una señal de datos a través de una interfaz de datos 326. Cada una de la interfaz de datos 326 y la interfaz de disparo 328 pueden ser una placa de contacto, una clavija, una protuberancia, un cable u otra interfaz eléctrica adecuada para transmitir señales hacia y/o desde el circuito integrado 300. Cada una de las interfaces 326 y 328 puede acoplarse eléctricamente a un sistema de expulsión de fluido (por ejemplo, un aparato de impresión del anfitrión).
En un ejemplo, cada celda 3040 a 304<n>de memoria incluye una celda de memoria no volátil (por ejemplo, un transistor de compuerta flotante, un fusible programable, etc.). El decodificador de dirección 322 selecciona las células de memoria 3040 a 304<n>en respuesta a una dirección, que puede recibirse a través de la interfaz de datos 326. La lógica de activación 324 activa las células de memoria seleccionadas 3040 a 304<n>en base a una señal de datos en la interfaz de datos 326 y una señal de disparo en la interfaz de disparo 328. El lógico 310 de configuración habilita o deshabilita el acceso a la pluralidad de celdas 3040 a 304<n>de memoria.
La Figura 3B es un diagrama de bloques que ilustra otro ejemplo de un circuito integrado 320 para acceder a una memoria asociada con un dispositivo de expulsión de fluido. El circuito integrado 320 incluye una pluralidad de células de memoria 3040 a 304<n>, un decodificador de dirección 322 y una lógica de activación 324. Además, el circuito integrado 320 incluye un circuito de escritura 330 y un registro de configuración 336. En un ejemplo, el lógico 310 de configuración del circuito integrado 300 de la Figura 3A incluye el registro 336 de configuración. Cada célula de memoria 3040 a 304<n>se acopla eléctricamente al circuito de escritura 330 a través de una interfaz de detección 334.
El registro de configuración 336 puede almacenar datos para habilitar o deshabilitar el acceso a la pluralidad de células de memoria 3040 a 304<n>. Además, el registro de configuración 336 puede almacenar datos para permitir el acceso de escritura o el acceso de lectura a la pluralidad de células de memoria 3040 a 304<n>. La interfaz de detección 334 proporciona una única interfaz que se acopla a cada una de la pluralidad de células de memoria 3040 a 304<n>para conectarse a un único contacto de un aparato de impresión del anfitrión. En un ejemplo, la interfaz de detección 334 incluye una única placa de contacto.
Los datos almacenados en las células de memoria 3040 a 304<n>pueden leerse a través de la interfaz de detección 334 cuando se ha accedido a las células de memoria seleccionadas 3040 a 304<n>mediante el decodificador de dirección 322 y la lógica de activación 324. Además, el circuito de escritura 330 puede escribir datos en las células de memoria seleccionadas 3040 a 304<n>cuando se ha accedido a las células de memoria seleccionadas 3040 a 304<n>mediante el decodificador de dirección 322 y la lógica de activación 324.
La Figura 4A ilustra un ejemplo de una matriz 400 de eyección de fluido y la Figura 4B ilustra una vista ampliada de los extremos de la matriz 400 de eyección de fluido. En un ejemplo, el troquel de expulsión de fluido 400 incluye el circuito integrado 100 de la Figura 1A, el circuito integrado 120 de la Figura 1B o el circuito 200 de la Figura 2. La matriz 400 incluye una primera columna 402 de placas de contacto, una segunda columna 404 de placas de contacto y una columna 406 de dispositivos 408 de accionamiento de fluido. La segunda columna 404 de placas de contacto está alineada con la primera columna 402 de placas de contacto y a una distancia (es decir, a lo largo del eje Y) de la primera columna 402 de placas de contacto. La columna 406 de dispositivos 408 de accionamiento de fluido está dispuesta longitudinalmente con respecto a la primera columna 402 de placas de contacto y la segunda columna 404 de placas de contacto. La columna 406 de dispositivos 408 de accionamiento de fluido también está dispuesta entre la primera columna 402 de almohadillas de contacto y la segunda columna 404 de almohadillas de contacto. En un ejemplo, los dispositivos 408 de accionamiento de fluido son boquillas o bombas de fluido para eyectar gotas de fluido.
En un ejemplo, la primera columna 402 de placas de contacto incluye seis placas de contacto. La primera columna 402 de placas de contacto puede incluir las siguientes placas de contacto en orden: una placa de contacto de datos 410, una placa de contacto de reloj 412, una placa de contacto de retorno a tierra de energía lógica 414, una placa de contacto de entrada/salida multipropósito (es decir, detección) 416, una primera placa de contacto de suministro de energía de alto voltaje 418, y una primera placa de contacto de retorno a tierra de energía de alto voltaje 420. Por lo tanto, la primera columna 402 de placas de contacto incluye la placa 410 de contacto de datos en la parte superior de la primera columna 402, la primera placa 420 de contacto de retorno a tierra de alimentación de alta tensión en la parte inferior de la primera columna 402 y la primera placa 418 de contacto de fuente de alimentación de alta tensión directamente encima de la primera placa 420 de contacto de retorno a tierra de alimentación de alta tensión. Aunque las placas 410, 412, 414, 416, 418 y 420 de contacto se ilustran en un orden particular, en otros ejemplos, las placas de contacto pueden disponerse en un orden diferente.
En un ejemplo, la segunda columna 404 de almohadillas de contacto incluye seis almohadillas de contacto. La segunda columna 404 de placas de contacto puede incluir las siguientes placas de contacto en orden: una segunda placa 422 de contacto de retorno a tierra de alimentación de alta tensión, una segunda placa 424 de contacto de fuente de alimentación de alta tensión, una placa 426 de contacto de reinicio lógico, una placa 428 de contacto de fuente de alimentación lógica, una placa 430 de contacto de modo y una placa 432 de contacto de disparo. Por lo tanto, la segunda columna 404 de placas de contacto incluye la segunda placa 422 de contacto de retorno a tierra de alimentación de alta tensión en la parte superior de la segunda columna 404, la segunda placa 424 de contacto de fuente de alimentación de alta tensión directamente por debajo de la segunda placa 422 de contacto de retorno a tierra de alimentación de alta tensión, y la placa 432 de contacto de disparo en la parte inferior de la segunda columna 404. Aunque las placas 422, 424, 426, 428, 430 y 432 de contacto se ilustran en un orden particular, en otros ejemplos, las placas de contacto pueden disponerse en un orden diferente.
La placa de contacto de datos 410 (por ejemplo, la interfaz de datos 126 de la Figura 1B) puede usarse para introducir datos en serie al troquel 400 para seleccionar dispositivos de accionamiento de fluido (por ejemplo, a través del circuito de selección 106 de la Figura 1B), bits de memoria (por ejemplo, a través del circuito de selección 106 de Figura 1B), sensores térmicos, modos de configuración (por ejemplo, a través del registro de configuración 136 de la Figura 1B), etc. La placa de contacto de datos 410 también puede usarse para enviar datos en serie desde el troquel 400 para leer bits de memoria, modos de configuración, información de estado, etc. La placa de contacto de reloj 412 puede usarse para introducir una señal de reloj en el troquel 400 para cambiar los datos en serie de la placa de contacto de datos 410 al troquel o para cambiar los datos en serie fuera del troquel a la placa de contacto de datos 410. La placa 414 de contacto de retorno a tierra de alimentación lógica proporciona una trayectoria de retorno a tierra para alimentación lógica (p. ej., aproximadamente 0 V) suministrada a la matriz 400. En un ejemplo, la placa 414 de contacto de retorno a tierra de alimentación lógica está acoplada eléctricamente al sustrato 440 semiconductor (p. ej., silicio) de la matriz 400. La placa de contacto de entrada/salida multipropósito 416 (por ejemplo, la interfaz de detección 134 de la Figura 1B o la placa de detección 241 de la Figura 2) puede usarse para los modos de detección analógica y/o de prueba digital del troquel 400. En un ejemplo, la placa de contacto de entrada/salida multipropósito 416 puede acoplarse eléctricamente a cada célula de memoria 1040 a 104<n>, circuito de escritura 130 y sensor 132 de la Figura 1B.
La primera placa 418 de contacto de fuente de alimentación de alta tensión y la segunda placa 424 de contacto de fuente de alimentación de alta tensión pueden utilizarse para alimentar alta tensión (p. ej., aproximadamente 32 V) a la matriz 400. La primera placa 420 de contacto de retorno a tierra de alimentación de alta tensión y la segunda placa 422 de contacto de retorno a tierra de alimentación de alta tensión pueden utilizarse para proporcionar un retorno a tierra de alimentación (p. ej., aproximadamente 0 V) para la fuente de alimentación de alta tensión. Las placas 420 y 422 de contacto de retorno a tierra de alimentación de alta tensión no están conectadas eléctricamente de forma directa al sustrato 440 semiconductor de la matriz 400. El orden específico de placas de contacto con las placas 418 y 424 de contacto de fuente de alimentación de alta tensión y las placas 420 y 422 de contacto de retorno a tierra de alimentación de alta tensión como las placas de contacto más internas puede mejorar el suministro de alimentación a la matriz 400. Tener las placas 420 y 422 de contacto de retorno a tierra de alimentación de alta tensión en la parte inferior de la primera columna 402 y en la parte superior de la segunda columna 404, respectivamente, puede mejorar la fiabilidad para la fabricación y puede mejorar la protección frente a la falta de tinta.
La placa 426 de contacto de reinicio lógico puede utilizarse como una entrada de reinicio lógico para controlar el estado de funcionamiento de la matriz 400. La placa 428 de contacto de fuente de alimentación lógica puede utilizarse para suministrar alimentación lógica (p. ej., entre aproximadamente 1,8 V y 15 V, tal como 5,6 V) a la matriz 400. La placa 430 de contacto de modo puede utilizarse como una entrada lógica para controlar el acceso para habilitar/deshabilitar los modos de configuración (es decir, modos funcionales) de la matriz 400. La placa de contacto de disparo 432 (por ejemplo, la interfaz de disparo 128 de la Figura 1B) puede usarse como una entrada lógica para enganchar los datos cargados desde la placa de contacto de datos 410 y para habilitar dispositivos de accionamiento de fluido o elementos de memoria del troquel 400.
La matriz 400 incluye un sustrato 440 alargado que tiene una longitud 442 (a lo largo del eje Y), un espesor 444 (a lo largo del eje Z) y una anchura 446 (a lo largo del eje X). En un ejemplo, la longitud 442 es al menos veinte veces la anchura 446. La anchura 446 puede ser de 1 mm o menos y el espesor 444 puede ser inferior a 500 micrómetros. Los dispositivos 408 de accionamiento de fluido (p. ej., lógica de accionamiento de fluido) y las placas 410-432 de contacto se proporcionan en el sustrato 440 alargado y se disponen a lo largo de la longitud 442 del sustrato alargado. Los dispositivos 408 de accionamiento de fluido tienen una longitud 452 de franja menor que la longitud 442 del sustrato 440 alargado. En un ejemplo, la longitud 452 de franja es de al menos 1,2 cm. Las placas 410-432 de contacto pueden acoplarse eléctricamente al lógico de accionamiento de fluido. La primera columna 402 de placas de contacto puede disponerse cerca de un primer extremo 448 longitudinal del sustrato 440 alargado. La segunda columna 404 de placas de contacto puede disponerse cerca de un segundo extremo 450 longitudinal del sustrato 440 alargado opuesto al primer extremo 448 longitudinal.
La Figura 5A ilustra una vista ampliada de una porción central de un troquel de expulsión de fluido 400a, como un ejemplo adicional del troquel de expulsión de fluido 400 de las figuras 4A y 4B. Como se describió anteriormente con referencia a las figuras 4A y 4B, el troquel de expulsión de fluido 400a incluye una pluralidad de boquillas 408 que se disponen en una columna a lo largo de la longitud del sustrato alargado 440. Además, el troquel de expulsión de fluido 400 incluye una pluralidad de células de memoria que se disponen en grupos 460 adyacentes a la pluralidad de boquillas 408. Como se ilustra en la Figura 5B, cada grupo 460 de celdas de memoria puede incluir una primera celda de memoria 462<0>y una segunda celda de memoria 462<1>. Cada célula de memoria 462 corresponde a una boquilla 408. Como se describió anteriormente, la lógica de accionamiento de fluido del troquel de expulsión de fluido 400 expulsa fluido de las boquillas seleccionadas 408 o accede a las células de memoria 462 correspondientes a las boquillas seleccionadas 408.
En un ejemplo, cada boquilla 408 de la pluralidad de boquillas tiene una correspondiente célula de memoria 462. En otro ejemplo, cada dos boquillas 408 de la pluralidad de boquillas tiene una correspondiente célula de memoria 462. En otro ejemplo, la pluralidad de células de memoria puede incluir una sola célula de memoria 462 correspondiente a cada boquilla 408. En otro ejemplo, la pluralidad de células de memoria incluye al menos dos células de memoria 462 correspondientes a cada boquilla 408. La pluralidad de células de memoria 462 puede disponerse en una pluralidad de grupos 460, donde cada grupo 460 incluye al menos dos células de memoria 462. La pluralidad de grupos 460 se separan entre sí a lo largo de la longitud del sustrato alargado 440.
La Figura 6A ilustra una vista ampliada de una porción central de un troquel de expulsión de fluido 400b, como un ejemplo adicional del troquel de expulsión de fluido 400 de las figuras 4A y 4B. El troquel de expulsión de fluido 400b incluye una pluralidad de boquillas 408a que se disponen en una primera columna a lo largo de la longitud del sustrato alargado 440 y una pluralidad de boquillas 408b que se disponen en una segunda columna a lo largo de la longitud del sustrato alargado 440. La primera columna es adyacente a la segunda columna. Las boquillas 408a de la primera columna pueden desplazarse con relación a las boquillas 408b de la segunda columna. Además, el troquel de expulsión de fluido 400b incluye una pluralidad de células de memoria que se disponen en grupos 470 adyacentes a la pluralidad de boquillas 408a y 408b. Los grupos 470 se separan entre sí a lo largo de la longitud del sustrato alargado 440.
Como se ilustra en la Figura 6B, cada grupo 470 puede incluir seis células de memoria que se disponen en tres bancos 482<1>a 482s. El primer banco 482<1>incluye una primera célula de memoria 472<1-0>y una segunda célula de memoria 472<1-1>. El segundo banco 482<2>incluye una primera celda 472<2-0>de memoria y una segunda celda 472<2-1>de memoria. El tercer banco 482s incluye una primera celda 472<3-0>de memoria y una segunda celda 472<3-1>de memoria. Cada banco 482<1>a 482<3>puede seleccionarse en respuesta a una señal de habilitación de banco en una trayectoria de señal de habilitación de banco 480<1>a 480<3>, respectivamente.
En un ejemplo, la pluralidad de células de memoria incluye tres células de memoria 472 correspondientes a cada boquilla 408a y/o 408b. Una primera celda de memoria (por ejemplo, la celda 472<1-0>de memoria) correspondiente a cada boquilla se dispone en un primer banco (por ejemplo, el banco 482<1>) de celdas de memoria, una segunda celda de memoria (por ejemplo, la celda 472<2-0>de memoria) correspondiente a cada boquilla se dispone en un segundo banco (por ejemplo, el banco 482<2>) de celdas de memoria, y una tercera celda de memoria (por ejemplo, la celda 472<3-0>de memoria) correspondiente a cada boquilla se dispone en un tercer banco (por ejemplo, el banco 482<3>) celdas de memoria. La lógica de accionamiento de fluido expulsa fluido de las boquillas seleccionadas 408a y/o 408b o accede a las células de memoria 472 correspondientes a las boquillas seleccionadas y un banco seleccionado de células de memoria.
En un ejemplo, las señales de habilitación del banco uno, del banco dos y del banco tres se basan en datos almacenados en un registro de configuración, tal como el registro de configuración 136 de la Figura 1B. En otro ejemplo, las señales de habilitación del banco uno, del banco dos y del banco tres se basan en los datos recibidos por la matriz 400b de eyección de fluido junto con la dirección y los datos de la boquilla, utilizados en el lógico de configuración, tal como el lógico de configuración 110 de la Figura 1A, para habilitar un banco seleccionado 482<1>a 482<3>.
La Figura 7 es un diagrama de bloques que ilustra un ejemplo de un sistema 500 de expulsión de fluido. El sistema 500 de expulsión de fluido incluye un conjunto de expulsión de fluido, tal como el conjunto 502 de cabezal de impresión, y un conjunto de suministro de fluido, tal como el conjunto 510 de suministro de tinta. En el ejemplo ilustrado, el sistema 500 de expulsión de fluido también incluye un conjunto 504 de estación de servicio, un conjunto 516 de cartucho, un conjunto 518 de transporte de medios de impresión y un controlador electrónico 520. Si bien la siguiente descripción proporciona ejemplos de sistemas y conjuntos para la manipulación de fluidos con respecto a la tinta, los sistemas y conjuntos descritos también son aplicables a la manipulación de fluidos distintos de la tinta.
El conjunto 502 de cabezal de impresión incluye al menos un cabezal de impresión o una matriz 400 de eyección de fluido previamente descritos e ilustrados con referencia a las Figuras 4A y 4B, que eyecta gotas de tinta o fluido a través de una pluralidad de orificios o boquillas 408. En un ejemplo, las gotas se dirigen hacia un medio, tal como el medio 524 de impresión, para imprimir sobre el medio 524 de impresión. En un ejemplo, los medios 524 de impresión incluyen cualquier tipo de material tipo lámina adecuado, tal como papel, cartulina, transparencias, Mylar, tela y similares. En otro ejemplo, los medios 524 de impresión incluyen medios para impresión tridimensional (3D), tal como un lecho de polvo, o medios para bioimpresión y/o pruebas para descubrimiento de fármacos, como un depósito o recipiente. En un ejemplo, las boquillas 408 se disponen en al menos una columna o matriz de manera que la expulsión de tinta secuenciada adecuadamente desde las boquillas 408 hace que se impriman caracteres, símbolos y/u otros gráficos o imágenes en los medios de impresión 524 a medida que el cabezal de impresión 502 y los medios de impresión 524 se mueven uno con relación al otro.
El conjunto 510 de suministro de tinta suministra tinta al conjunto 502 de cabezal de impresión e incluye un depósito 512 para almacenar tinta. Como tal, en un ejemplo, la tinta fluye desde el depósito 512 a la unidad del cabezal de impresión 502. En un ejemplo, el conjunto 502 de cabezal de impresión y el conjunto 510 de suministro de tinta se alojan juntos en un cartucho o pluma de impresión por inyección de tinta o fluido. En otro ejemplo, la unidad de suministro de tinta 510 se separa de la unidad del cabezal de impresión 502 y suministra tinta a la unidad del cabezal de impresión 502 a través de una conexión de interfaz 513, tal como un tubo de suministro y/o una válvula.
El conjunto 516 de cartucho coloca el conjunto 502 de cabezal de impresión con relación al conjunto 518 de transporte de medios de impresión, y el conjunto 518 de transporte de medios de impresión coloca el medio 524 de impresión con respecto al conjunto 502 de cabezal de impresión. Por lo tanto, una zona 526 de impresión se define adyacente a las boquillas 408 en un área entre el conjunto 502 de cabezal de impresión y los medios 524 de impresión. En un ejemplo, el conjunto 502 de cabezal de impresión es un conjunto de cabezal de impresión del tipo con escaneo de manera que el conjunto 516 de cartucho mueve el conjunto 502 de cabezal de impresión con relación al conjunto 518 de transporte de medios de impresión. En otro ejemplo, el conjunto 502 de cabezal de impresión es un conjunto de cabezal de impresión de tipo sin escaneo de manera que el conjunto 516 de cartucho fija el conjunto 502 de cabezal de impresión en una posición prescrita con respecto al conjunto 518 de transporte de medios de impresión.
El conjunto 504 de estación de servicio proporciona salpicar, enjuagar, tapar y/o cebar el conjunto 502 de cabezal de impresión para mantener la funcionalidad del conjunto 502 de cabezal de impresión y, más específicamente, las boquillas 408. Por ejemplo, el conjunto 504 de estación de servicio puede incluir una cuchilla de goma o un limpiador que se pasa periódicamente sobre el conjunto 502 de cabezal de impresión para enjuagar y limpiar las boquillas 408 del exceso de tinta. Además, el conjunto 504 de estación de servicio puede incluir una tapa que cubre el conjunto 502 de cabezal de impresión, para proteger las boquillas 408 para que no se sequen durante períodos de inactividad. Además, el conjunto 504 de estación de servicio puede incluir un salpicadero en donde el conjunto 502 de cabezal de impresión expulsa tinta durante las salpicaduras para asegurar que el depósito 512 mantenga un nivel apropiado de presión y fluidez, y para asegurar que las boquillas 408 no se obstruyan ni goteen. Las funciones del conjunto 504 de estación de servicio pueden incluir el movimiento relativo entre el conjunto 504 de estación de servicio y el conjunto 502 de cabezal de impresión.
El controlador electrónico 520 se comunica con la unidad del cabezal de impresión 502 a través de una trayectoria de comunicación 503, la unidad de la estación de servicio 504 a través de una trayectoria de comunicación 505, la unidad de carro 516 a través de una trayectoria de comunicación 517 y la unidad de transporte de medios de impresión 518 a través de una trayectoria de comunicación 519. En un ejemplo, cuando la unidad del cabezal de impresión 502 se monta en la unidad de carro 516, el controlador electrónico 520 y la unidad del cabezal de impresión 502 pueden comunicarse mediante la unidad de carro 516 a través de una trayectoria de comunicación 501. El controlador electrónico 520 también puede comunicarse con el conjunto 510 de suministro de tinta, de forma que, en una aplicación, pueda detectarse un suministro de tinta nueva (o usada).
El controlador electrónico 520 recibe datos 528 de un sistema principal, tal como un ordenador, y puede incluir una memoria para almacenamiento temporal de datos 528. Los datos 528 pueden enviarse al sistema de expulsión de fluido 500 a lo largo de una trayectoria de transferencia de información electrónica, infrarroja, óptica o de otro tipo. Los datos 528 representan, por ejemplo, un documento y/o archivo a imprimir. De este modo, los datos 528 forman un trabajo de impresión para el sistema 500 de expulsión de fluido e incluyen al menos un comando de trabajo de impresión y/o parámetro de comando.
En un ejemplo, el controlador electrónico 520 proporciona control del conjunto 502 de cabezal de impresión, incluido el control de tiempo para la expulsión de gotas de tinta desde las boquillas 408. De esta manera, el controlador electrónico 520 define un patrón de gotas de tinta expulsadas que forman caracteres, símbolos y/u otros gráficos o imágenes en el medio 524 de impresión. El control de tiempo y, por lo tanto, el patrón de gotas de tinta expulsadas, se determina por los comandos del trabajo de impresión y/o los parámetros del comando. En un ejemplo, los circuitos lógicos y de control que forman una parte del controlador electrónico 520 se ubican en el conjunto 502 de cabezal de impresión. En otro ejemplo, los circuitos lógicos y de control que forman una parte del controlador electrónico 520 se ubican fuera del conjunto 502 de cabezal de impresión.
Claims (15)
- REIVINDICACIONESi. Un circuito (100,200) integrado para acceder a una memoria asociada con un dispositivo de eyección de fluido, comprendiendo el circuito (100,200) integrado:una pluralidad de células de memoria (104<0-n>,204<0-n>);un decodificador de direcciones (122) para seleccionar células de memoria (104<0-n>,204<0-n>) en respuesta a una dirección;lógica de activación (124) para activar las células de memoria seleccionadas (104<0-n>,204<0-n>) basada en una señal de datos y una señal de disparo; ylógica de configuración (110) para habilitar o deshabilitar el acceso a la pluralidad de células de memoria (104<0-n>,204<0-n>).
- 2. El circuito integrado (100,200) de la reivindicación 1, en donde la lógica de configuración (110) comprende un registro de configuración (136) que almacena datos para habilitar o deshabilitar el acceso a la pluralidad de células de memoria (104<0-n>,204<0-n>), yen donde el registro de configuración (136) almacena datos para habilitar el acceso de escritura o el acceso de lectura a la pluralidad de células de memoria (104<0-n>,204<0-n>).
- 3. El circuito integrado (100,200) de la reivindicación 2, que comprende además un sensor (132), en donde el registro de configuración (136) almacena datos para habilitar o inhabilitar el sensor (132).
- 4. El circuito integrado (100,200) de cualquiera de las reivindicaciones 1-3, que comprende además:una única interfaz acoplada a cada una de la pluralidad de células de memoria (104<0-n>,204<0-n>), la única interfaz para conectarse a un único contacto de un aparato de impresión anfitrión.
- 5. El circuito integrado (100,200) de la reivindicación 4, comprende además:un circuito de escritura (130) acoplado a la única interfaz, el circuito de escritura (130) para escribir datos en las células de memoria (104<0-n>,204<0-n>).
- 6. El circuito integrado (100,200) de cualquiera de las reivindicaciones 1-5, en donde cada célula de memoria comprende una célula de memoria no volátil (104<0-n>,204<0-n>).
- 7. El circuito integrado (100,200) de cualquiera de las reivindicaciones 4-6, en donde la única interfaz comprende una única almohadilla de contacto.
- 8. El circuito integrado (100,200) de cualquiera de las reivindicaciones 1-7, en donde la lógica de activación comprende una primera puerta lógica (227) y un conjunto de segundas puertas lógicas (224<0-15>).
- 9. El circuito integrado (100,200) de la reivindicación 8, en donde una primera entrada de la primera puerta lógica (227) es la señal de datos, una segunda entrada de la primera puerta lógica (227) es la señal de disparo, y la primera puerta lógica (227) se acopla eléctricamente a una primera entrada de cada una de las segundas puertas lógicas (224<0-15>).
- 10. El circuito integrado (100,200) de la reivindicación 8, en donde el decodificador de direcciones (122) incluye un conjunto de terceras puertas lógicas (222<0-15>), una entrada de cada una de las terceras puertas lógicas (222<0-15>) es la dirección, y una salida de cada una de las terceras puertas lógicas (222<0-15>) se acopla eléctricamente a una segunda entrada de una de las segundas puertas lógicas correspondientes (224<0-15>).
- 11. El circuito integrado (100,200) de cualquiera de las reivindicaciones 8-10, en donde una salida de cada segundo puerta lógica (224<0-15>) se acopla eléctricamente a una célula de memoria respectiva (104<0-n>,204<0-n>) a través de un trayecto de señal (225<0-15>).
- 12. El circuito integrado (100,200) de la reivindicación 11, en donde la salida de cada segunda puerta lógica (224<0-15>) se acopla eléctricamente a un dispositivo de accionamiento de fluido respectivo (202<0-15>) a través del trayecto señal (225<0-15>).
- 13. El circuito integrado (100,200) de cualquiera de las reivindicaciones 11-12, en donde cada una de la pluralidad de células de memoria (104<0-n>,204<0-n>) comprende un primer transistor (216) y un segundo transistor (218), una puerta de cada primer transistor (216) acoplada eléctricamente al trayecto de señal respectiva (225<0-15>).
- 14. El circuito integrado (100,200) de la reivindicación 13, en donde una puerta de cada segundo transistor (218) recibe una señal de habilitación de memoria a través de un trayecto de habilitación de señal de memoria (207).
- 15. El circuito integrado (100,200) de la reivindicación 14, en donde una señal lógica de habilitación de memoria alta activa un segundo transistor (218) respectivo para habilitar el acceso a la célula de memoria (104<0-n>,204<0-n>).
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/US2019/016732 WO2020162893A1 (en) | 2019-02-06 | 2019-02-06 | Integrated circuits including memory cells |
| EP21159257.1A EP3848203B1 (en) | 2019-02-06 | 2019-02-06 | Integrated circuits including memory cells |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| ES2970204T3 true ES2970204T3 (es) | 2024-05-27 |
Family
ID=65494584
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| ES19706144T Active ES2886018T3 (es) | 2019-02-06 | 2019-02-06 | Circuitos integrados que incluyen células de memoria |
| ES21159257T Active ES2970204T3 (es) | 2019-02-06 | 2019-02-06 | Circuitos integrados que incluyen células de memoria |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| ES19706144T Active ES2886018T3 (es) | 2019-02-06 | 2019-02-06 | Circuitos integrados que incluyen células de memoria |
Country Status (19)
| Country | Link |
|---|---|
| US (4) | US11141973B2 (es) |
| EP (3) | EP3848203B1 (es) |
| JP (1) | JP7323625B2 (es) |
| KR (1) | KR102757644B1 (es) |
| CN (2) | CN115958889B (es) |
| AU (2) | AU2019428064B2 (es) |
| CA (1) | CA3126271C (es) |
| CO (1) | CO2021011673A2 (es) |
| DK (1) | DK3717248T3 (es) |
| ES (2) | ES2886018T3 (es) |
| HU (2) | HUE055328T2 (es) |
| IL (1) | IL284546B2 (es) |
| MX (1) | MX2021009367A (es) |
| MY (1) | MY209651A (es) |
| PL (2) | PL3848203T3 (es) |
| PT (1) | PT3717248T (es) |
| SG (1) | SG11202107302SA (es) |
| WO (1) | WO2020162893A1 (es) |
| ZA (1) | ZA202104415B (es) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CA3126050C (en) * | 2019-02-06 | 2025-03-25 | Hewlett-Packard Development Company, L.P. | PRINTING COMPONENT WITH MEMORY MATRIX USING AN INTERMITTENT CLOCK SIGNAL |
| PL3848203T3 (pl) * | 2019-02-06 | 2024-03-11 | Hewlett-Packard Development Company, L.P. | Układy scalone zawierające komórki pamięci |
| EP3921168A4 (en) | 2019-02-06 | 2022-11-30 | Hewlett-Packard Development Company, L.P. | DATA PACKETS INCLUDING RANDOM NUMBERS FOR ORDERING FLUID DELIVERY DEVICES |
| EP4206896B1 (en) | 2019-02-06 | 2024-08-21 | Hewlett-Packard Development Company L.P. | Identifying random bits in control data packets |
| HRP20240094T1 (hr) | 2019-02-06 | 2024-04-12 | Hewlett-Packard Development Company, L.P. | Integrirani sklop s upravljačkim programima za adrese za komponentu za kontrolu tekućina |
| JP2024166106A (ja) * | 2023-05-16 | 2024-11-28 | 研能科技股▲ふん▼有限公司 | インクジェットヘッドチップ識別回路 |
Family Cites Families (46)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH076008A (ja) * | 1993-06-17 | 1995-01-10 | Fujitsu Ltd | 高速プリンタ制御装置 |
| US6022094A (en) | 1995-09-27 | 2000-02-08 | Lexmark International, Inc. | Memory expansion circuit for ink jet print head identification circuit |
| US7029081B1 (en) | 1998-10-27 | 2006-04-18 | Canon Kabushiki Kaisha | Head substrate having data memory, printing head, printing apparatus and producing method therefor |
| JP4266460B2 (ja) * | 1998-10-27 | 2009-05-20 | キヤノン株式会社 | ヘッド基体、プリントヘッド、プリント装置 |
| JP2001096869A (ja) * | 1999-10-04 | 2001-04-10 | Seiko Epson Corp | 記録装置、半導体装置および記録ヘッド装置 |
| CN1895899A (zh) * | 1999-10-04 | 2007-01-17 | 精工爱普生株式会社 | 喷墨式记录装置、半导体装置及记录头装置 |
| AUPQ455999A0 (en) | 1999-12-09 | 2000-01-06 | Silverbrook Research Pty Ltd | Memjet four color modular print head packaging |
| SG89371A1 (en) * | 2000-01-31 | 2002-06-18 | Canon Kk | Printhead, printhead driving method, and data output apparatus |
| JP4557399B2 (ja) * | 2000-09-12 | 2010-10-06 | キヤノン株式会社 | プリントヘッド用基体、該基体を用いるプリントヘッド、プリンタおよび該プリンタを画像出力装置として有する画像入出力装置 |
| US6726298B2 (en) * | 2001-02-08 | 2004-04-27 | Hewlett-Packard Development Company, L.P. | Low voltage differential signaling communication in inkjet printhead assembly |
| US6471320B2 (en) * | 2001-03-09 | 2002-10-29 | Hewlett-Packard Company | Data bandwidth reduction to printhead with redundant nozzles |
| JP2002278824A (ja) * | 2001-03-21 | 2002-09-27 | Seiko Epson Corp | アクセス制御方法及びアクセス制御装置、プリンタシステム、並びにコンピュータが読出し可能なプログラムを格納した記憶媒体 |
| JP2003159786A (ja) | 2001-11-28 | 2003-06-03 | Seiko Epson Corp | 吐出方法およびその装置、電気光学装置、その製造方法およびその製造装置、カラーフィルタ、その製造方法およびその製造装置、ならびに基材を有するデバイス、その製造方法およびその製造装置 |
| JP4262070B2 (ja) * | 2003-12-02 | 2009-05-13 | キヤノン株式会社 | 記録ヘッドの素子基体、記録ヘッド及び記録ヘッドの制御方法 |
| JP4717342B2 (ja) | 2003-12-02 | 2011-07-06 | キヤノン株式会社 | インクジェット記録装置及び方法 |
| US7448734B2 (en) | 2004-01-21 | 2008-11-11 | Silverbrook Research Pty Ltd | Inkjet printer cartridge with pagewidth printhead |
| US20060294312A1 (en) | 2004-05-27 | 2006-12-28 | Silverbrook Research Pty Ltd | Generation sequences |
| DE102004047764B4 (de) * | 2004-09-30 | 2006-08-10 | Infineon Technologies Ag | Speicheranordnung, Verfahren zum Betrieb und Verwendung einer solchen |
| JP4765577B2 (ja) * | 2005-03-03 | 2011-09-07 | コニカミノルタホールディングス株式会社 | 液滴吐出装置及び液滴吐出方法 |
| JP4673143B2 (ja) * | 2005-06-23 | 2011-04-20 | キヤノン株式会社 | 液体収納容器用のモジュール、液体収納容器、およびプリンタ |
| US8253751B2 (en) * | 2005-06-30 | 2012-08-28 | Intel Corporation | Memory controller interface for micro-tiled memory access |
| US8721203B2 (en) * | 2005-10-06 | 2014-05-13 | Zih Corp. | Memory system and method for consumables of a printer |
| US8128205B2 (en) | 2005-10-31 | 2012-03-06 | Hewlett-Packard Development Company, L.P. | Fluid ejection device |
| PL2209645T3 (pl) * | 2007-11-14 | 2013-10-31 | Hewlett Packard Development Co | Natryskowa głowica drukująca ze współdzielonymi liniami danych |
| US20100124329A1 (en) | 2008-11-18 | 2010-05-20 | Lyman Dan C | Encrypted communication between printing system components |
| JP5338339B2 (ja) * | 2009-01-27 | 2013-11-13 | 株式会社リコー | 液滴吐出ヘッド及びそれを備えた液滴吐出装置、画像形成装置 |
| GB2483473A (en) | 2010-09-08 | 2012-03-14 | Ten Cate Advanced Textiles Bv | Print head module having staggered overlapping first and second printheads |
| EP3296113B1 (en) | 2013-02-28 | 2019-08-28 | Hewlett-Packard Development Company, L.P. | Molded print bar |
| US8864260B1 (en) * | 2013-04-25 | 2014-10-21 | Hewlett-Packard Development Company, L.P. | EPROM structure using thermal ink jet fire lines on a printhead |
| US9889664B2 (en) | 2013-09-20 | 2018-02-13 | Hewlett-Packard Development Company, L.P. | Molded printhead structure |
| US9919517B2 (en) | 2014-01-17 | 2018-03-20 | Hewlett-Packard Development Company, L.P. | Addressing an EPROM on a printhead |
| WO2015116073A1 (en) | 2014-01-30 | 2015-08-06 | Hewlett-Packard Development Company, L.P. | Printhead dies molded with nozzle health sensor |
| JP6409379B2 (ja) * | 2014-07-11 | 2018-10-24 | コニカミノルタ株式会社 | インクジェットヘッド及びインクジェット記録装置 |
| CN107073940B (zh) * | 2014-10-29 | 2018-11-30 | 惠普发展公司,有限责任合伙企业 | 用于打印头喷射信号控制的打印头组件、方法和打印系统 |
| US9873250B2 (en) * | 2016-03-14 | 2018-01-23 | Stmicroelectronics, Inc. | Microfluidic assembly with mechanical bonds |
| US9938136B2 (en) * | 2016-08-18 | 2018-04-10 | Stmicroelectronics Asia Pacific Pte Ltd | Fluid ejection device |
| IT201700019431A1 (it) * | 2017-02-21 | 2018-08-21 | St Microelectronics Srl | Dispositivo microfluidico mems di stampa ad attuazione piezoelettrica |
| JP6843648B2 (ja) | 2017-02-22 | 2021-03-17 | キヤノン株式会社 | 半導体基板、液体吐出ヘッド及び記録装置 |
| EP3562674B1 (en) * | 2017-04-14 | 2022-03-23 | Hewlett-Packard Development Company, L.P. | Fluidic die with drop weight signals |
| PL3915791T3 (pl) * | 2017-07-06 | 2023-11-20 | Hewlett-Packard Development Company, L.P. | Selektory dla dysz i elementów pamięciowych |
| US10913265B2 (en) | 2017-07-06 | 2021-02-09 | Hewlett-Packard Development Company, L.P. | Data lines to fluid ejection devices |
| WO2019017867A1 (en) | 2017-07-17 | 2019-01-24 | Hewlett-Packard Development Company, L.P. | FLUIDIC MATRIX |
| AU2019428183B2 (en) * | 2019-02-06 | 2023-01-19 | Hewlett-Packard Development Company, L.P. | Communicating print component |
| EP3710270B1 (en) * | 2019-02-06 | 2021-12-08 | Hewlett-Packard Development Company, L.P. | Communicating print component |
| JP7137712B2 (ja) * | 2019-02-06 | 2022-09-14 | ヒューレット-パッカード デベロップメント カンパニー エル.ピー. | 通信する印刷構成要素 |
| PL3848203T3 (pl) | 2019-02-06 | 2024-03-11 | Hewlett-Packard Development Company, L.P. | Układy scalone zawierające komórki pamięci |
-
2019
- 2019-02-06 PL PL21159257.1T patent/PL3848203T3/pl unknown
- 2019-02-06 MX MX2021009367A patent/MX2021009367A/es unknown
- 2019-02-06 PL PL19706144T patent/PL3717248T3/pl unknown
- 2019-02-06 CA CA3126271A patent/CA3126271C/en active Active
- 2019-02-06 EP EP21159257.1A patent/EP3848203B1/en active Active
- 2019-02-06 AU AU2019428064A patent/AU2019428064B2/en active Active
- 2019-02-06 US US16/956,316 patent/US11141973B2/en active Active
- 2019-02-06 WO PCT/US2019/016732 patent/WO2020162893A1/en not_active Ceased
- 2019-02-06 EP EP19706144.3A patent/EP3717248B1/en active Active
- 2019-02-06 ES ES19706144T patent/ES2886018T3/es active Active
- 2019-02-06 HU HUE19706144A patent/HUE055328T2/hu unknown
- 2019-02-06 PT PT197061443T patent/PT3717248T/pt unknown
- 2019-02-06 JP JP2021541194A patent/JP7323625B2/ja active Active
- 2019-02-06 DK DK19706144.3T patent/DK3717248T3/da active
- 2019-02-06 EP EP23205222.5A patent/EP4289626B1/en active Active
- 2019-02-06 MY MYPI2021004495A patent/MY209651A/en unknown
- 2019-02-06 SG SG11202107302SA patent/SG11202107302SA/en unknown
- 2019-02-06 IL IL284546A patent/IL284546B2/en unknown
- 2019-02-06 ES ES21159257T patent/ES2970204T3/es active Active
- 2019-02-06 HU HUE21159257A patent/HUE064522T2/hu unknown
- 2019-02-06 CN CN202211643194.8A patent/CN115958889B/zh active Active
- 2019-02-06 CN CN201980091366.5A patent/CN113412194B/zh active Active
- 2019-02-06 KR KR1020217024561A patent/KR102757644B1/ko active Active
-
2021
- 2021-06-25 ZA ZA2021/04415A patent/ZA202104415B/en unknown
- 2021-09-03 CO CONC2021/0011673A patent/CO2021011673A2/es unknown
- 2021-09-10 US US17/471,844 patent/US11938722B2/en active Active
-
2022
- 2022-09-30 AU AU2022241616A patent/AU2022241616B2/en active Active
-
2023
- 2023-07-14 US US18/222,354 patent/US11969995B2/en active Active
- 2023-12-21 US US18/393,224 patent/US12145360B2/en active Active
Also Published As
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| ES2970204T3 (es) | Circuitos integrados que incluyen células de memoria | |
| ES2924517T3 (es) | Dispositivos de expulsión de fluidos que incluyen una memoria | |
| ES2902848T3 (es) | Circuito integrado para un dispositivo de expulsión de fluido con una primera memoria y una segunda memoria | |
| ES2887927T3 (es) | Múltiples circuitos acoplados a una interfaz | |
| ES2952193T3 (es) | Múltiples circuitos acoplados a una interfaz | |
| RU2779793C1 (ru) | Интегральные схемы, включающие в себя запоминающие ячейки | |
| BR112021014020B1 (pt) | Circuito integrado para acionar uma pluralidade de dispositivos de atuação de fluido | |
| NZ779569B2 (en) | Integrated circuits including memory cells | |
| HK40034321B (en) | Integrated circuits including memory cells | |
| HK40034321A (en) | Integrated circuits including memory cells | |
| BR112021014394A2 (pt) | Circuitos integrados incluindo bits de personalização |