JP2008021992A - 接合界面安定化のための熱処理 - Google Patents
接合界面安定化のための熱処理 Download PDFInfo
- Publication number
- JP2008021992A JP2008021992A JP2007164156A JP2007164156A JP2008021992A JP 2008021992 A JP2008021992 A JP 2008021992A JP 2007164156 A JP2007164156 A JP 2007164156A JP 2007164156 A JP2007164156 A JP 2007164156A JP 2008021992 A JP2008021992 A JP 2008021992A
- Authority
- JP
- Japan
- Prior art keywords
- thin layer
- rapid thermal
- support substrate
- substrate
- thermal annealing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10P—GENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
- H10P95/00—Generic processes or apparatus for manufacture or treatments not covered by the other groups of this subclass
- H10P95/90—Thermal treatments, e.g. annealing or sintering
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10P—GENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
- H10P90/00—Preparation of wafers not covered by a single main group of this subclass, e.g. wafer reinforcement
- H10P90/19—Preparing inhomogeneous wafers
- H10P90/1904—Preparing vertically inhomogeneous wafers
- H10P90/1906—Preparing SOI wafers
- H10P90/1914—Preparing SOI wafers using bonding
- H10P90/1916—Preparing SOI wafers using bonding with separation or delamination along an ion implanted layer, e.g. Smart-cut
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W10/00—Isolation regions in semiconductor bodies between components of integrated devices
- H10W10/10—Isolation regions comprising dielectric materials
- H10W10/181—Semiconductor-on-insulator [SOI] isolation regions, e.g. buried oxide regions of SOI wafers
Landscapes
- Element Separation (AREA)
- Pressure Welding/Diffusion-Bonding (AREA)
- Recrystallisation Techniques (AREA)
- Adhesives Or Adhesive Processes (AREA)
- Formation Of Insulating Films (AREA)
Abstract
【解決手段】ドナー基板の厚さ方向の脆化領域を作製する工程;支持基板とドナー基板の接合工程;脆化領域のレベルにおいてドナー基板を分離して、ドナー基板の一部を支持基板上に転写し、支持基板上の薄層を形成する工程;支持基板上の薄層を含む構造物を、1回または複数回の急速熱アニーリング操作によって熱処理して、薄層と支持基板との間の接合界面を安定化する工程を含むことを特徴とする、基板上の半導体材料の薄層を含む構造物を製造するための方法。
【選択図】図2b
Description
・ ドナー基板の厚さ方向の脆化領域を作製する工程;
・ 支持基板とドナー基板の接合工程;
・ 脆化領域のレベルにおいてドナー基板を分離して、ドナー基板の一部を支持基板上に転写し、支持基板上の薄層を形成する工程;
・ 支持基板上の薄層を含む構造物を熱処理して、薄層と支持基板との間の接合界面を安定化する工程
を含む、基板上の半導体材料薄層を含む構造物を製造するための方法に関する。
また、本発明は、前述のプロセスによって得られる構造物に関する。
前述の方法は、支持基板上に有利に製造される半導体材料薄層を含む構造、特にSeOI(絶縁体上の半導体)構造を可能にし、ここで、絶縁性層は半導体材料薄層および支持基板の間に挿入される。
領域(3μmの幅を有する)あたり1つの欠陥が存在する界面は、弱く安定化されているものとみなされるであろう。しかしながら、この弱い安定化は本発明に用途の分野において満足すべきものであることが証明されるであろう。
最後に、領域(3μmの幅を有する)あたり2つ以上の欠陥が存在する界面は、安定化されていないものとみなされるであろう。
しかしながら、これらの解決法は、接合界面を安定化はさせない。安定化は、組み立てられた2つの基板間の原子結合(共有結合)の界面全体にわたる均一な確立を反映する微視的現象である。既に述べたように、Wright溶液を用いるエッチングは、これらの結合が確立されないこと、これらの結合の確立が非常に局所的であることさえも、化学的に顕在化させることができる。
言い換えると、安定化された接合界面は必然的に高い接合エネルギーを与えるが、その逆は真ではない。
以下の明細書においては、この種の長時間にわたる熱処理を「安定化アニーリング」と呼ぶ。
加えて、このような安定化アニーリングの例を示す特許文献1を参照されたい。
しかしながら、そのような長時間にわたる安定化アニーリングを実施して接合界面を安定化させることからなる解決法は、完全には満足すべきものではない。
・ ドナー基板の厚さ方向の脆化領域を作製する工程;
・ 支持基板とドナー基板の接合工程;
・ 脆化領域のレベルにおいてドナー基板を分離して、ドナー基板の一部を支持基板上に転写し、支持基板上の薄層を形成する工程;
・ 支持基板上の薄層を含む構造物を熱処理して、薄層と支持基板との間の接合界面を安定化する工程
を含み、接合界面を安定化させるための熱処理工程を1回または複数回の急速熱アニーリング操作を行うことによって実施することを特徴とする、基板上の半導体材料を含む構造物を製造する方法を提案する。
・ 分離の後に、本方法は、薄層の膜厚減少工程をさらに含む。
・ 膜厚減少工程は、第1の急速熱アニーリング操作の後に行われる。
・ 膜厚減少工程は、1000℃以下の温度において実施される熱処理操作を含む。
・ 膜厚減少工程の熱処理は、800℃と1000℃との間、好ましくは950℃の温度において実施される、分離後に得られる構造物の酸化である。
・ 分離後に得られる構造物の酸化に続いて、脱酸素化(desoxidation)を実施して、酸化操作中に形成された酸化物の層を除去する。
・ 接合界面を安定化させるための熱処理工程は、少なくとも2回の急速熱アニーリング操作を行うことによって実施され、膜厚減少工程は前記2回の急速熱アニーリング操作の間に実施される。
・ 急速熱アニーリング操作は、分離後に得られる構造物を、実質的に5〜60秒間にわたって、実質的に1200〜1250℃の温度にさらすことによって実施される。
・ さらに、本発明の方法は、分離の前に実施される接合エネルギー向上工程を含み、接合界面を安定化させるための熱処理工程は、少なくとも1回の急速熱アニーリング操作を行うことによって実施される。
・ 接合エネルギー向上工程は、接合前に行われ、接合される表面の一方および/または他方のプラズマ処理からなる。
・ プラズマへの暴露の継続時間は、5〜60秒間の間であり、優先的には約30秒間である。
・ プラズマは、150〜2800mW/cm2、優先的には約750mW/cm2の単位面積当たりの高周波電力の印加によって開始および維持される。
・ 急速熱アニーリングは、分離後に得られる構造物を、5〜60秒の間、優先的には約30秒の期間にわたって、実質的に1200℃に等しい温度にさらすことによって実施される。
この膜厚減少工程は、支持基板上に転写された半導体材料薄層の厚さを減少させて、半導体材料薄層を最終構造物において望ましい厚さにすることを可能にする。
加えて、いわゆる膜厚減少機能に加えて、膜厚減少工程は、特に引き続くRTA操作中の該層の平滑性の観点において、半導体材料薄層の表面を調整することも可能にする。
膜厚減少工程は、優先的には安定加熱処理工程の後に行われるが、それに限定されるものではない。
1000℃以下の温度で膜厚減少工程を行うことは、スリップラインの発生を限界内に留めることを可能にすることに注意されたい。
より正確には、ここで、2回のRTA操作は、安定化アニーリングが慣用的に実施される温度よりも高い温度によって行われる。
・ 1200℃超、典型的には約1250℃までの温度、および/または
・ 5秒超、典型的には60秒までの継続時間
にも関する。
・ 分離前に実施される接合エネルギー向上工程、および
・ 分離後の少なくとも1回の急速熱アニーリング操作を行うことによって実施される接合界面の安定化工程
の組み合わせの実施により置換される。
したがって、この変形の範囲内において、ドナー基板(半導体材料薄層および支持基板の間に挿入される絶縁層として用いられる酸化物層を形成するような方法で酸化されるまたは酸化されていない)および/またはドナー基板(同様の理由で酸化されているまたは酸化されていない)を、接合するべき面を密着させる前に、プラズマにさらす。
プラズマに対する暴露の継続時間は、5秒と60秒との間であり、典型的には約30秒である。
純粋なガス(典型的にはO2、および可能であればN2、HeまたはAr)または気体状混合物を、50〜500sccmのオーダーの流速で、10〜200mTorr(典型的には50mTorr)の圧力を確立するような方法で、チャンバ内に導入する。
・ 図2a:(図1aと同様に)1100℃における2時間にわたる慣用の安定化の実施により高度に安定された酸化物/シリコン界面。
・ 図2b:第1の実施形態の優先的変形に準拠して、30秒間にわたる1200℃の温度における2回のRTA操作、その間に挿入される1000℃以下の温度にける熱酸化によって実施される膜厚減少工程の実施によって、弱く安定化された酸化物/シリコン界面。
・ 図2c:第1の実施形態の優先的変形に準拠して、プラズマ処理の形態の分離前の接合エネルギー向上工程、分離後のRTAシーケンス(1200℃/30秒)および1000℃以下の温度における熱酸化膜厚減少工程の実施によって、高度に安定化された酸化物/シリコン界面。
Claims (15)
- ・ ドナー基板の厚さ方向の脆化領域を作製する工程;
・ 支持基板とドナー基板の接合工程;
・ 脆化領域のレベルにおいてドナー基板を分離して、ドナー基板の一部を支持基板上に転写し、支持基板上の薄層を形成する工程;
・ 支持基板上の薄層を含む構造物を熱処理して、薄層と支持基板との間の接合界面を安定化する工程
を含み、接合界面を安定化するための熱処理工程は1回または複数回の急速熱アニーリング操作を行うことによって実施されることを特徴とする、基板上の半導体材料の薄層を含む構造物を製造するための方法。 - 前記薄層の膜厚減少工程をさらに含むことを特徴とする請求項1に記載の方法。
- 前記膜厚減少工程は、第1の急速熱アニーリング操作の後に行われることを特徴とする請求項2に記載の方法。
- 前記膜厚減少工程は、1000℃以下の温度で実施される熱処理を含むことを特徴とする請求項2または3に記載の方法。
- 前記膜厚減少工程のための熱処理は、800℃と1000℃との間、好ましくは950℃において実施される、分離後の構造物の酸化であることを特徴とする請求項4に記載の方法。
- 前記分離後の構造物の酸化に引き続いて、脱酸素化を実施して、酸化操作中に形成された酸化物の層を除去することを特徴とする請求項5に記載の方法。
- 接合界面を安定化するための熱処理工程は少なくとも2回の急速熱アニーリングを行うことによって実施され、前記膜厚減少工程は前記2回の急速熱アニーリング操作の間に実施されることを特徴とする請求項2から6のいずれかに記載の方法。
- 急速熱アニーリング操作は、実質的に1200℃と1250℃との間の温度に、実質的に5秒と60秒との間の継続時間にわたって、脱離後に得られる構造物をさらすことを特徴とする請求項7に記載の方法。
- 分離前に実施される接合エネルギー向上工程をさらに含み、接合界面を安定化するための熱処理工程は少なくとも1回の急速熱アニーリングを行うことによって実施されることを特徴とする請求項2から6のいずれかに記載の方法。
- 前記接合エネルギー向上工程は、接合工程の前に実施され、および接合される表面の一方および/または他方のプラズマ処理から構成されることを特徴とする請求項9に記載の方法。
- プラズマに対する暴露の継続時間は5秒と60秒との間であり、優先的には約30秒であることを特徴とする請求項10に記載の方法。
- プラズマは、150mW/cm2と2800mW/cm2との間、優先的には約750mW/cm2の単位面積当たりの高周波電力の印加によって開始および維持されることを特徴とする請求項10または11に記載の方法。
- 急速熱アニーリング操作は、実質的に1200℃に等しい温度に、5秒と60秒との間、優先的には約30秒の継続時間にわたって、分離後に得られる構造物をさらすことを特徴とする請求項9から12のいずれかに記載の方法。
- 接合界面を安定化するための1回または複数回の急速熱アニーリング操作の後に、温度を1000℃未満、または優先的には950℃未満に維持することを特徴とする請求項1から13のいずれかに記載の方法。
- 方法全体と接合界面を安定化するための1回または複数回の急速熱アニーリング操作との差に相当するプロセス工程において、温度を1000℃未満、または優先的には950℃未満に維持することを特徴とする請求項14に記載の方法。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR0606440A FR2903809B1 (fr) | 2006-07-13 | 2006-07-13 | Traitement thermique de stabilisation d'interface e collage. |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2008021992A true JP2008021992A (ja) | 2008-01-31 |
Family
ID=37745927
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007164156A Pending JP2008021992A (ja) | 2006-07-13 | 2007-06-21 | 接合界面安定化のための熱処理 |
Country Status (8)
| Country | Link |
|---|---|
| US (3) | US8216916B2 (ja) |
| EP (2) | EP1879225A1 (ja) |
| JP (1) | JP2008021992A (ja) |
| KR (1) | KR100890792B1 (ja) |
| CN (1) | CN101106073B (ja) |
| FR (1) | FR2903809B1 (ja) |
| SG (1) | SG139621A1 (ja) |
| TW (1) | TWI344206B (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012507167A (ja) * | 2008-10-30 | 2012-03-22 | ソイテック | 半導体薄膜のスタックを製造する方法 |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2895563B1 (fr) * | 2005-12-22 | 2008-04-04 | Soitec Silicon On Insulator | Procede de simplification d'une sequence de finition et structure obtenue par le procede |
| FR2903809B1 (fr) * | 2006-07-13 | 2008-10-17 | Soitec Silicon On Insulator | Traitement thermique de stabilisation d'interface e collage. |
| US8119538B1 (en) * | 2007-08-09 | 2012-02-21 | Cypress Semiconductor Corporation | Oxide formation in a plasma process |
| US9406574B1 (en) | 2007-08-09 | 2016-08-02 | Cypress Semiconductor Corporation | Oxide formation in a plasma process |
| EP2161741B1 (en) * | 2008-09-03 | 2014-06-11 | Soitec | Method for fabricating a semiconductor on insulator substrate with reduced SECCO defect density |
| FR2938119B1 (fr) * | 2008-10-30 | 2011-04-22 | Soitec Silicon On Insulator | Procede de detachement de couches semi-conductrices a basse temperature |
| US7927975B2 (en) * | 2009-02-04 | 2011-04-19 | Micron Technology, Inc. | Semiconductor material manufacture |
| FR2989516B1 (fr) * | 2012-04-11 | 2014-04-18 | Soitec Silicon On Insulator | Procede de fabrication d'une structure soi mettant en oeuvre deux rta |
| CN111312852B (zh) * | 2019-11-26 | 2020-10-20 | 中国科学院上海微系统与信息技术研究所 | 氧化镓半导体结构、日盲光电探测器及制备方法 |
Citations (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0729911A (ja) * | 1993-07-07 | 1995-01-31 | Toshiba Corp | 半導体基板とその製造方法 |
| JPH09315811A (ja) * | 1996-03-22 | 1997-12-09 | Sanyo Electric Co Ltd | 非晶質半導体及びその製造方法並びに光起電力装置 |
| JPH11307472A (ja) * | 1998-04-23 | 1999-11-05 | Shin Etsu Handotai Co Ltd | 水素イオン剥離法によってsoiウエーハを製造する方法およびこの方法で製造されたsoiウエーハ |
| JP2000124092A (ja) * | 1998-10-16 | 2000-04-28 | Shin Etsu Handotai Co Ltd | 水素イオン注入剥離法によってsoiウエーハを製造する方法およびこの方法で製造されたsoiウエーハ |
| JP2000196047A (ja) * | 1998-12-25 | 2000-07-14 | Shin Etsu Handotai Co Ltd | Soi基板及びその製造方法 |
| WO2003046993A1 (fr) * | 2001-11-29 | 2003-06-05 | Shin-Etsu Handotai Co.,Ltd. | Procede de production de plaquettes soi |
| JP2004538627A (ja) * | 2001-07-04 | 2004-12-24 | エス.オー.アイ.テック、シリコン、オン、インシュレター、テクノロジーズ | 表面しわを減少させる方法 |
| WO2005022610A1 (ja) * | 2003-09-01 | 2005-03-10 | Sumco Corporation | 貼り合わせウェーハの製造方法 |
| WO2005024917A1 (ja) * | 2003-09-08 | 2005-03-17 | Sumco Corporation | 貼り合わせウェーハの製造方法 |
| WO2005027217A1 (ja) * | 2003-09-08 | 2005-03-24 | Sumco Corporation | Soiウェーハおよびその製造方法 |
| JP2006005127A (ja) * | 2004-06-17 | 2006-01-05 | Shin Etsu Handotai Co Ltd | 貼り合わせウェーハの製造方法 |
| WO2006070220A1 (en) * | 2004-12-28 | 2006-07-06 | S.O.I.Tec Silicon On Insulator Technologies | Method for obtaining a thin layer having a low density of holes |
| JP2006527479A (ja) * | 2003-06-06 | 2006-11-30 | エス オー イ テク シリコン オン インシュレータ テクノロジース | 少なくとも一つの支持基板と極薄層とを備えた構造体の製造方法 |
Family Cites Families (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3332137A (en) * | 1964-09-28 | 1967-07-25 | Rca Corp | Method of isolating chips of a wafer of semiconductor material |
| US3355636A (en) * | 1965-06-29 | 1967-11-28 | Rca Corp | High power, high frequency transistor |
| US3997381A (en) * | 1975-01-10 | 1976-12-14 | Intel Corporation | Method of manufacture of an epitaxial semiconductor layer on an insulating substrate |
| FR2542500B1 (fr) * | 1983-03-11 | 1986-08-29 | Thomson Csf | Procede de fabrication d'un dispositif semiconducteur du type comprenant au moins une couche de silicium deposee sur un substrat isolant |
| US4649627A (en) * | 1984-06-28 | 1987-03-17 | International Business Machines Corporation | Method of fabricating silicon-on-insulator transistors with a shared element |
| US4794217A (en) * | 1985-04-01 | 1988-12-27 | Qing Hua University | Induction system for rapid heat treatment of semiconductor wafers |
| US4601779A (en) * | 1985-06-24 | 1986-07-22 | International Business Machines Corporation | Method of producing a thin silicon-on-insulator layer |
| US4704785A (en) * | 1986-08-01 | 1987-11-10 | Texas Instruments Incorporated | Process for making a buried conductor by fusing two wafers |
| US4771016A (en) * | 1987-04-24 | 1988-09-13 | Harris Corporation | Using a rapid thermal process for manufacturing a wafer bonded soi semiconductor |
| JPH09260618A (ja) | 1996-03-19 | 1997-10-03 | Nippon Telegr & Teleph Corp <Ntt> | Soi基板の製造方法 |
| US6146979A (en) * | 1997-05-12 | 2000-11-14 | Silicon Genesis Corporation | Pressurized microbubble thin film separation process using a reusable substrate |
| US6236454B1 (en) * | 1997-12-15 | 2001-05-22 | Applied Materials, Inc. | Multiple beam scanner for an inspection system |
| FR2777115B1 (fr) * | 1998-04-07 | 2001-07-13 | Commissariat Energie Atomique | Procede de traitement de substrats semi-conducteurs et structures obtenues par ce procede |
| JP3697106B2 (ja) | 1998-05-15 | 2005-09-21 | キヤノン株式会社 | 半導体基板の作製方法及び半導体薄膜の作製方法 |
| US6236104B1 (en) * | 1998-09-02 | 2001-05-22 | Memc Electronic Materials, Inc. | Silicon on insulator structure from low defect density single crystal silicon |
| JP3911901B2 (ja) | 1999-04-09 | 2007-05-09 | 信越半導体株式会社 | Soiウエーハおよびsoiウエーハの製造方法 |
| KR100730806B1 (ko) * | 1999-10-14 | 2007-06-20 | 신에쯔 한도타이 가부시키가이샤 | Soi웨이퍼의 제조방법 및 soi 웨이퍼 |
| JP4307825B2 (ja) | 2002-08-28 | 2009-08-05 | リンテック株式会社 | 半導体ウエハの保護構造、半導体ウエハの保護方法、これらに用いる積層保護シートおよび半導体ウエハの加工方法 |
| US20040060899A1 (en) * | 2002-10-01 | 2004-04-01 | Applied Materials, Inc. | Apparatuses and methods for treating a silicon film |
| JP4670224B2 (ja) * | 2003-04-01 | 2011-04-13 | 株式会社Sumco | シリコンウェーハの製造方法 |
| JP2005005674A (ja) * | 2003-05-21 | 2005-01-06 | Canon Inc | 基板製造方法及び基板処理装置 |
| EP1542275A1 (en) * | 2003-12-10 | 2005-06-15 | S.O.I.TEC. Silicon on Insulator Technologies S.A. | A method for improving the quality of a heterostructure |
| JP2006013179A (ja) | 2004-06-28 | 2006-01-12 | Sumco Corp | Soiウェーハの製造方法 |
| JP4934966B2 (ja) * | 2005-02-04 | 2012-05-23 | 株式会社Sumco | Soi基板の製造方法 |
| FR2895563B1 (fr) * | 2005-12-22 | 2008-04-04 | Soitec Silicon On Insulator | Procede de simplification d'une sequence de finition et structure obtenue par le procede |
| FR2896619B1 (fr) * | 2006-01-23 | 2008-05-23 | Soitec Silicon On Insulator | Procede de fabrication d'un substrat composite a proprietes electriques ameliorees |
| FR2903809B1 (fr) * | 2006-07-13 | 2008-10-17 | Soitec Silicon On Insulator | Traitement thermique de stabilisation d'interface e collage. |
-
2006
- 2006-07-13 FR FR0606440A patent/FR2903809B1/fr active Active
-
2007
- 2007-04-19 US US11/788,292 patent/US8216916B2/en active Active
- 2007-04-30 TW TW096115394A patent/TWI344206B/zh active
- 2007-05-28 SG SG200703822-7A patent/SG139621A1/en unknown
- 2007-05-29 US US11/807,686 patent/US7863158B2/en active Active
- 2007-06-07 CN CN2007101096088A patent/CN101106073B/zh active Active
- 2007-06-12 KR KR1020070057483A patent/KR100890792B1/ko active Active
- 2007-06-21 JP JP2007164156A patent/JP2008021992A/ja active Pending
- 2007-07-12 EP EP07112311A patent/EP1879225A1/fr not_active Withdrawn
- 2007-07-12 EP EP10177181A patent/EP2256798A1/fr not_active Withdrawn
-
2011
- 2011-06-06 US US13/153,709 patent/US8461018B2/en active Active
Patent Citations (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0729911A (ja) * | 1993-07-07 | 1995-01-31 | Toshiba Corp | 半導体基板とその製造方法 |
| JPH09315811A (ja) * | 1996-03-22 | 1997-12-09 | Sanyo Electric Co Ltd | 非晶質半導体及びその製造方法並びに光起電力装置 |
| JPH11307472A (ja) * | 1998-04-23 | 1999-11-05 | Shin Etsu Handotai Co Ltd | 水素イオン剥離法によってsoiウエーハを製造する方法およびこの方法で製造されたsoiウエーハ |
| JP2000124092A (ja) * | 1998-10-16 | 2000-04-28 | Shin Etsu Handotai Co Ltd | 水素イオン注入剥離法によってsoiウエーハを製造する方法およびこの方法で製造されたsoiウエーハ |
| JP2000196047A (ja) * | 1998-12-25 | 2000-07-14 | Shin Etsu Handotai Co Ltd | Soi基板及びその製造方法 |
| JP2004538627A (ja) * | 2001-07-04 | 2004-12-24 | エス.オー.アイ.テック、シリコン、オン、インシュレター、テクノロジーズ | 表面しわを減少させる方法 |
| WO2003046993A1 (fr) * | 2001-11-29 | 2003-06-05 | Shin-Etsu Handotai Co.,Ltd. | Procede de production de plaquettes soi |
| JP2006527479A (ja) * | 2003-06-06 | 2006-11-30 | エス オー イ テク シリコン オン インシュレータ テクノロジース | 少なくとも一つの支持基板と極薄層とを備えた構造体の製造方法 |
| WO2005022610A1 (ja) * | 2003-09-01 | 2005-03-10 | Sumco Corporation | 貼り合わせウェーハの製造方法 |
| WO2005024917A1 (ja) * | 2003-09-08 | 2005-03-17 | Sumco Corporation | 貼り合わせウェーハの製造方法 |
| WO2005027217A1 (ja) * | 2003-09-08 | 2005-03-24 | Sumco Corporation | Soiウェーハおよびその製造方法 |
| JP2006005127A (ja) * | 2004-06-17 | 2006-01-05 | Shin Etsu Handotai Co Ltd | 貼り合わせウェーハの製造方法 |
| WO2006070220A1 (en) * | 2004-12-28 | 2006-07-06 | S.O.I.Tec Silicon On Insulator Technologies | Method for obtaining a thin layer having a low density of holes |
| JP2008526010A (ja) * | 2004-12-28 | 2008-07-17 | エス. オー. アイ. テック シリコン オン インシュレーター テクノロジーズ | 低いホール密度を有する薄層を得るための方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012507167A (ja) * | 2008-10-30 | 2012-03-22 | ソイテック | 半導体薄膜のスタックを製造する方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TWI344206B (en) | 2011-06-21 |
| US8461018B2 (en) | 2013-06-11 |
| FR2903809A1 (fr) | 2008-01-18 |
| KR20080007094A (ko) | 2008-01-17 |
| FR2903809B1 (fr) | 2008-10-17 |
| US7863158B2 (en) | 2011-01-04 |
| CN101106073A (zh) | 2008-01-16 |
| EP1879225A1 (fr) | 2008-01-16 |
| US20080014718A1 (en) | 2008-01-17 |
| US20110233720A1 (en) | 2011-09-29 |
| SG139621A1 (en) | 2008-02-29 |
| KR100890792B1 (ko) | 2009-03-31 |
| TW200805625A (en) | 2008-01-16 |
| US20080014713A1 (en) | 2008-01-17 |
| EP2256798A1 (fr) | 2010-12-01 |
| US8216916B2 (en) | 2012-07-10 |
| CN101106073B (zh) | 2012-05-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4479010B2 (ja) | 半導体基板の熱処理方法 | |
| JP2008021992A (ja) | 接合界面安定化のための熱処理 | |
| JP4582982B2 (ja) | 基板の処理方法 | |
| TWI567825B (zh) | 製造絕緣體上矽結構之方法 | |
| CN101106072B (zh) | 直接接合电子学、光学或光电子学使用的两个基板的方法 | |
| CN101765901B (zh) | 贴合晶片的制造方法 | |
| CN101118845B (zh) | 用于制造键合晶片的方法 | |
| CN100517724C (zh) | Soi晶片及其制造方法 | |
| JP2009111381A (ja) | 微細な埋め込み絶縁層を有するsoi基板 | |
| US8623740B2 (en) | Method of detaching semi-conductor layers at low temperature | |
| WO2000024059A1 (fr) | Procede de production de tranche soi utilisant un procede de separation d'implantation d'ions hydrogene et tranche soi produite a l'aide du procede | |
| JP2008153411A (ja) | Soi基板の製造方法 | |
| TWI355711B (en) | Method of producing simox wafer | |
| TW201011833A (en) | Method for fabricating a semiconductor on insulator substrate with reduced SECCO defect density | |
| JP5064692B2 (ja) | Soi基板の製造方法 | |
| CN100527357C (zh) | 半导体材料基板的键合方法 | |
| JP2016508291A (ja) | 多層半導体デバイス作製時の低温層転写方法 | |
| JP2012519372A (ja) | ドナー基板の引張り応力状態を低減させることを目的としたヘテロ構造を製造する方法 | |
| TW202347608A (zh) | 用於製作雙重絕緣體上半導體結構之方法 | |
| JP5019852B2 (ja) | 歪シリコン基板の製造方法 | |
| JPH10335617A (ja) | 半導体基板の製造方法 | |
| JP4949021B2 (ja) | 改良された安定化アニール方法 | |
| CN121586392A (zh) | 键合晶圆及其制备方法 | |
| JP2009252948A (ja) | 貼り合わせウェーハの製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110603 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110609 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110720 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110930 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111107 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120214 |