JP4662437B2 - 半導体集積回路 - Google Patents
半導体集積回路 Download PDFInfo
- Publication number
- JP4662437B2 JP4662437B2 JP2004345688A JP2004345688A JP4662437B2 JP 4662437 B2 JP4662437 B2 JP 4662437B2 JP 2004345688 A JP2004345688 A JP 2004345688A JP 2004345688 A JP2004345688 A JP 2004345688A JP 4662437 B2 JP4662437 B2 JP 4662437B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- circuit
- memory cell
- nonvolatile memory
- word line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0466—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/32—Timing circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Read Only Memory (AREA)
Description
図1にはデータプロセッサの一例としてマイクロコンピュータが示される。同図に示されるマイクロコンピュータ1は、特に制限されないが、所謂ICカードマイコンと称されるICカード用マイクロコンピュータである。同図に示されるマイクロコンピュータ1は、単結晶シリコンなどの1個の半導体基板若しくは半導体チップにCMOSなどの半導体集積回路製造技術によって形成される。
図3には前記EEPROM6に採用されている不揮発性メモリセルトランジスタの構造が縦断面によって例示される。図3に例示される不揮発性メモリセルトランジスタ(単にメモリセルとも記す)MCは、シリコン基板上に設けたp型ウェル領域27に形成されたMONOS構造を有する。即ち、ソース線に接続するソース線接続電極(ソース電極Soc)としてのn型拡散層(n型不純物領域)20、ビット線に接続するビット線接続電極(ドレイン電極Drn)としてのn型拡散層(n型不純物領域)21、ソース電極とドレイン電極の間のチャネル形成領域22、電荷蓄積性絶縁膜(例えばシリコン窒化膜)23、電荷蓄積性絶縁膜23の上下に配置され例えば酸化シリコン膜で形成された絶縁膜24,25、及びn型ポリシリコン層などによって形成され書込み動作・消去動作時に高電圧の印加に利用されるメモリゲート電極(MG)26を有する。例えば前記絶縁膜24は膜厚1.5nm、電荷蓄積性絶縁膜23は膜厚10nm(酸化シリコン膜換算)、前記絶縁膜25は膜厚3nmとされる。前記電荷蓄積性絶縁膜23とその表裏に配置された絶縁膜24及び絶縁膜25は併せてONO(酸化膜・窒化膜・酸化膜)構造のメモリゲート絶縁膜となる。
《スタンバイ時の動作電源》
図10には読み出し動作における電圧印加状態が例示される。ここではウェル領域WEL1〜WELnを分けて示していないが、全てのウェル領域WELには−2Vのような負電圧VnR(−2V)が印加される。メモリセルMC1が選択メモリセルとされ、メモリセルMC2〜MC4が非選択のメモリセルとされる。メモリセルMC1,MC2は同一ウェル領域に配置されている。非選択のメモリセルMC3,MC4は其れとは別のウェル領域に配置される。選択されるワード線MWL1には0V、非選択とされるワード線NMWL2には負電圧VnR(−2V)が印加される。ソース線SL1、SL2は0Vにされる。リード動作が選択されるウェル領域のビット線BL1にはセンスアンプを介して1Vのようなリード電圧が印加される。リード動作が非選択とされるウェル領域のビット線BL2は0Vにされる。
図12にはワードドライバ32の一例が示される。ワードドライバ回路32はワード線WL1〜WLn毎にドライブユニットMGDU1〜MGDnを有する。その詳細は代表的にドライブユニットMGDU1に示される。ドライブユニットMGDU1は、アドレスデコーダ(ADEC)60、レベルシフタ(LSFT)61、及び出力ドライバ(DRV)62を有する。アドレスデコーダ60はアドレス信号のプリデコード信号XPA,XPBCDをデコードする。デコード結果は相補信号DECt、DECbとして出力される。トランスファゲート63とクロックドインバータ64は制御信号ICNTにより相補信号DECt、DECbの反転と非反転を切り換えるための回路要素であり、書き込みでは書き込み非選択ワード線に高電圧(−10.7V)を印加し、消去では消去選択ワード線に高電圧(−8.5V)を印加するという、動作の違いに対応するためである。アドレスデコーダ60の動作電源はVcc(1.5V)〜Vss(0V)である。
図15には動作切り換えに伴う動作電源の変化が示される。同図に示される切り換え形態は図16の2個のウェル領域WEL1,WEL2に着目する。Vccは電源電圧、0Vは回路の接地電圧、VnRは読み出し動作における非選択ワード線電圧、VppEは−8.5Vのような消去用高電圧、VppPは−10.7Vのような書き込み用高電圧である。プレライト、消去、及び書き込み動作が行われる場合を例示してある。破線は動作モード切替に伴う電源の切り換え速度が速い場合を比較例として示しており、急激な電圧の印加と解除によって、電源Vccと接地電圧Vssに急峻に変化する電流ピークを生ずる様子を示してある。望ましい形態は実線で示される通りであり、急峻な電流ピークを生じていない。
図22には読み出し経路への高電圧印加を抑制するための分離回路に着目したEEPROM6の構成が例示される。前記ラッチ回路34とカラムスイッチ回路35との間には分離回路100が設けられ、ビット線BL21,BL2に印加される書き込み及び消去の高電圧がカラムスイッチ回路35や図示を省略するセンスアンプなどの低耐圧回路に印加されないようになっている。当然分離回路100はゲート酸化膜の厚い高耐圧のスイッチMOSトランジスタ101によって構成される。高耐圧のスイッチMOSトランジスタ101は制御信号102によってスイッチ制御される。制御回路40は読み出し動作時において前記スイッチMOSトランジスタ101をオン動作させる制御信号102の信号電圧を外部電源電圧vccの昇圧動作で形成する昇圧回路103を有する。
2 CPU
4 RAM
6 EEPROM(不揮発性メモリ)
MC、MC1〜MC4 メモリセル
20 ソース電極
21 ドレイン電極
22 チャネル形成領域
23 電荷蓄積性絶縁膜
24,25 絶縁膜
26 メモリゲート電極
30 メモリアレイ
WEL0〜WELn ウェル領域
BL0〜BL7 ビット線
SL0〜SL7 ソース線
31 Xアドレスデコーダ
32 ワードドライバ回路
33 ウェルデコーダ
34 ラッチ回路
25 カラムスイッチ回路
38 昇圧回路
C1,C2 時定数素子
90 速度制御回路
100 分離回路
101 高耐圧スイッチMOSトランジスタ
102 スイッチ制御信号
103 昇圧回路
Claims (4)
- 電気的に記憶情報を書き換え可能な不揮発性メモリを有する半導体集積回路であって、
前記不揮発性メモリは、ウェル領域に、ドレイン電極とソース電極がビット線とソース線に結合され、ゲート電極がワード線に結合され、読み出し動作時のワード線選択レベルに対する閾値電圧の相違により情報を記憶する複数個の不揮発性メモリセルトランジスタを有し、
前記不揮発性メモリは低消費電力モードを有し、
前記低消費電力モードにおいて前記ウェル領域とワード線には、回路の接地電圧よりも低く、読み出し動作に必要な負の第1電圧よりも高い第2電圧が供給される半導体集積回路。 - 前記低消費電力モードにおいて前記不揮発性メモリセルトランジスタのビット線及びソース線は相互に等しい第3電圧が供給される請求項1記載の半導体集積回路。
- 前記第2電圧と第3電圧は等しい電圧である請求項2記載の半導体集積回路。
- 前記第1電圧及び第2電圧を形成可能な負の昇圧回路を有する請求項3記載の半導体集積回路。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2004345688A JP4662437B2 (ja) | 2004-11-30 | 2004-11-30 | 半導体集積回路 |
| US11/138,344 US7254084B2 (en) | 2004-11-30 | 2005-05-27 | Data processing device |
| US11/819,974 US7385853B2 (en) | 2004-11-30 | 2007-06-29 | Data processing device |
| US11/971,887 US7512007B2 (en) | 2004-11-30 | 2008-01-09 | Data processing device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2004345688A JP4662437B2 (ja) | 2004-11-30 | 2004-11-30 | 半導体集積回路 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010227266A Division JP2011003275A (ja) | 2010-10-07 | 2010-10-07 | 半導体集積回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2006155765A JP2006155765A (ja) | 2006-06-15 |
| JP4662437B2 true JP4662437B2 (ja) | 2011-03-30 |
Family
ID=36567226
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2004345688A Expired - Fee Related JP4662437B2 (ja) | 2004-11-30 | 2004-11-30 | 半導体集積回路 |
Country Status (2)
| Country | Link |
|---|---|
| US (3) | US7254084B2 (ja) |
| JP (1) | JP4662437B2 (ja) |
Families Citing this family (24)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP1750271B1 (en) * | 2005-07-28 | 2011-05-11 | STMicroelectronics Srl | Multistage regulator for charge-pump boosted voltage applications |
| JP2007317247A (ja) * | 2006-05-23 | 2007-12-06 | Nec Electronics Corp | 不揮発性半導体記憶装置及び不揮発性半導体記憶装置の動作方法 |
| US7692960B2 (en) * | 2006-12-20 | 2010-04-06 | Macronix International Co., Ltd. | Scheme of semiconductor memory and method for operating same |
| US20080291732A1 (en) * | 2007-05-25 | 2008-11-27 | Cypress Semiconductor Corporation | Three cycle SONOS programming |
| US8355278B2 (en) * | 2007-10-05 | 2013-01-15 | Micron Technology, Inc. | Reducing effects of program disturb in a memory device |
| US7619933B2 (en) * | 2007-10-05 | 2009-11-17 | Micron Technology, Inc. | Reducing effects of program disturb in a memory device |
| US7593284B2 (en) * | 2007-10-17 | 2009-09-22 | Unity Semiconductor Corporation | Memory emulation using resistivity-sensitive memory |
| US7663932B2 (en) * | 2007-12-27 | 2010-02-16 | Kabushiki Kaisha Toshiba | Nonvolatile semiconductor memory device |
| JP5166095B2 (ja) * | 2008-03-31 | 2013-03-21 | 株式会社東芝 | 不揮発性半導体記憶装置の駆動方法及び不揮発性半導体記憶装置 |
| US8259529B2 (en) | 2008-08-21 | 2012-09-04 | Hynix Semiconductor Inc. | Semiconductor memory device and driving method thereof |
| KR101063590B1 (ko) * | 2009-06-30 | 2011-09-07 | 주식회사 하이닉스반도체 | 불휘발성 메모리 소자의 웰 전압 제공 회로 |
| US7944744B2 (en) * | 2009-06-30 | 2011-05-17 | Sandisk Il Ltd. | Estimating values related to discharge of charge-storing memory cells |
| US8427888B2 (en) * | 2010-02-09 | 2013-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Word-line driver using level shifter at local control circuit |
| US8537593B2 (en) | 2011-04-28 | 2013-09-17 | Sandisk Technologies Inc. | Variable resistance switch suitable for supplying high voltage to drive load |
| US8395434B1 (en) * | 2011-10-05 | 2013-03-12 | Sandisk Technologies Inc. | Level shifter with negative voltage capability |
| JP5740296B2 (ja) | 2011-12-16 | 2015-06-24 | 株式会社東芝 | 半導体記憶装置、半導体記憶装置の制御方法、制御プログラム |
| CN103426477A (zh) * | 2012-05-18 | 2013-12-04 | 北京兆易创新科技股份有限公司 | 一种NOR Flash 存储器的读方法及装置 |
| US9330776B2 (en) | 2014-08-14 | 2016-05-03 | Sandisk Technologies Inc. | High voltage step down regulator with breakdown protection |
| US9640228B2 (en) * | 2014-12-12 | 2017-05-02 | Globalfoundries Inc. | CMOS device with reading circuit |
| US9318186B1 (en) * | 2014-12-31 | 2016-04-19 | Nanya Technology Corporation | DRAM wordline control circuit, DRAM module and method of controlling DRAM wordline voltage |
| EP3107106B1 (en) | 2015-06-19 | 2018-10-31 | Nxp B.V. | Voltage driver circuit for flash memory devices |
| US9627016B2 (en) * | 2015-09-10 | 2017-04-18 | Cypress Semiconductor Corporation | Systems, methods, and devices for parallel read and write operations |
| US10706927B1 (en) * | 2018-05-08 | 2020-07-07 | SK Hynix Inc. | Electronic device and operating method thereof |
| US12087371B2 (en) * | 2022-09-28 | 2024-09-10 | Sandisk Technologies Llc | Preventing erase disturb in NAND |
Family Cites Families (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6095794A (ja) * | 1983-10-28 | 1985-05-29 | Hitachi Ltd | 半導体集積回路 |
| JPH02257319A (ja) * | 1989-03-30 | 1990-10-18 | Toshiba Corp | メモリ駆動装置 |
| JP2614514B2 (ja) * | 1989-05-19 | 1997-05-28 | 三菱電機株式会社 | ダイナミック・ランダム・アクセス・メモリ |
| JP2835215B2 (ja) * | 1991-07-25 | 1998-12-14 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| JPH05205493A (ja) * | 1992-01-28 | 1993-08-13 | Fujitsu Ltd | 昇圧電圧制御回路 |
| JPH05234381A (ja) * | 1992-02-24 | 1993-09-10 | Sony Corp | 不揮発性半導体記憶装置 |
| JPH09213913A (ja) * | 1996-02-06 | 1997-08-15 | Hitachi Ltd | 半導体記憶装置、及びデータ処理装置 |
| JP3712150B2 (ja) * | 1996-10-25 | 2005-11-02 | 株式会社日立製作所 | 半導体集積回路装置 |
| JP3904282B2 (ja) * | 1997-03-31 | 2007-04-11 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
| US6058060A (en) * | 1998-12-31 | 2000-05-02 | Invox Technology | Multi-bit-per-cell and analog/multi-level non-volatile memories with improved resolution and signal-to noise ratio |
| JP3652950B2 (ja) * | 2000-02-02 | 2005-05-25 | 富士通株式会社 | 電圧変換回路及び電圧変換回路の制御回路 |
| JP4325085B2 (ja) * | 2000-06-30 | 2009-09-02 | 株式会社デンソー | 直流電源回路 |
| JP4786015B2 (ja) * | 2000-07-04 | 2011-10-05 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US6337595B1 (en) * | 2000-07-28 | 2002-01-08 | International Business Machines Corporation | Low-power DC voltage generator system |
| JP2002157890A (ja) * | 2000-11-16 | 2002-05-31 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置および不揮発性半導体記憶装置のデータ消去方法 |
| JP3818231B2 (ja) * | 2002-07-12 | 2006-09-06 | 株式会社デンソー | 電源回路 |
| JP2004135098A (ja) * | 2002-10-10 | 2004-04-30 | Elpida Memory Inc | 出力データのスルーレート制御方式 |
| ITMI20022240A1 (it) * | 2002-10-22 | 2004-04-23 | Atmel Corp | Architettura di memoria flash con cancellazione di modo |
| JP2005085404A (ja) * | 2003-09-10 | 2005-03-31 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
| ITMI20042075A1 (it) * | 2004-10-29 | 2005-01-29 | St Microelectronics Srl | Circuito di pilotaggio per uno stadio buffer di uscita ad alta velocita' e ridotto rumore indotto sulla alimentazione |
-
2004
- 2004-11-30 JP JP2004345688A patent/JP4662437B2/ja not_active Expired - Fee Related
-
2005
- 2005-05-27 US US11/138,344 patent/US7254084B2/en not_active Expired - Lifetime
-
2007
- 2007-06-29 US US11/819,974 patent/US7385853B2/en not_active Expired - Fee Related
-
2008
- 2008-01-09 US US11/971,887 patent/US7512007B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| US20080137429A1 (en) | 2008-06-12 |
| JP2006155765A (ja) | 2006-06-15 |
| US7512007B2 (en) | 2009-03-31 |
| US7385853B2 (en) | 2008-06-10 |
| US20060114737A1 (en) | 2006-06-01 |
| US7254084B2 (en) | 2007-08-07 |
| US20070274129A1 (en) | 2007-11-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4662437B2 (ja) | 半導体集積回路 | |
| US6370063B2 (en) | Word line driver having a divided bias line in a non-volatile memory device and method for driving word lines | |
| JP3836643B2 (ja) | 不揮発性集積回路メモリ装置とその駆動方法 | |
| US8363466B2 (en) | Nonvolatile semiconductor memory device and method of reading data from nonvolatile semiconductor memory device | |
| JP3854042B2 (ja) | フラッシュメモリ装置及びそのプログラム方法 | |
| KR100395771B1 (ko) | 불휘발성 반도체 메모리 장치 및 그것의 프로그램 방법 | |
| JP3820330B2 (ja) | 半導体メモリ装置 | |
| JP2003077283A (ja) | 半導体集積回路、半導体不揮発性メモリ、メモリカード及びマイクロコンピュータ | |
| JP2000195284A (ja) | ラッチ型レベルシフト回路 | |
| JP4426868B2 (ja) | 不揮発性半導体記憶装置および半導体集積回路装置 | |
| JP3615009B2 (ja) | 半導体記憶装置 | |
| JP3883391B2 (ja) | 不揮発性半導体メモリのウェル電圧設定回路およびそれを備えた半導体メモリ装置 | |
| JP2008310900A (ja) | 不揮発性半導体記憶装置 | |
| JP2011003275A (ja) | 半導体集積回路 | |
| JP5183677B2 (ja) | 半導体記憶装置 | |
| JP4683457B2 (ja) | 不揮発性メモリ、データプロセッサ及びicカード用マイクロコンピュータ | |
| JP3705925B2 (ja) | Mos集積回路および不揮発性メモリ | |
| JPWO2006090442A1 (ja) | 半導体装置およびその制御方法 | |
| JP2004055108A (ja) | ブースト回路 | |
| JP3204799B2 (ja) | 半導体メモリ装置 | |
| KR102636041B1 (ko) | 메모리 셀 독출 회로 | |
| JP3181478B2 (ja) | 不揮発性半導体記憶装置 | |
| JP5039099B2 (ja) | 不揮発性半導体記憶装置 | |
| JP4615297B2 (ja) | 半導体記憶装置 | |
| JP2007334925A (ja) | 不揮発性半導体記憶装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071022 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100507 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100701 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100817 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101007 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101228 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101228 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4662437 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140114 Year of fee payment: 3 |
|
| S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |