JPH01289331A - 電気信号多重化回路 - Google Patents
電気信号多重化回路Info
- Publication number
- JPH01289331A JPH01289331A JP11826088A JP11826088A JPH01289331A JP H01289331 A JPH01289331 A JP H01289331A JP 11826088 A JP11826088 A JP 11826088A JP 11826088 A JP11826088 A JP 11826088A JP H01289331 A JPH01289331 A JP H01289331A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- terminal
- signals
- electric signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 abstract description 14
- 230000003287 optical effect Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 101000964046 Rattus norvegicus 5-hydroxytryptamine receptor 5A Proteins 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
Landscapes
- Time-Division Multiplex Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は電気信号多重化回路に関する。
従来の光モジーールを用いて電気信号を多重化し通信を
行なうには、第2図に示す様に、電気信号の多重化回路
31.送信回路33.受信回路34、及び多重化復元回
路32をゲートアレイ化したダートアレイチッf35と
9発光素子36及び37を含む光モジュール38を用い
て、電気信号の送信及び受信を行なっていた。
行なうには、第2図に示す様に、電気信号の多重化回路
31.送信回路33.受信回路34、及び多重化復元回
路32をゲートアレイ化したダートアレイチッf35と
9発光素子36及び37を含む光モジュール38を用い
て、電気信号の送信及び受信を行なっていた。
また光の伝送路としては送信、受信の二線路を相定し、
全二重通信のみを行う回路構成となっていた。
全二重通信のみを行う回路構成となっていた。
上述した従来の光モジュールを用いた電気信号多重化回
路は送信及び受信を共に行なう回路構成であった。この
為9例えば送信4CH、受信4CHで通信を行う機能を
もつゲートアレイ化されたチップを使用し、送信のみ8
CH、受信のみ8CHを行う為には、第3図(a) (
b)に示す様に、ダートアレイチッf35を2個使用し
て機能を実現する必要があり、占有スペースの増加及び
コスト高になる問題点があった。
路は送信及び受信を共に行なう回路構成であった。この
為9例えば送信4CH、受信4CHで通信を行う機能を
もつゲートアレイ化されたチップを使用し、送信のみ8
CH、受信のみ8CHを行う為には、第3図(a) (
b)に示す様に、ダートアレイチッf35を2個使用し
て機能を実現する必要があり、占有スペースの増加及び
コスト高になる問題点があった。
本発明は従来のもののこのような問題点を解決しようと
するもので、占有スペースが小さく、コストも安い電気
信号多重化回路を提供するものである。
するもので、占有スペースが小さく、コストも安い電気
信号多重化回路を提供するものである。
本発明によると、並列電気信号を多重化し直列電気信号
に変換し送信する複数個の送信回路と、直列電気信号を
受信し、並列電気信号に変換し受信する複数個の受信回
路と、該複数個の送信回路及び受信回路のいずれを組合
せて使用するかを選択する選択回路を含むことを特徴と
する電気信号多重化回路が得られる。
に変換し送信する複数個の送信回路と、直列電気信号を
受信し、並列電気信号に変換し受信する複数個の受信回
路と、該複数個の送信回路及び受信回路のいずれを組合
せて使用するかを選択する選択回路を含むことを特徴と
する電気信号多重化回路が得られる。
次に本発明を図面を参照して説明する。
第tii(a)Φ)は本発明の一実施例の機能ブロック
図で、(a)は多重化部(b)Fi、機能選択信号示す
。
図で、(a)は多重化部(b)Fi、機能選択信号示す
。
第1図(a)の多重化部において、l、7は多重化回路
、3,5は多重化復元回路、2,8は送信回路、4,6
は受信回路、21,23はN5EN信号18により制御
されるスイッチ部、22,24はRECI VE信号1
9により制御されるスイッチ部。
、3,5は多重化復元回路、2,8は送信回路、4,6
は受信回路、21,23はN5EN信号18により制御
されるスイッチ部、22,24はRECI VE信号1
9により制御されるスイッチ部。
25.27はNREC信号17により制御されるスイッ
チ部、26.28は5END信号20により制御される
スイッチ部である。
チ部、26.28は5END信号20により制御される
スイッチ部である。
また第1図(b)の機能選択部において、15゜16は
スイッチ21〜28を制御する信号17〜20を発生す
る機能選択信号である。
スイッチ21〜28を制御する信号17〜20を発生す
る機能選択信号である。
本回路を用いて4CH送受信を行う場合は、第1図(b
)のSEL O信号15及びSEL 1信号16を1と
する。機能選択部9から信号N5EN 18 、信号N
REC17がLow出力となり第1図(a)のSD端子
10から入力された4本の信号は多重化回路1でノ 直列(シリアル)信号に変換され送信回路2から5OU
T端子12に出力される。またSIN端子13から入力
されたシリアルな信号は、受信回路6を通り、多重化復
元回路5で本来の並列(パラレル)な4本の信号に変換
され、 RD端子11から出力される。
)のSEL O信号15及びSEL 1信号16を1と
する。機能選択部9から信号N5EN 18 、信号N
REC17がLow出力となり第1図(a)のSD端子
10から入力された4本の信号は多重化回路1でノ 直列(シリアル)信号に変換され送信回路2から5OU
T端子12に出力される。またSIN端子13から入力
されたシリアルな信号は、受信回路6を通り、多重化復
元回路5で本来の並列(パラレル)な4本の信号に変換
され、 RD端子11から出力される。
本回路を用いて8CH送信を行う場合は、 SEL O
信号15を1及びSEL 1信号16全0とする。機能
選択部9から信号N5EN 18 、信号S四D20が
1、ow比出力なり、 SD端子10から入力された4
本の信号は、多重化回路1でシリアルに変換され。
信号15を1及びSEL 1信号16全0とする。機能
選択部9から信号N5EN 18 、信号S四D20が
1、ow比出力なり、 SD端子10から入力された4
本の信号は、多重化回路1でシリアルに変換され。
送信回路2から5OUT端子12に出力される。またR
D端子11から入力された4本の信号は、多重化回路7
でシリアルに変換され、送信回路8からSIN端子13
に出力される。
D端子11から入力された4本の信号は、多重化回路7
でシリアルに変換され、送信回路8からSIN端子13
に出力される。
本回路を用いて8CH受信を行なう場合は、5ELO信
号’i 0 、 SEL 1信号16を1とする。機能
選択部9から信号RECIVE19 、信号NREC1
7カLow出力となり、 5OUT端子12から入力さ
れたシリアル信号は、受信回路4を通り、多重化復元回
路3で本来の4本のパラレル信号に変換されSD端子1
0に出力される。またSIN端子13から入力されたシ
リアル信号は、受信回路6を通り、多重化復元回路5で
本来の4本の・ぐラレル信号に変換され、 RD端子1
1に出力される。
号’i 0 、 SEL 1信号16を1とする。機能
選択部9から信号RECIVE19 、信号NREC1
7カLow出力となり、 5OUT端子12から入力さ
れたシリアル信号は、受信回路4を通り、多重化復元回
路3で本来の4本のパラレル信号に変換されSD端子1
0に出力される。またSIN端子13から入力されたシ
リアル信号は、受信回路6を通り、多重化復元回路5で
本来の4本の・ぐラレル信号に変換され、 RD端子1
1に出力される。
第4図は本発明の回路f、ゲグーアレイ化したチッ7’
41,42を用いた時の8CH送信、 8CH受信の実
施ブロック図である。
41,42を用いた時の8CH送信、 8CH受信の実
施ブロック図である。
以上説明したように本発明は、並列電気信号を多重化し
直列電気信号に変換し送信する複数個の送信回路と、直
列電気信号を受信し並列電気信号に変換し受信する複数
個の受信回路と、該複数個の送信回路及び受信回路のい
ずれを組合せて使用するかを選択する選択回路を含むこ
とにより、電気信号多重化回路の占有スペース金小さく
しコストを安くする効果がある。
直列電気信号に変換し送信する複数個の送信回路と、直
列電気信号を受信し並列電気信号に変換し受信する複数
個の受信回路と、該複数個の送信回路及び受信回路のい
ずれを組合せて使用するかを選択する選択回路を含むこ
とにより、電気信号多重化回路の占有スペース金小さく
しコストを安くする効果がある。
第1図は本発明の一実施例の機能ブロック図。
第2図は従来の光モジーール用電気信号多重化回路の一
例の機能ブロック図、第3図は従来の光モジユール用電
気信号多重化回路を用いて、 8CH送信及び8CH受
信を実現した時の接続ブロック図。 第4図は本発明の光モジユール用電気信号多重化回路を
用いて、 8CH送信及び8CH受信を実現した時の接
続ブロック図である。 記号の説明:1は多重化回路、2は送信回路。 3は多重化復元回路、4は受信回路、5は多重化復元回
路、6は受信回路、7は多重化回路、8は送信回路、9
は機能選択部をそれぞれあられしている。 (a) (b) 第3図
例の機能ブロック図、第3図は従来の光モジユール用電
気信号多重化回路を用いて、 8CH送信及び8CH受
信を実現した時の接続ブロック図。 第4図は本発明の光モジユール用電気信号多重化回路を
用いて、 8CH送信及び8CH受信を実現した時の接
続ブロック図である。 記号の説明:1は多重化回路、2は送信回路。 3は多重化復元回路、4は受信回路、5は多重化復元回
路、6は受信回路、7は多重化回路、8は送信回路、9
は機能選択部をそれぞれあられしている。 (a) (b) 第3図
Claims (1)
- 1、並列電気信号を多重化し直列電気信号に変換し送信
する複数個の送信回路と、直列電気信号を受信し、並列
電気信号に変換し受信する複数個の受信回路と、該複数
個の送信回路及び受信回路のいずれを組合せて使用する
かを選択する選択回路とを含むことを特徴とする電気信
号多重化回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP11826088A JPH01289331A (ja) | 1988-05-17 | 1988-05-17 | 電気信号多重化回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP11826088A JPH01289331A (ja) | 1988-05-17 | 1988-05-17 | 電気信号多重化回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH01289331A true JPH01289331A (ja) | 1989-11-21 |
Family
ID=14732222
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP11826088A Pending JPH01289331A (ja) | 1988-05-17 | 1988-05-17 | 電気信号多重化回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH01289331A (ja) |
-
1988
- 1988-05-17 JP JP11826088A patent/JPH01289331A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4616358A (en) | Switching matrix network | |
| KR980006296A (ko) | 적응성 입력-출력 포트를 갖는 집적 회로 칩과 이의 전기적 시스템 | |
| EP0533167B1 (en) | Optical communication system having transmission line switching system | |
| US6208621B1 (en) | Apparatus and method for testing the ability of a pair of serial data transceivers to transmit serial data at one frequency and to receive serial data at another frequency | |
| CN112073051B (zh) | 数字隔离芯片 | |
| GB2109196A (en) | Wideband switching systems | |
| CA1130409A (en) | Half-duplex/simplex digital signal converter | |
| JPS63290435A (ja) | 信号交換システム | |
| US5202940A (en) | Modular electro-optic bus coupler system | |
| US6944691B1 (en) | Architecture that converts a half-duplex bus to a full-duplex bus while keeping the bandwidth of the bus constant | |
| JPH01289331A (ja) | 電気信号多重化回路 | |
| US4805234A (en) | Low cost fiber optic network node | |
| JPS5876938A (ja) | 異なる入出力プロトコル間の入出力デイジタル回路を構成するための装置と方法 | |
| US20030002435A1 (en) | Fault tolerant shared transciever apparatus and system | |
| JP3398955B2 (ja) | 並列光信号伝送用のアレイ送信回路およびアレイ受信回路 | |
| JPS62163431A (ja) | 光並列伝送送受信回路 | |
| JPS58172039A (ja) | 光伝送システム | |
| JP3083886B2 (ja) | 並列光伝送装置 | |
| JPS62183172A (ja) | 半導体装置 | |
| JP2000232412A (ja) | 光伝送システムおよび方法 | |
| KR100448088B1 (ko) | 클럭 포워딩 회로 | |
| KR100379254B1 (ko) | 분기 결합용 광 가입자 전송장치 | |
| JPH05316141A (ja) | 回線交換バス構成 | |
| CN114301442A (zh) | 一种可排除电磁干扰的信号增强装置 | |
| JPH02114311A (ja) | 計算システムおよびポート接続方法 |