JPH0183339U - - Google Patents
Info
- Publication number
- JPH0183339U JPH0183339U JP1987179181U JP17918187U JPH0183339U JP H0183339 U JPH0183339 U JP H0183339U JP 1987179181 U JP1987179181 U JP 1987179181U JP 17918187 U JP17918187 U JP 17918187U JP H0183339 U JPH0183339 U JP H0183339U
- Authority
- JP
- Japan
- Prior art keywords
- line
- vdd
- gnd
- gnd line
- pads
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Lead Frames For Integrated Circuits (AREA)
- Dram (AREA)
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
第1図は本考案の一実施例の主要部を示す模式
レイアウト図、第2図は従来例の模式レイアウト
図である。 1…第1VDD線、2…第1GND線、3…第
2VDD線、4…第2GND線、5…第3VDD
線、6…第3GND線、7…第4VDD線、8…
第4GND線、9,10,11,12,17,1
7′,18,18′…VDDパツド、13,14
,15,16,19,20…GNDパツド。
レイアウト図、第2図は従来例の模式レイアウト
図である。 1…第1VDD線、2…第1GND線、3…第
2VDD線、4…第2GND線、5…第3VDD
線、6…第3GND線、7…第4VDD線、8…
第4GND線、9,10,11,12,17,1
7′,18,18′…VDDパツド、13,14
,15,16,19,20…GNDパツド。
Claims (1)
- 半導体チツプの周辺部に周回して配置された第
1VDD線及び第1GND線と、前記第1VDD
線及び第1GND線のそれぞれで囲まれた領域を
ほぼ等分してそれぞれ配置された第4VDD線及
び第4GND線と、縦方向に平行して配置されそ
れぞれ前記第1VDD線及び前記第1GND線に
接続された第2VDD線及び第2GND線と、横
方向に平行して配置されそれぞれ前記第1VDD
線及び前記第1GND線に接続された第3VDD
線及び第3GND線とを有してなるゲートアレー
方式半導体装置において、前記第4VDD線及び
第4GND線はそれぞれ独立のVDDパツド及び
GNDパツドに接続されていることを特徴とする
ゲートアレー方式半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1987179181U JPH0183339U (ja) | 1987-11-24 | 1987-11-24 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1987179181U JPH0183339U (ja) | 1987-11-24 | 1987-11-24 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0183339U true JPH0183339U (ja) | 1989-06-02 |
Family
ID=31470757
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1987179181U Pending JPH0183339U (ja) | 1987-11-24 | 1987-11-24 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0183339U (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010003953A (ja) * | 2008-06-23 | 2010-01-07 | Nec Electronics Corp | 半導体集積回路 |
-
1987
- 1987-11-24 JP JP1987179181U patent/JPH0183339U/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010003953A (ja) * | 2008-06-23 | 2010-01-07 | Nec Electronics Corp | 半導体集積回路 |