JPH02206247A - クロック情報抽出方式 - Google Patents

クロック情報抽出方式

Info

Publication number
JPH02206247A
JPH02206247A JP1025781A JP2578189A JPH02206247A JP H02206247 A JPH02206247 A JP H02206247A JP 1025781 A JP1025781 A JP 1025781A JP 2578189 A JP2578189 A JP 2578189A JP H02206247 A JPH02206247 A JP H02206247A
Authority
JP
Japan
Prior art keywords
signal
edge
clock information
pulse
digital pll
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1025781A
Other languages
English (en)
Inventor
Shinji Omori
真二 大森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kokusai Denki Electric Inc
Original Assignee
Hitachi Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Denshi KK filed Critical Hitachi Denshi KK
Priority to JP1025781A priority Critical patent/JPH02206247A/ja
Publication of JPH02206247A publication Critical patent/JPH02206247A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、マンチェスタ信号からティジタルPLLによ
って、クロックを再生する際にティジタルPLLへ供給
されるクロック情報の抽出方式に関するものである。
〔発明の概要〕
従来方式では、受信したマンチェスタ信号より送信NR
Z信号の″1″又はIO2に対応するエツジパルスを抽
出し、このエツジパルス群より送信NRZ (1号にオ
ケル’1’ カラ’O’ 又H’O’かう’l’への変
化に対応するエッジ・パルスを抽出して。
このエッジ・パルスをクロック情報としてゲイジタルP
LLへ供給していたが、送信NRZ信号で1又は00連
続したマンチェスタ信号が受信された場合、クロック情
報のティジタルPLLへの供給が停止した後は、最後め
クロック情報により同期したタイミングでティジタルP
LLはロックを維持するが、一方送受信系伝送路で信号
は振幅歪2位相歪を受けてマンチェスタ信号には位相ず
れの発生と、送受信系の発振器の発振周波数の誤差で、
送信NRZ信号における″1″又は″0″のマンチェス
タ信号が連続する時間経過に伴ない、受信マンチェスタ
信号とティジタルPLLの同期がはずれて、データの誤
受信が発生するという問題点がある。
この問題点を解決するため、ティジタルPLLへのクロ
ック情報の供給停止から受信したマンチェスタ信号より
送信NRZ信号の″1″又はI O# K対応するエッ
ジ・パルスな1個計数後、これに継続するエッジ・パル
スm個をクロック情報としてスイジタルPLLへ補給す
ることで、ティジタルl1yLLの位相比較を間欠的に
行ない、e個のエッジ・パルス計数期間中に発生した受
信マンチェスタ信号とティジタルPLLの同期ずれを吸
収し。
送信NRZ信号の″1″又は′O′の連続したマンチェ
スタ信号が受信された場合でも、マンチェスタ信号とテ
ィジタルPLLとの同期か常圧維持され。
データの誤受信かなくなる。
〔従来の技術〕
第3図は、従来のクロック情報抽出方式のブロック図、
@4図はそのタイミング図である。
有脚又は無線の伝送路から受信されたマンチェスタ信号
1aは、エツジパルス抽出部1でマンチェスタ信号1a
の立上り又は立下りエツジに対応するエツジパルス1b
を抽出し、送(iJ、NRZ信号の″1″から′0′又
は′dから″1″への変化パルス抽出部2に供給する。
ここでは、エツジパルス1bの中から送信NRZ信号の
″1″から″0″又は0から 1へ変化、対応するエツ
ジパルスを抽出し、これをクロック情報9aとして後段
のティジタルPLL3へ供給し、クロック情報9a又は
受信マンチェスタ信号1aと同期した再生クロック3&
を発生させる。
以上の動作のタイミング図を第4図忙示すが。
受信マンチェスタ信号1aの波形図中の′!′印又は″
1″印は各々送信NRZ信号の″1″又は″0″に対応
する立上り又は立下りエツジであり2時間t1以降では
受信されたマンチェスタ信号1aが送信NRZ信号で連
続1o1であるため、クロック情報9aとしてのノミル
スが存在していないことを示している。
〔発明か解決しようとする課題〕
前述の従来のクロック情報抽出方式には、送信NRZ信
号で 1又は Oの連続したマンチェスタ信号が受イぎ
された場合、クロックを再生するティジタルPLLK供
給するクロック情報が停止するため、ティジタルPLL
 Fi最後のクロック情報により同期したタイミングで
ロックを維持するが、送受信系伝送路で信号は振幅歪と
位相歪を受けて、受信されたマンチェスタ信号には位相
ずれの発生と送受信系の発振器の発振局a数の誤差で、
送信NRZ信号における″1″又は0のマンチェスタ信
号が連続する時間経過に伴ない受信マンチェスタ信号と
ティジタルPLLで再生されたクロックとの同期がはず
れて、データの誤受信が発生する。
本発明は、この欠点を解決するだめのクロック情報抽出
方式を提供することを目的とする。
〔課題を解決するための手段〕
本発明は、上記の目的を達成するためティジタルPLL
へのクロック情報の供給停止から、送信NRZ信号の″
1″又は″0″に対応する受信マンチェスタ信号のエッ
ジ・パルスをカウンタで8個計数後2次に継続するエツ
ジパルスm個をティジタルPLLへクロック情報として
補給し、この後も送信NRZ信号における″1″又は′
0のマンチェスタ信号の受信が連続しクロック情報のテ
ィジタルPLLへの供給が停止し°ていたならば前記と
同様に工、ツジ・メルフ2個計数後、後継するm個のエ
ッジ・パルスをクロック情報としてティジタルPLLに
間欠的に補給するようにしたものである0〔作用〕 その結果、送信NRZ信号で″1″又は′0′  の連
続したマンチェスタ信号が受信された場合でも。
ティジタルPLLへクロック情報が間欠釣上補給される
ので、補給停止期間中に発生した受信マンチェスタ信号
とティジタルPLLとの同期ずれを吸収することができ
、データの誤受信がなくなる。
〔実施例〕
以下、この発明の一実施例を第1図により説明する。1
はエツジパルス抽出部、2は送信NRZ信号における″
1″から″0″又は″0″から1.1変化パルス抽出部
、3は受信マンチェスタ信号18に同期したクロックを
再生するためのティジタルPLL、4は送信NRZ信号
における″1″から″0″又は″0″から″1″への変
化パルス抽出部2の出力パルス2bがティジタルPLL
3へ供給停止してから送信NRZ信号における″1″か
ら′0′又は0から″1″への変化パルス抽出部2で同
時に抽出される送信NRZ信号における″1″から′O
′又は。
′O′から 1への変化パルス抽出部2の出カッ(ルス
2bのティジタルPLLへの供給停止期間中に1又は′
0′ エツジパルス2Cをクロック情報9aとして補給
するだめのカウンタ、7と8はANDゲート回路、6と
9はORゲート回路である0第2図にこの動作タイミン
グ図を示j。
以下、この動作について説明する。有線又は無線の伝送
路を介して受信されたマンチェスタ信号1aは、エツジ
パルス抽出部1に入力され、ここで受信マンチェスタ信
号1aの立上り又は立下りエツジに対応したエツジパル
ス1bを抽出し、送信NR2Kおけル’l’カラ’O’
又ハ’O’ カラ’1’変化パルス抽出部2に入力され
る0ことでは、エツジパルス1bの中から、送信NRZ
信号の 1から′0′又は′OIから″1″への変化に
対応するエツジパルス2bと送信NRZ信号における1
 又は′O′に対応するエツジパルス2Cを抽出する0
送信NRZ信号における″1″からIol又は′0′か
ら′l′変化パルス2bは、ORゲート回路9を介して
、クロック情報9aとして、ティジタルPLL3へ、ま
たORゲート6を介してエツジパルス削除カウンタ4の
リセットパルス6aとして供給され、一方送信NRZ信
号忙おける″1″又は1o1エツジパルス2CVi、エ
ツジパルス削除カウンタ4とエツジパルス補給カウンタ
5のカウンタ・パルスとして、またANDゲート回路8
へ供給されている。ここで、第2図の動作タイミング図
中の時間toからtlの期間中のように送信NRZ信号
で″1″と″0″がランダムなマンチェスタ信号1aで
受信されている場合は、送信NRZ信号における″1″
から″0″又はI olから″1″変化パルス抽出部2
から送信NRZ信号の″1″から′0′又は′0′から
″1″へ変化するパルス2bが出力され、ORゲート回
路9を介して。
クロック情報9aがティシタ#PLL3へ供給され、受
信マンチェスタ信号1aに同期した再生クロック3aが
出力される。この時間toかうtl (7)期l5Ji
中ハ、送信NRZ信JpjVcおける″1″から′0′
又はI□Iから″1″変化パルス2bか出力されている
ため、エツジパルス削除カウンタ4はリセットされたま
まで、エツジパルス補給カウンタ5のトリガ信号となる
。エツジパルス削除カウンタ出力パルス4aは出力され
ず、このカウンタの出力パルス5aも出力されないので
ANDゲート回路8は閉じたままのため、送信NRZ信
号信号上る″1″又は″0″エツジパルス2Cは、AN
Dゲート回路8とORゲート回路9を介して、クロック
情報9aとして補給はされない。
一方1時間1+以降では送信NRZ信号で′0′の連続
したマンチェスタ信号1aが受信され、送信NRZ信号
における″1″から″0″又はl onから″1″変化
パルス2bが出力がなされていないため。
エツジパルス削除カウンタ4にもリセットパルス6aが
供給されないので2時間t1以降に供給される送信NR
Z信号における″1″又は″0″エツジパルス2Cを計
数し始め、1個計数すると、エツジパルス削除カウンタ
出力パルス4aを発生し。
エッジ・パルス補給カウンタ5はこのパルスをトリガ信
号7aとして、エッジ・パルス補給カウンタ出力パルス
5aを出力し、ANDゲート回路8を開いて、送信NR
Z信号における″1″又は″0″エツジパルス2Cのm
個をORゲート回路9を介して、クロッグ情報9aとし
て補給する。送信NRZ信号における111又は′0′
エツジパルス2Cをm個計数すると、今まで出力してい
たエツジパルス補給カウンタ出力パル′ス5aを停止し
、ANDゲート回路8を閉じてクロック情報9aとして
の送信NRZ(!号における″1″又は″0″エツジパ
ルス2Cの補給を停止すると共に、エツジパルス削除カ
ウンタ4のリセット状態解除とエッジ・パルス補給カウ
ンタ5のトリガ信号7aの受は入れを可能とするための
ANDゲート回路7を開き1次の補給クロック情報8a
の補給状態をつくる。
このように送信NRZ信号で′O′の連続したマンチェ
スタ信号が受信された場合でも、送信NRZ信号で0′
に対応する受信マンチェスタ信号のエツジパルスを間欠
的にクロック情報としてテイジタルPLLへ供給するこ
とで、e個分のエッジ・パルス発生期間中に生じた受信
マンチェスタ信号とティジタルPLLの同期ずれを吸収
することができ、常に受信マンチェスタ信号に同期した
クロックを再生することができる。また、送信NRZ信
号で1.1の連続したマンチェスタ信号が受信された場
合でも、同様な動作が行なわれる。
〔発明の効果〕
本発明によれば、送信NRZ信号で″1″又は″0″の
連続したマンチェスタ信号が受信され。
ティジタルPLLへのクロック情報としての送信NRZ
信号における 1かも″0″又は。
0′から1.1変化パルスの供給停止した場合でも。
送信NRZ信号で″1″又は0′に対応するエツジパル
スをティジタルPLLへのクロック情報として間欠的に
供給することで、受信マンチェスタ信号に同期した2位
相ずれのないクロックの再生ができ、データの誤受信が
なくなる。
【図面の簡単な説明】
第1図は9本発明のブロック図、第2図は第1図の動作
タイミング図、第3図は従来のブロック図、第4図は第
3図の動作タイミング図である。 1:エッジパルス抽出部、2:送信NRZ信号における
111から0′又は0′から″1″変化ノ(ルス抽出部
、3:ティジタルPLL、4:エツジパルス削除カウン
タ、5:エツジパルス補給カウンタ、2b=送信NRZ
信号における1′から′0又は0′カら″1″変化パル
ス、2C:送信NRZ信号における″1″又は″0″エ
ツジパルス、8a:補給クロック情報、9a:クロック
情報、3a:再生クロック。 第3図 )\−「づ−リ・フート; 11o111+lol。 +1111 olol−−−−

Claims (1)

    【特許請求の範囲】
  1. 1、有線/無線の伝送路より受信されたチェスタ信号か
    らのティジタルPLL(phase Locked L
    oop)によるクロック再生に当つて、マンチェスタ信
    号のエッジパルスを抽出し、このエッジパルスの中から
    送信NRZ信号における″1″又は″0″に対応するエ
    ッジパルスと送信NRZ信号における″1″から″D″
    又は″0″から″1″への変化に対応するエッジ・パル
    スを抽出して、後者のエッジパルスをクロック情報とし
    て、ティジタルPLLに供給し位相比較を行ない再生ク
    ロックを得るクロック情報抽出方式において、送信NR
    Z信号における″1″又は″0″のマンチェスタ信号が
    連続受信された場合送信NRZ信号における″1″から
    ″0″又は″0″から″1″への変化に対応するエッジ
    パルスである、クロック情報のティジタルPLLへの供
    給が停止してから前記の送信NRZ信号における″1″
    又″0″に対応するエッジパルスをカウンタでl個計数
    したならば次に継続する送信NRZ信号における″1″
    又は″0″に対応するエッジパルスm個をクロック情報
    として、ティジタルPLLに間欠的に補給することを特
    徴とするクロック情報抽出方式。
JP1025781A 1989-02-06 1989-02-06 クロック情報抽出方式 Pending JPH02206247A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1025781A JPH02206247A (ja) 1989-02-06 1989-02-06 クロック情報抽出方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1025781A JPH02206247A (ja) 1989-02-06 1989-02-06 クロック情報抽出方式

Publications (1)

Publication Number Publication Date
JPH02206247A true JPH02206247A (ja) 1990-08-16

Family

ID=12175379

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1025781A Pending JPH02206247A (ja) 1989-02-06 1989-02-06 クロック情報抽出方式

Country Status (1)

Country Link
JP (1) JPH02206247A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05175949A (ja) * 1991-05-31 1993-07-13 Oki Electric Ind Co Ltd Pll回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05175949A (ja) * 1991-05-31 1993-07-13 Oki Electric Ind Co Ltd Pll回路

Similar Documents

Publication Publication Date Title
JPS6226103B2 (ja)
US3602828A (en) Self-clocking detection system
US4100531A (en) Bit error rate measurement above and below bit rate tracking threshold
JPS62501044A (ja) クロック回復回路
JPS6128185B2 (ja)
US4127878A (en) Magnetic tape recorder/reproducer for ratio recording with synchronized internal and external clock rates
JPH02206247A (ja) クロック情報抽出方式
JPS5923496B2 (ja) タイミング抽出方式
JPS61127243A (ja) ビツト位相同期回路
JPS5819056A (ja) クロツク再生回路
JPH04326231A (ja) インタフェース回路
JP3063291B2 (ja) 回線監視回路
JPS5949036A (ja) デイジタル位相制御同期装置
JPH03110945A (ja) バースト信号再生中継装置
JPS5819055A (ja) クロツク再生回路
JPS613544A (ja) 同期クロツク再生装置
SU1474658A1 (ru) Устройство ввода асинхронного цифрового потока
JPS6265535A (ja) クロツク非同期デ−タ検出方式
JP2956920B2 (ja) マーク率1/2パターン再生器
JPH063894B2 (ja) 非同期デ−タ変換回路
JP3144735B2 (ja) 同期信号発生器
JP2522259B2 (ja) デイジタル型位相同期方法
JPS6359237A (ja) フレ−ム同期方式
JPH0588017B2 (ja)
JPS6316935B2 (ja)