JPH0222441B2 - - Google Patents

Info

Publication number
JPH0222441B2
JPH0222441B2 JP57194912A JP19491282A JPH0222441B2 JP H0222441 B2 JPH0222441 B2 JP H0222441B2 JP 57194912 A JP57194912 A JP 57194912A JP 19491282 A JP19491282 A JP 19491282A JP H0222441 B2 JPH0222441 B2 JP H0222441B2
Authority
JP
Japan
Prior art keywords
recording
playback
circuit
terminal
amplifier circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57194912A
Other languages
English (en)
Other versions
JPS5984309A (ja
Inventor
Chihiro Kamata
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP19491282A priority Critical patent/JPS5984309A/ja
Publication of JPS5984309A publication Critical patent/JPS5984309A/ja
Publication of JPH0222441B2 publication Critical patent/JPH0222441B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing
    • G11B15/12Masking of heads; circuits for Selecting or switching of heads between operative and inoperative functions or between different operative functions or for selection between operative heads; Masking of beams, e.g. of light beams

Description

【発明の詳細な説明】 (イ) 技術分野 本発明はテープレコーダーに関し、特に録音動
作と再生動作とを切換える録音再生切換回路に係
る。 (ロ) 背景技術 テープレコーダーは磁気テープに信号を録音す
る録音機能と磁気テープに録音されている信号を
再生する再生機能を備えている。斯る両機能を備
えたテープレコーダー特にカセツトと呼ばれるテ
ープを使用するカセツト式テープレコーダーは磁
気ヘツドとして録音動作と再生動作とを行なう録
音再生兼用磁気ヘツドを使用したものが一般的で
ある。斯る録音再生兼用磁気ヘツドを使用したテ
ープレコーダーでは録音動作と再生動作とを切換
える録音再生切換スイツチとして多回路のスイツ
チを使用していたが最近では録音動作と再生動作
とを回路数の少ないスイツチを使用して電子的に
切換えるようにしたものが開発されている。 (ハ) 発明の目的 本発明は録音動作と再生動作とを電子的に切換
えるようにしただけでなくIC(集積回路)化に適
した録音再生切換回路を提供しようとするもので
ある。 (ニ) 発明の実施例 図示した回路は本発明の録音再生切換回路の一
実施例である。同図において、1は録音動作時録
音ヘツドとして動作すると共に再生動作時再生ヘ
ツドとして動作する録音再生兼用磁気ヘツドであ
り、第1端子2及び第2端子3を有している。4
は入力部に差動増幅器を備えた再生用増幅回路で
あり、該差動増幅器を構成する一対の増幅素子の
各制御電極に接続されている第1入力端子5及び
第2入力端子6を備えている。また該再生用増幅
回路4は主増幅回路(図示せず)の入力端子に接
接される出力端子7、電源に接続されている電源
供給端子8及び該再生用増幅回路4の動作・不動
作を制御する制御端子9を備えている。10は前
記再生用増幅回路4の利得を制御するべく設けら
れている負帰還回路であり、出力端子7と第2入
力端子6との間に接続された抵抗11と帰還量を
決定する抵抗12及びコンデンサー13より構成
されている。前記再生用増幅回路4の第1入力端
子5は前記録音再生兼用磁気ヘツド1の第1端子
2に接続され、また該再生用増幅回路4は一般の
入力部に差動増幅器を有する増幅回路と同様にそ
の第1入力端子5、第2入力端子6及び出力端子
7は直流的に同電位になるように構成されてい
る。14は入力部に差動増幅器を備えた録音用増
幅回路であり、該差動増幅器を構成する一対の増
幅素子の各制御電極に接続されている第1入力端
子15及び第2入力端子16を有している。また
前記録音用増幅回路14は前記録音再生兼用磁気
ヘツド1の第2端子3に接続されている出力端子
17、電源に接続されている電源供給端子18及
び該録音用増幅回路14の動作・不動作を制御す
る制御端子19を備えている。20前記録音用増
幅回路14の利得を制御するべく設けられている
負帰還回路であり、出力端子17と第2入力端子
16との間に接続された抵抗21と帰還量を決定
する抵抗22及びコンデンサー23より構成され
ている。前記録音用増幅回路14の第1入力端子
15にはマイクロフオン等より得られる録音信号
が印加され、また該録音用増幅回路14は一般の
入力部に差動増幅器を有する増幅回路と同様にそ
の第1入力端子15、第2入力端子16及び出力
端子17は直流的に同電位になるように構成され
ている。斯かる構成において、前記再生用増幅回
路4及び録音用増幅回路14は、夫々の制御端子
9及び19が接地されると不動作状態になるよう
に構成されている。24は録音動作時作動状態に
なるバイアス発振回路であり、発振用トランス2
5を介して前記録音再生兼用磁気ヘツド1にバイ
アス電流を供給する作用を有している。26は通
常図示した再生位置にあり、録音操作によつて反
対側である録音位置に切換えられる録音再生切換
スイツチであり、前記録音再生兼用磁気ヘツド1
の第2端子3に接続されている再生端子P、前記
再生用増幅回路4の負帰還回路10及び前記録音
用増幅回路14の負帰還回路20に接続されてい
る共通端子Cそして録音端子Rを備えている。
7はその出力端子28に所定の直流電圧を出力す
る基準電圧発生回路であり、増幅回路29及び出
力電圧を設定する抵抗30,31より構成されて
いると共にその出力端子28は前記録音再生切換
スイツチ26の共通端子Cに接続されている。3
2はベースが抵抗33を介して前記録音再生切換
スイツチ26の録音端子Rに接続されていると共
にエミツタが接地されている再生動作制御用トラ
ンジスターであり、そのコレクタは前記再生用増
幅回路4の制御端子9に接続されている。34は
ベースが抵抗35を介して前記録音再生切換スイ
ツチ26の録音端子Rに接続されていると共にエ
ミツタが接地されている第1録音動作制御用トラ
ンジスターであり、そのコレクタは抵抗36を介
して電源に接続されている。37はベースが前記
第1録音動作制御用トランジスター34のコレク
タに接続されていると共にエミツタが接地されて
いる第2録音動作制御用トランジスターであり、
そのコレクタは前記録音用増幅回路14の制御端
子19に接続されている。38はベースが抵抗3
9を介して前記録音再生切換スイツチ26の録音
端子Rに接続されていると共にエミツタが接地さ
れているバイアス制御用トランジスターであり、
そのコレクタは前記バイアス発振回路24の動作
を制御するべく接続されている。前記バイアス発
振回路24は前記バイアス制御用トランジスター
38が導通状態にあるとき発振動作状態になるよ
うに構成されている。40はベースが抵抗41を
介して前記録音再生切換スイツチ26の録音端子
Rに接続されていると共にエミツタが接地されて
いる制御トランジスターであり、そのコレクタは
コンデンサー42を介して前記録音再生兼用磁気
ヘツド1の第1端子2に接続されている。43は
前記録音再生切換スイツチ26の共通端子Cと前
記録音用増幅回路14の第1入力端子15との間
に接続されたバイアス用抵抗であり、該録音用増
幅回路14の入力部に設けられている差動増幅器
を構成する増幅素子をバイアスする作用を有して
いる。また44は前記制御トランジスター40の
コレクタと接地間に接続されている抵抗であり、
定常状態において前記コンデンサー42を充電す
る作用を有している。斯かる構成において、基準
電圧発生回路27の出力端子28には増幅回路
4,14のダイナミツクレンジを考慮して電源電
圧Vccの半分である1/2Vccの直流電圧が出力され
るように抵抗30及び31の値は設定されてい
る。 以上の如く本発明は構成されており、次に斯か
る回路の動作について説明する。まず録音再生切
換スイツチ26が図示した再生位置にある再生動
作について説明する。使用者が再生操作をすると
駆動機構が磁気テープを定速駆動せしめる状態に
なると共に電源線路45に電源が供給される。録
音再生切換スイツチ26が図示した再生位置にあ
る状態では該録音再生切換スイツチ26の録音端
子Rには前記基準電圧発生回路27からの直流電
圧が印加されることはない。従つて斯かる状態で
は再生動作制御用トランジスター32、第1録音
動作制御用トランジスター34、バイアス制御用
トランジスター38及び制御トランジスター40
が非導通状態にあり、第2録音動作制御用トラン
ジスター37が導通状態にある。その結果前記再
生動作制御用トランジスター32が非導通状態に
あるため再生用増幅回路4は動作状態になり、第
2録音動作制御用トランジスター37が導電状態
にあるため録音用増幅回路14は不動作状態にあ
る。またバイアス制御用トランジスター38が非
導通状態にあるためバイアス発振回路24は不動
作状態にある。そして斯かる再生動作状態では、
前記基準電圧発生回路27からの直流電圧が録音
再生切換スイツチ26及び録音再生兼用磁気ヘツ
ド1を通して再生用増幅回路4の第1入力端子5
に印加され、該再生用増幅回路4の入力部に設け
られている差動増幅器をバイアスせしめる状態に
あるが第1入力端子5に流れるバイアス電流は極
めて小さいため録音再生兼用磁気ヘツド1による
電圧降下は略零となる。従つて斯かる状態では再
生用増幅回路4の第1入力端子5、第2入力端子
6及び出力端子7の直流電位は同一にあると共に
前記基準電圧発生回路27の出力端子28の電位
と略同電位にある。斯かる状態において、録音再
生兼用磁気ヘツド1に誘起された再生信号は再生
用増幅回路4の差動増幅器、負帰還回路10を構
成するコンデンサー13及び抵抗12そして録音
再生切換スイツチ26より成る経路を通して第1
入力端子5に交流的に入力され、その再生信号は
増幅された後出力端子7に出力される。該出力端
子7に出力された再生信号は主増幅回路に印加さ
れて増幅された後スピーカー(図示せず)によつ
て放音される。斯かる動作が行なわれる結果、使
用者は磁気テープに録音されている信号を再生聴
取することが出来る。 以上の如く本回路における再生動作は行なわれ
るが次に録音動作について説明する。使用者が録
音操作をすると録音再生切換スイツチ26が図示
した状態の反対側である録音位置に切換えられ
る。該録音再生切換スイツチ26が録音位置に切
換えられると基準電圧発生回路27からの直流電
圧が録音端子Rに印加される。その結果、非導通
状態にあつた再生動作制御用トランジスター3
2、第1録音動作制御用トランジスター34、バ
イアス制御用トランジスター38及び制御トラン
ジスター40が導通状態に反転すると共に導通状
態にあつた第2録音動作制御用トランジスター3
7が非導通状態に反転する。前記再生動作制御用
トランジスター32が導通状態に反転すると再生
用増幅回路4が不動作状態にせしめられ、また第
2録音動作制御用トランジスター37が非導通状
態に反転すると録音用増幅回路14が動作状態に
なる。また前記バイアス制御用トランジスター3
8が導通状態になるとバイアス発振回路24が動
作状態になり、その発振出力は発振用トランス2
5を通して録音再生兼用磁気ヘツド1に供給され
る。そして斯かる録音動作状態では制御トランジ
スター40の導通によつて録音再生兼用磁気ヘツ
ド1の第1端子2は、交流的に接地された状態に
あり、また録音用増幅回路14の第1入力端子1
5には、バイアス用抵抗43を通して前記基準電
圧発生回路27からの直流電圧が印加され、該録
音用増幅回路14の入力部に設けられている差動
増幅器をバイアスする。該録音用増幅回路14の
第1入力端子15に流れるバイアス電流は極めて
小さいためバイアス用抵抗43による電圧降下は
略零となり、前記録音用増幅回路14の第1入力
端子15、第2入力端子16及び出力端子17の
直流電位は同一にあると共に前記基準電圧発生回
27の出力端子28の電位と略同電位にある。
前記録音用増幅回路14の第1入力端子15に印
加されたマイクロフオン等からの録音信号は増幅
された後出力端子17に出力される。前記録音用
増幅回路14の出力端子17に出力された録音信
号はバイアス発振回路24からのバイアス信号と
共に録音再生兼用磁気ヘツド1に印加されて磁気
テープに録音される。このようにして本発明の録
音動作は行なわれる。 (ホ) 発明の応用例 本実施例では再生用増幅回路4、録音用増幅回
路14、バイアス発振回路24及び録音再生兼用
磁気ヘツド1の動作を制御するスイツチング回路
を再生動作制御用トランジスター32、第1録音
動作制御用トランジスター34、第2録音動作制
御用トランジスター37、バイアス制御用トラン
ジスター38及び制御トランジスター40にて構
成したが、他の回路構成例えばPNP型のトラン
ジスターを使用する等種々変形することが出来
る。 (ヘ) 効果 本発明は、再生用増幅回路及び録音用増幅回路
の動作を制御するべく設けられているスイツチン
グ回路への動作切換のための電源の供給動作を録
音再生切換スイツチを通して行なうようにしたの
で該スイツチング回路に電源が供給されていない
状態では該スイツチング回路は極めて安定した状
態になり、前記再生用増幅回路及び録音用増幅回
路に与える影響を小さくすることが出来る。ま
た、基準電圧発生回路より出力される直流電圧を
再生用増幅回路及び録音用増幅回路の出力端子の
電圧と同一にすると共にその直流電圧によつて再
生用増幅回路及び録音用増幅回路の入力部に設け
られている差動増幅器をバイアスせしめるように
したので各増幅回路の入力端子及び出力端子の直
流電位が同電位となり、それ故切換に伴なう直流
電位の変化が小さくなつて雑音の発生を抑えるこ
とが出来るという大きな利点を本発明は有してい
る。従つて、本発明の録音再生切換回路は、テー
プレコーダーの録音再生切換動作を電子的に行な
うと共に集積回路にて構成する場合に非常に大き
な効果を奏するものである。
【図面の簡単な説明】
図示した回路は本発明の録音再生切換回路の一
実施例である。 主な図番の説明、1…録音再生兼用磁気ヘツ
ド、4…再生用増幅回路、1020…負帰還回
路、14…録音用増幅回路、24…バイアス発振
回路、25…発振用トランス、26…録音再生切
換スイツチ、27…基準電圧発生回路、32…再
生動作制御用トランジスター、34…第1録音動
作制御用トランジスター、37…第2録音動作制
御用トランジスター、38…バイアス制御用トラ
ンジスター、40…制御トランジスター、43…
バイアス用抵抗。

Claims (1)

    【特許請求の範囲】
  1. 1 入力部に差動増幅器を備えていると共に入力
    端子が録音再生兼用磁気ヘツドの第1端子に接続
    され、且つ出力端子及び入力端子の電位が直流的
    に同電位となるように構成されている再生用増幅
    回路及び入力部に差動増幅器を備えていると共に
    出力端子が前記録音再生兼用磁気ヘツドの第2端
    子に接続され、且つ出力端子及び入力端子の電位
    が直流的に同電位となるように構成されている録
    音用増幅回路を備えていると共に前記再生用増幅
    回路及び録音用増幅回路の動作を制御するスイツ
    チング回路を備えたテープレコーダーにおいて、
    録音動作と再生動作とを切換える録音再生切換ス
    イツチと、前記再生用増幅回路及び録音用増幅回
    路の出力端子の電圧と同一の直流電圧を発生する
    基準電圧発生回路とより成り、再生動作時前記録
    音再生切換スイツチ及び録音再生兼用磁気ヘツド
    を通して前記基準電圧発生回路の出力電圧を前記
    再生用増幅回路の入力端子に印加せしめて差動増
    幅器をバイアスすると共に前記基準電圧発生回路
    の出力電圧を前記録音用増幅回路の入力端子に印
    加せしめて差動増幅器をバイアスせしめ、且つ録
    音動作時前記録音再生切換スイツチを介して前記
    基準電圧発生回路の出力電圧を前記スイツチング
    回路に供給せしめ、以つてテープレコーダーの録
    音動作と再生動作とを切換えるようにしたことを
    特徴とするテープレコーダーの録音再生切換回
    路。
JP19491282A 1982-11-05 1982-11-05 テ−プレコ−ダ−の録音再生切換回路 Granted JPS5984309A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19491282A JPS5984309A (ja) 1982-11-05 1982-11-05 テ−プレコ−ダ−の録音再生切換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19491282A JPS5984309A (ja) 1982-11-05 1982-11-05 テ−プレコ−ダ−の録音再生切換回路

Publications (2)

Publication Number Publication Date
JPS5984309A JPS5984309A (ja) 1984-05-16
JPH0222441B2 true JPH0222441B2 (ja) 1990-05-18

Family

ID=16332401

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19491282A Granted JPS5984309A (ja) 1982-11-05 1982-11-05 テ−プレコ−ダ−の録音再生切換回路

Country Status (1)

Country Link
JP (1) JPS5984309A (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5442116A (en) * 1977-09-10 1979-04-03 Saun Dezain Japan Kk Recording regenerative and input changeeover circuit by direct current voltage changeeover

Also Published As

Publication number Publication date
JPS5984309A (ja) 1984-05-16

Similar Documents

Publication Publication Date Title
JPH0222441B2 (ja)
US3995315A (en) Audio circuit with noise muting feature
JP2583916B2 (ja) 録音再生回路
JPH0739088Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPH0548293Y2 (ja)
JPH0316082Y2 (ja)
JPS6339965B2 (ja)
JPH0413763Y2 (ja)
JP2529368Y2 (ja) テープレコーダーの誤消去防止回路
JPH021731Y2 (ja)
JPH0135532B2 (ja)
JPS5914900Y2 (ja) 磁気録音再生装置
JPH0319108Y2 (ja)
JPH0320932Y2 (ja)
JPS6141195Y2 (ja)
JPH0320934Y2 (ja)
JPS6317111Y2 (ja)
JPS5939296Y2 (ja) テ−プレコ−ダ
JPH0528596Y2 (ja)
JPS5853689Y2 (ja) テ−プレコ−ダ−のミュ−ティング装置
JPH0328631Y2 (ja)
JPS5822257Y2 (ja) テ−プレコ−ダ−のミュ−ティング回路
JPH075523Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路
JPS5830250Y2 (ja) テ−プレコ−ダ
JPH0633578Y2 (ja) テ−プレコ−ダ−のミユ−テイング回路