JPH02279007A - ミュート回路 - Google Patents
ミュート回路Info
- Publication number
- JPH02279007A JPH02279007A JP1100931A JP10093189A JPH02279007A JP H02279007 A JPH02279007 A JP H02279007A JP 1100931 A JP1100931 A JP 1100931A JP 10093189 A JP10093189 A JP 10093189A JP H02279007 A JPH02279007 A JP H02279007A
- Authority
- JP
- Japan
- Prior art keywords
- power
- audio
- circuit
- mute circuit
- turned
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Amplifiers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(概要〕
電源ON/OFF時におけるオーディオINの出力を抑
止するミュート回路に関し、 ミュート回路の電源をコンデンサによってバンクアップ
し、オーディオ装置の電源ON/OFF時のノイズ出力
を抑止することを目的とし、電源ON10 F F時に
おけるオーディオINをトランジスタなどによって短絡
してオーディオOUTを抑止するミュート回路と、この
ミュート回路の電源をバンクアップする電源バンクアン
プ回路とを備え、この電源バックアップ回路によって電
源バックアップした上記ミュート回路により、電1fl
ON時およびt源OFF時におけるオーディオINの出
力を抑止するように構成する。
止するミュート回路に関し、 ミュート回路の電源をコンデンサによってバンクアップ
し、オーディオ装置の電源ON/OFF時のノイズ出力
を抑止することを目的とし、電源ON10 F F時に
おけるオーディオINをトランジスタなどによって短絡
してオーディオOUTを抑止するミュート回路と、この
ミュート回路の電源をバンクアップする電源バンクアン
プ回路とを備え、この電源バックアップ回路によって電
源バックアップした上記ミュート回路により、電1fl
ON時およびt源OFF時におけるオーディオINの出
力を抑止するように構成する。
(産業上の利用分野〕
本発明は、電源ON/OFF時におけるオーディオIN
の出力を抑止するミュート回路に関するものである。オ
ーディオ装置の高性能化に伴い、talON時に発生す
るノイズを抑止するのみでなく、更に電源OFF時に発
生するノイズを抑止して出力しないことが望まれている
。
の出力を抑止するミュート回路に関するものである。オ
ーディオ装置の高性能化に伴い、talON時に発生す
るノイズを抑止するのみでなく、更に電源OFF時に発
生するノイズを抑止して出力しないことが望まれている
。
〔従来の技術と発明が解決しようとする課題〕従来、電
源ON時にオーデイ装置に発生するノイズを抑止するた
めに、第2図に示すようなミュート回路11を設けてい
た。
源ON時にオーデイ装置に発生するノイズを抑止するた
めに、第2図に示すようなミュート回路11を設けてい
た。
しかし、このミュート回路11は、オーディオ装置のt
aと共通にしていたため、オーディオ装置の電源OFF
とともに、当該ミュート回路11が働かなくなり、オー
ディオINから来るノイズをオーディオOUTに出力し
てしまうという問題があった。
aと共通にしていたため、オーディオ装置の電源OFF
とともに、当該ミュート回路11が働かなくなり、オー
ディオINから来るノイズをオーディオOUTに出力し
てしまうという問題があった。
本発明は、ミュート回路のtflをコンデンサによって
バックアップし、オーディオ装置の電源0N10 F
F時のノイズ出力を抑止することを目的としている。
バックアップし、オーディオ装置の電源0N10 F
F時のノイズ出力を抑止することを目的としている。
(課題を解決する手段〕
第1図を参照して課題を解決する手段を説明す第1図に
おいて、ミュート回路1ば、@aON10FF時におけ
るオーディオINをオーディオOUTに出力することを
抑止する回路である。
おいて、ミュート回路1ば、@aON10FF時におけ
るオーディオINをオーディオOUTに出力することを
抑止する回路である。
電源バックアップ回路2は、コンデンサCおよびダイオ
ードDなどから構成された電源バックアップ用の回路で
ある。
ードDなどから構成された電源バックアップ用の回路で
ある。
本発明は、第1図に示すように、ミュート回路1に電源
バンクアップ回路2を設け、電源ON時にミュート回路
1によってオーディオINをオーディオOUTに出力す
ることを抑止すると共に、電waFF時に電源バンクア
ップ回路2によってミュート回路1に電源をしばらく継
続して供給し、オーディオ!NをオーディオOUTに出
力することを抑止するようにしている。
バンクアップ回路2を設け、電源ON時にミュート回路
1によってオーディオINをオーディオOUTに出力す
ることを抑止すると共に、電waFF時に電源バンクア
ップ回路2によってミュート回路1に電源をしばらく継
続して供給し、オーディオ!NをオーディオOUTに出
力することを抑止するようにしている。
従って、電fiON10F’F時にオーディオINをオ
ーディオOUTに出力することを抑止し、スピーカから
不快なノイズの発生などを抑止することが可能となる。
ーディオOUTに出力することを抑止し、スピーカから
不快なノイズの発生などを抑止することが可能となる。
次に、第1図を用いて本発明の1実施例の構成および動
作を順次詳細に説明する。
作を順次詳細に説明する。
第1図において、ミュート回路1ば、オーディオOUT
をミュート時に接地するトランジスタTrl、およびこ
のトランジスタT r 1 t−駆動するトランジスタ
Tr2から構成され、電fiON10FF時におけるオ
ーディオINをオーディオOUTに出力することを抑止
する回路である。
をミュート時に接地するトランジスタTrl、およびこ
のトランジスタT r 1 t−駆動するトランジスタ
Tr2から構成され、電fiON10FF時におけるオ
ーディオINをオーディオOUTに出力することを抑止
する回路である。
電源バ、クアップ回路2ば、ダイオードDによってコン
デンサCを充電し、電源OFF時にミュート回路1の電
源をバンクアンプする回路である。
デンサCを充電し、電源OFF時にミュート回路1の電
源をバンクアンプする回路である。
リセット用IC3は、電源ON時に暫(の間だけミュー
ト信号(*RES、リセット信号)を発生したり、電源
OFF時に暫くの間だけミュート信号(*RES、リセ
ット信号)を発生したりなどするものである。
ト信号(*RES、リセット信号)を発生したり、電源
OFF時に暫くの間だけミュート信号(*RES、リセ
ット信号)を発生したりなどするものである。
次に、動作を説明する。
(1) 電源ON待時:−ディオ装置の電源がONに
されると、リセット用IC3が*RES信号をしばら(
の間だけ発生し、この*RES信号を図示ミュート信号
(Lレベルの信号)としてミュート回路1を構成するト
ランジスタTr2のベースに抵抗R1を介して入力する
。これにより、トランジスタTr2が導通状態となり、
電源+VがトランジスタTriのベースに抵抗R2を介
して印加され、当該トランジスタTriを導通状態にす
る。これにより、オーディオINが抵抗Rmを介して接
地された状態となり、オーディオOUTから信号が出力
されず、しばら(の間、抑止する。
されると、リセット用IC3が*RES信号をしばら(
の間だけ発生し、この*RES信号を図示ミュート信号
(Lレベルの信号)としてミュート回路1を構成するト
ランジスタTr2のベースに抵抗R1を介して入力する
。これにより、トランジスタTr2が導通状態となり、
電源+VがトランジスタTriのベースに抵抗R2を介
して印加され、当該トランジスタTriを導通状態にす
る。これにより、オーディオINが抵抗Rmを介して接
地された状態となり、オーディオOUTから信号が出力
されず、しばら(の間、抑止する。
しばくらして、*RES信号がHレベルになると、トラ
ンジスタTr2、Triが非導通状態となり、オーディ
オINがそのまま抵抗Rmを介してオーディオOUTに
出力されることとなる。
ンジスタTr2、Triが非導通状態となり、オーディ
オINがそのまま抵抗Rmを介してオーディオOUTに
出力されることとなる。
(2)電源OFF時:オーディオ装置の電源がOFFに
されると、リセット用IC3が電源OFFの瞬間から、
あるいは電源OFFの少し前から*RES信号を発生し
て図示ミュート信号(Lレベルの信号)としてミュート
回路lを構成するトランジスタTr2のベースに抵抗R
1を介して入力する。これにより、トランジスタT r
2が導通状態となり、ダイオードDを介してコンデン
サCに充電されていた電圧がトランジスタTriのベー
スに抵抗R2を介して印加され、当該トランジスタTr
iを導通状態にする。これにより、オーディオ!Nが抵
抗Rmを介して接地された状態となり、オーディオIN
から入力されたノイズをオーディオOUTに出力するこ
とを抑止するようにしている。
されると、リセット用IC3が電源OFFの瞬間から、
あるいは電源OFFの少し前から*RES信号を発生し
て図示ミュート信号(Lレベルの信号)としてミュート
回路lを構成するトランジスタTr2のベースに抵抗R
1を介して入力する。これにより、トランジスタT r
2が導通状態となり、ダイオードDを介してコンデン
サCに充電されていた電圧がトランジスタTriのベー
スに抵抗R2を介して印加され、当該トランジスタTr
iを導通状態にする。これにより、オーディオ!Nが抵
抗Rmを介して接地された状態となり、オーディオIN
から入力されたノイズをオーディオOUTに出力するこ
とを抑止するようにしている。
以上説明したように、本発明によれば、ミュート回路1
の電源をコンデンサCおよびダイオードDなどによって
電源バックアップし、オーディオ装置の電源がOFFに
なってもしばらくミュート回路1を動作せる構成を採用
しているため、電源ON時に発生するノイズをオーディ
オOUTから出力することを抑止するのみでなく、更に
、電源OFF時に発生するノイズをオーディオOUTか
ら出力することを極めて簡単な回路構成によって抑止す
ることができる。
の電源をコンデンサCおよびダイオードDなどによって
電源バックアップし、オーディオ装置の電源がOFFに
なってもしばらくミュート回路1を動作せる構成を採用
しているため、電源ON時に発生するノイズをオーディ
オOUTから出力することを抑止するのみでなく、更に
、電源OFF時に発生するノイズをオーディオOUTか
ら出力することを極めて簡単な回路構成によって抑止す
ることができる。
第1図は本発明の1実施例構成図、第2図は従来技術の
説明図を示す。 図中、1はミュート回路、2は電源バンクアップ回路、
3ばリセット用I C,TR1、TR2ばトランジスタ
、R1、R2、Rmは抵抗を表す。
説明図を示す。 図中、1はミュート回路、2は電源バンクアップ回路、
3ばリセット用I C,TR1、TR2ばトランジスタ
、R1、R2、Rmは抵抗を表す。
Claims (1)
- 【特許請求の範囲】 電源ON/OFF時におけるオーディオINの出力を抑
止するミュート回路において、 電源ON/OFF時におけるオーディオINをトランジ
スタなどによって短絡してオーディオOUTを抑止する
ミュート回路(1)と、 このミュート回路(1)の電源をバックアップする電源
バックアップ回路(2)とを備え、 この電源バックアップ回路(2)によって電源バックア
ップした上記ミュート回路(1)により、電源ON時お
よび電源OFF時におけるオーディオINの出力を抑止
するように構成したことを特徴とするミュート回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1100931A JPH02279007A (ja) | 1989-04-20 | 1989-04-20 | ミュート回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1100931A JPH02279007A (ja) | 1989-04-20 | 1989-04-20 | ミュート回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH02279007A true JPH02279007A (ja) | 1990-11-15 |
Family
ID=14287096
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1100931A Pending JPH02279007A (ja) | 1989-04-20 | 1989-04-20 | ミュート回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH02279007A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0344913U (ja) * | 1989-09-05 | 1991-04-25 |
-
1989
- 1989-04-20 JP JP1100931A patent/JPH02279007A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0344913U (ja) * | 1989-09-05 | 1991-04-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2734265B2 (ja) | エレクトレット・コンデンサ・マイクロフォン用増幅回路 | |
| JPS59100269U (ja) | 電源電圧レベル検出機能を有する集積回路 | |
| JPH02279007A (ja) | ミュート回路 | |
| JP3323998B2 (ja) | 電源装置 | |
| JP2000022451A (ja) | 信号処理回路装置 | |
| JP2993698B2 (ja) | ピーク電流ホールド回路 | |
| JPS6031298Y2 (ja) | 過渡音防止回路 | |
| JPS6122345Y2 (ja) | ||
| JPS6184993A (ja) | コンデンサマイクロホン装置 | |
| JP3108257B2 (ja) | 増幅器 | |
| JPS6019413Y2 (ja) | ボタン電話アンプ起動回路 | |
| JPH01272307A (ja) | 電力増幅装置 | |
| JPS5838968B2 (ja) | アンプ | |
| JPS6011607Y2 (ja) | プランジャ−の駆動回路 | |
| JPH02137506A (ja) | ショック音防止回路 | |
| JPH0716138B2 (ja) | 増幅回路装置 | |
| JPS5928708A (ja) | 増幅回路 | |
| JP2710334B2 (ja) | 電力増幅装置 | |
| JPH0514063A (ja) | シヨツク音防止回路 | |
| JPS63177212A (ja) | 電源安定化回路 | |
| JPS5973817U (ja) | シヨツク音防止回路 | |
| JPS6039907A (ja) | ミユ−テイング回路 | |
| JPS63156405A (ja) | 圧電信号発信装置 | |
| JPS612406A (ja) | 半導体集積回路 | |
| JPH0816261A (ja) | レギュレータ回路 |