JPH0246038A - データリンクシステム - Google Patents

データリンクシステム

Info

Publication number
JPH0246038A
JPH0246038A JP63197533A JP19753388A JPH0246038A JP H0246038 A JPH0246038 A JP H0246038A JP 63197533 A JP63197533 A JP 63197533A JP 19753388 A JP19753388 A JP 19753388A JP H0246038 A JPH0246038 A JP H0246038A
Authority
JP
Japan
Prior art keywords
power supply
input information
data
master station
link
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63197533A
Other languages
English (en)
Inventor
Hisayoshi Ito
久祥 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP63197533A priority Critical patent/JPH0246038A/ja
Publication of JPH0246038A publication Critical patent/JPH0246038A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) この発明はリンクマスタ局と複数の分散入力局を備えた
シーケンサのデータリンクシステムに関するものである
(従来の技術) 第、4図は従来のシーケンサのデータリンクシステムを
示すブロック図で、図において、(1)はリンクマスタ
局、 (2)及び (3)は分散入力局、(4)。
(5) は直流電源、(6)〜 (8)は電源用スイッ
チを示し、上記分散入力局(2) 、 (3)はそれぞ
れ電源用スイッチ(7) 、 (8)の投入に基づいて
上記直流電源(4) 、 (5)から出力される所定の
設定電圧値V、を電圧降下するDC/、ocコンバータ
(9) 、 (to)と、このコンバータ(9) 、 
(10)から出力される所定の設定電圧v2の供給を受
けて動作し、上記直流電源(4) 、 (5)から供給
される所定の判別レベル以上の供給電圧値V、を入力情
報用スイッチ群(14) 、 (ts)を介して受ける
ことにより該スイッチによる人力情報を取り込む制御回
路(11) 、 (12)を有してなり、上記リンクマ
スタ局(1)に信号伝送線(13)を介して接続されデ
ータ伝送するようになされている。
次に動作について説明する。電源用スイッチ(6)を投
入すると、リンクマスタ局(1)は交流電源が供給され
第5図に示すリンクデータの開始を示すFLAG及びデ
ータDI〜D1Bが全て“0″、ステータスSl及びS
2も例えば°O′′のリンクデータがリンクマスタ局(
1)のOUT端子より周期的に伝送される。しかして電
源用スイッチ(7) 、 (8)の没入により、直流電
源(4) 、 (5)が作動し、例えば設定電圧V、 
= DC24Vが出力され、分散人力側 (2)及び 
(3)の電源入力端子に供給され、かつ内部の[IC/
D(:コンバータ (9)及び(lO)を介して降圧変
換されて制御回路(11) 、 (12)にν2=5ν
とGNP+の電源が供給されることにより次のように作
動する。
すなわち、入力情報用スイッチ群(14) 、 (15
)が直流電源(4) 、 (5) と分散人力側 (2
)及び (3)のコモン端子(COMI、C0M2)と
入力端子 (Xi 〜X18)ニ接続されているので投
入されているスイッチ群(14)及び(15)の入力情
報が制御回路(11)及び(12)に入力され、内部で
記憶される。一方、リンクマスタ局(1)のOUT端子
より伝送されたリンクデータは光フアイバケーブル又は
信号伝送用電線等の信号伝送線(13)により分散人力
側 (2)のIN端子に伝送され、分散入力層 (2)
が1局に設定されているとすると、1局のリンクデータ
DI〜D8に先に記憶されている人力情報を乗せる。例
えばスイッチ群(14)のうち投入されているものは、
ここに“1”のデータを、投入されていないものは“0
”のデータを乗せ、又、分散入力層 (2)が正常に作
動しているときは制御回路(11)の内部でステータス
Slに“°1”を乗せ、もし、ハードウェアが異常であ
ればO′を乗せる。これらのリンクデータが分散人力側
 (2)のOUT端子から出力される。又、リンクマス
タ局(1)は分散入力層 (3)のIN端子に接続され
ているので分散人力側 (3)が2局に設定されている
とすると、同様のようにして、2屈のリンクデータD9
〜016にスイッチ群(15)のデータを乗せ、ステー
タスS2にもハードウェア異常信号を乗せる。これらの
リンクデータが分散入力層(3)の01lT端子からリ
ンクマスタ局(1)に伝送されるので、分散人力側 (
2)及び(3)の人力情報及びハードウェア異常がリン
クマスタ局(1)に光フアイバケーブル又は信号伝送用
電線等の信号伝送線(13)のみで信号を送ることが可
能となる。なお、分散入力層 (2)及び (3)を極
力人力情報用スイッチ群(14) 、 (15)のそば
に設置することにより配線の省力化、省工事化を図るこ
とができる。
〔発明が解決しようとする課題) しかるに、従来のデータリンクシステムにおいては、例
えばリンクシステム作動中に直流電源(4)の電源用ス
イッチ (7)をオンからオフにすると、第6図に示す
如く、直流電源(4)の出力保持時間tl後にその出力
は制御回路(11)における入力情報判別レベルV2(
例えばOv)以下にダウンし、一方、これに伴なってD
C/ひCコンバータ (9)の出力V、も同様にダウン
するが、同時にはダウンせず、DC/ DCコンバータ
 (9)の出力保持時間t2の間は制御回路(11)の
内部素子の動作可能電圧、例えば5vを維持して作動し
ており、先の入力情報用スイッチ群(14)のオンから
オフへの誤フた入力情報をリンクマスタ局(1)に伝え
るという問題点があった。
この発明は上記のような問題点を解消するためになされ
たもので、分散入力層の電源をオフした時リンクマスタ
局に対して誤った人力情報を伝えてもリンクマスタ局は
このデータを取込まないデータリンクシステムを得るこ
とを目的としている。
〔課題を解決するための手段〕
この発明に係るデータリンクシステムは、電源用スイッ
チの投入に基づいて直流電源から出力される所定の設定
電圧値を電圧降下するDC/DCC/式−タと、このコ
ンバータから出力される所定の設定電圧の供給を受けて
動作し、上記直流電源から供給される所定の判別レベル
以上の供給電圧値を入力情報用スイッチ群を介して受け
ることにより該スイッチによる入力情報を取り込む制御
回路とを有する分散入力層を、リンクマスタ局に信号伝
送線を介して複数接続しデータ伝送するデータリンクシ
ステムにおいて、上記直流電源の出力電圧を検出し、少
なくとも上記制御回路の入力情報判別レベルに降下する
間に異常番号を送出する外部電源電圧検出回路を備えた
ものである。
(作用〕 この発明においては、分散入力局の電源をリンク交信中
にオフした時にリンクマスタ局に対して誤った人力情報
を伝えても、外部電源電圧検出回路がこれを検出してハ
ードウェア異常をマスク局に知らせているので、リンク
マスタ局はこの時のデータは取り込まない。
〔実施例) 以下、この発明の一実施例を第4図と同一部分は同一符
号を付して示す第1図のブロック図について説明する。
第1図において(16)と(17)は、直流電源(4)
 、 (5)の出力電圧を検出し、少なくとも制御回路
(11) 、 (12)の人力情報判別レベルv2に降
下する間に異常信号を送出する外部電源電圧検出回路で
、この実施例における外部電源電圧検出回路は、入力情
報判別レベルV2=10V以上で+24V以下の設定電
圧v4、例えば15V以下に直流電源(4)の出力v1
が低下した時に異常信号を制御回路(11)を介してリ
ンクマスタ局(1) に伝送するようになされている。
その他の構成は従来例と同様である。
上記構成における基本動作は従来例と全く同じである。
しかして、電源スィッチ (7)をオンからオフにする
と、第2図の如く、直流電源(4)の出力v1とDC/
DCC/式−タ (9)の出力v3及び制御回路(11
)の入力情報レベルは従来例と同じ動作をするが、この
実施例で設けた外部電源電圧検出回路(16)の動作は
、直流電源(4)の出力V、がダウンしたときに、制御
回路(11)の入力情報判別レベル(IOV)の電圧値
より高い電圧で電源スィッチ (7)がオンからオフし
たことを早く検出し、これを制御回路(11)のステー
タスSlに0”を乗せるので、DC/DCC/式−タ 
(9)の出力保持時間t 2の間に人力情報用スイッチ
群(14)のオンからオフへの誤った人力情報をデータ
D1〜D8に乗せてもリンクマスタ局(1)はこのデー
タは取り込まず無視する。
尚、上記実施例では外部電源電圧検出回路(16)の異
常信号送出のための設定電圧値を制御回路(11)の人
力情報判別レベルより高くしたが、第3図の如く、制御
回路(11)の内部に遅延回路を設けて制御回路(11
)の入力情報レベルがその判別レベル以下となった時点
を所定の遅延時間t3遅らせても同様な効果を奏する。
なお、この場合には、外部電源電圧検出回路(16)の
設定電圧値を制御回路(11)の人力情報判別レベルと
同様の値にすることができ、また、遅延時間t3以前の
データの正常性を確保及び確認できる。
〔発明の効果〕
以上のようにこの発明によれば、電源電圧の低下を検出
する外部電源電圧検出回路を設けてハードウェア異常の
ステータス情報をリンクマスタ局に知らすことができる
ので、データリンク中に電源用スイッチをオンからオフ
にした時にリンクマスタ局に誤った入力情報を伝えても
、リンクマスタ局はこのデータを取込まず無視すること
ができるという効果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例を示すブロック図、第2図
は第1図における内部タイミングチャート、第3図は他
の実施例によるタイミングチャート、第4図は従来のシ
ーケンサのデータリンクシステムを示すブロック図、第
5図はリンクマスタ局より出力されるリンクデータ例の
説明図、第6図は従来例における内部タイミングチャー
トである。 (1) はリンクマスタ局、 (2)及び(3)は分散入力局、 (4)及び(5) は直流電源、 (6)〜(8)は電源用スイッチ、 (9)及び(10)はDC/ [IGコンバータ、(H
) 、 (12)は制御回路、 (13)は信号伝送線、 (14)及び(15)は入力情報用スイッチ群である。 なお、各図中、同一符号は同−又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 電源用スイッチの投入に基づいて直流電源から出力され
    る所定の設定電圧値を電圧降下するDC/DCコンバー
    タと、このコンバータから出力される所定の設定電圧の
    供給を受けて動作し、上記直流電源から供給される所定
    の判別レベル以上の供給電圧値を入力情報用スイッチ群
    を介して受けることにより該スイッチによる入力情報を
    取り込む制御回路とを有する分散入力局を、リンクマス
    タ局に信号伝送線を介して複数接続しデータ伝送するデ
    ータリンクシステムにおいて、上記直流電源の出力電圧
    を検出し、少なくとも上記制御回路の入力情報判別レベ
    ルに降下する間に異常番号を送出する外部電源電圧検出
    回路を備えたことを特徴とするデータリンクシステム。
JP63197533A 1988-08-08 1988-08-08 データリンクシステム Pending JPH0246038A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63197533A JPH0246038A (ja) 1988-08-08 1988-08-08 データリンクシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63197533A JPH0246038A (ja) 1988-08-08 1988-08-08 データリンクシステム

Publications (1)

Publication Number Publication Date
JPH0246038A true JPH0246038A (ja) 1990-02-15

Family

ID=16376049

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63197533A Pending JPH0246038A (ja) 1988-08-08 1988-08-08 データリンクシステム

Country Status (1)

Country Link
JP (1) JPH0246038A (ja)

Similar Documents

Publication Publication Date Title
JP4057782B2 (ja) ビークルの電流分配用の情報制御システム
US6411912B1 (en) Voltage level bus translator and safety interlock system for battery modules
JPS6047531A (ja) 多重信号伝送システムのフエイルセイフ回路
JPS58136149A (ja) 端末処理装置
JPH02166946A (ja) ループ型ローカルエリアネットワークの集線装置
JP2000510632A (ja) データ・制御バス
JPH0246038A (ja) データリンクシステム
JPH0321097Y2 (ja)
US4196360A (en) Interface driver circuit
JPH0715253Y2 (ja) パターン設定用端末器
JPS63187797A (ja) ホ−ムコントロ−ル装置
JPS63157615A (ja) 分散電源システム
JP3045748B2 (ja) 電源切り換え方法
JPS6041845A (ja) 回線接続方式
JPS63981B2 (ja)
JPS5992653A (ja) デ−タ伝送装置
JPH09270782A (ja) データ通信方法及び制御データ通信装置
JPS63208109A (ja) 電子回路基板
JPH0795734B2 (ja) ポ−リング通信用回路
JPH036037Y2 (ja)
SU1087980A1 (ru) Устройство дл индикации
JPS61274526A (ja) 伝送制御装置
JPS6184762A (ja) マルチ制御システム
WO1992000564A1 (en) Circuit for alternately connecting one of several data lines to a common data read line
JPS60253398A (ja) 伝送制御方法