JPH027204B2 - - Google Patents
Info
- Publication number
- JPH027204B2 JPH027204B2 JP53017513A JP1751378A JPH027204B2 JP H027204 B2 JPH027204 B2 JP H027204B2 JP 53017513 A JP53017513 A JP 53017513A JP 1751378 A JP1751378 A JP 1751378A JP H027204 B2 JPH027204 B2 JP H027204B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- differential amplifier
- stage
- transistor
- supply voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F02—COMBUSTION ENGINES; HOT-GAS OR COMBUSTION-PRODUCT ENGINE PLANTS
- F02P—IGNITION, OTHER THAN COMPRESSION IGNITION, FOR INTERNAL-COMBUSTION ENGINES; TESTING OF IGNITION TIMING IN COMPRESSION-IGNITION ENGINES
- F02P7/00—Arrangements of distributors, circuit-makers or -breakers, e.g. of distributor and circuit-breaker combinations or pick-up devices
- F02P7/06—Arrangements of distributors, circuit-makers or -breakers, e.g. of distributor and circuit-breaker combinations or pick-up devices of circuit-makers or -breakers, or pick-up devices adapted to sense particular points of the timing cycle
- F02P7/077—Circuits therefor, e.g. pulse generators
- F02P7/0775—Electronical verniers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/26—Push-pull amplifiers; Phase-splitters therefor
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/26—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
- H03K3/28—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
- H03K3/281—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
- H03K3/286—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
- H03K3/2893—Bistables with hysteresis, e.g. Schmitt trigger
- H03K3/2897—Bistables with hysteresis, e.g. Schmitt trigger with an input circuit of differential configuration
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45006—Indexing scheme relating to differential amplifiers the addition of two signals being made by two emitter or source coupled followers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45008—Indexing scheme relating to differential amplifiers the addition of two signals being made by a resistor addition circuit for producing the common mode signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45074—A comparator circuit compares the common mode signal to a reference before controlling the differential amplifier or related stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45082—Indexing scheme relating to differential amplifiers the common mode signal being taken or deducted from the one or more outputs of the differential amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45088—Indexing scheme relating to differential amplifiers the resulting deducted common mode signal being added to or controls the differential amplifier, and being a voltage signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45202—Indexing scheme relating to differential amplifiers the differential amplifier contains only resistors in the load
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45212—Indexing scheme relating to differential amplifiers the differential amplifier being designed to have a reduced offset
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45466—Indexing scheme relating to differential amplifiers the CSC being controlled, e.g. by a signal derived from a non specified place in the dif amp circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45471—Indexing scheme relating to differential amplifiers the CSC comprising one or more extra current sources
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Combustion & Propulsion (AREA)
- Mechanical Engineering (AREA)
- General Engineering & Computer Science (AREA)
- Amplifiers (AREA)
- Electronic Switches (AREA)
- Manipulation Of Pulses (AREA)
Description
【発明の詳細な説明】
本発明は、例えばシユミツトトリガ回路に接続
される差動増幅器を対象とする。
される差動増幅器を対象とする。
シユミツトトリガ回路に入力される電気信号を
増幅するために差動増幅器を使用することは公知
である。しかし通常の差動増幅器は給電電流源を
有し、この電流源が、差動増幅器に一定電流を供
給する。それにより差動増幅器の動作点が給電電
圧の低下と共に同様に低い電圧値の方へ低下して
しまい、そのため電圧増幅度を一定に保持でき
ず、その結果、後置接続されているシユミツトト
リガ回路の誤動作を引きおこすという欠点が生じ
る。
増幅するために差動増幅器を使用することは公知
である。しかし通常の差動増幅器は給電電流源を
有し、この電流源が、差動増幅器に一定電流を供
給する。それにより差動増幅器の動作点が給電電
圧の低下と共に同様に低い電圧値の方へ低下して
しまい、そのため電圧増幅度を一定に保持でき
ず、その結果、後置接続されているシユミツトト
リガ回路の誤動作を引きおこすという欠点が生じ
る。
上述の欠点を回避するために、本発明の差動増
幅器は次のように構成される。即ちシユミツトト
リガ回路と接続された差動増幅器において、差動
増幅器が唯1つの給電電圧によつて駆動されるよ
うにし、該差動増幅器の入力側が車両の点火パル
ス発生器の出力側と接続されており、該差動増幅
器の第1の段はその一端が給電電圧側に接続され
ており、さらに該差動増幅器の第2の段はその一
端が基準電位側に接続されており、さらに前記の
第1の段と第2の段との間に接続されたインピー
ダンス変換段はその一端が前記の給電電圧側に接
続されており、さらに該加算段は電圧比較回路と
接続されており、該電圧比較回路は制御可能な電
流源と接続されており、該電流源はその一端が基
準電位側に接続されており、さらに該電流源は、
給電電圧が低下した時に給電電圧低下の際もその
出力電圧が実質的に一定に保持されるように差動
増幅器の直流電圧動作点を給電電圧の方向にシフ
トするようにし、差動増幅器の第2の段が、差動
増幅器出力側としてシユミツトトリガと接続され
る構成を有する。
幅器は次のように構成される。即ちシユミツトト
リガ回路と接続された差動増幅器において、差動
増幅器が唯1つの給電電圧によつて駆動されるよ
うにし、該差動増幅器の入力側が車両の点火パル
ス発生器の出力側と接続されており、該差動増幅
器の第1の段はその一端が給電電圧側に接続され
ており、さらに該差動増幅器の第2の段はその一
端が基準電位側に接続されており、さらに前記の
第1の段と第2の段との間に接続されたインピー
ダンス変換段はその一端が前記の給電電圧側に接
続されており、さらに該加算段は電圧比較回路と
接続されており、該電圧比較回路は制御可能な電
流源と接続されており、該電流源はその一端が基
準電位側に接続されており、さらに該電流源は、
給電電圧が低下した時に給電電圧低下の際もその
出力電圧が実質的に一定に保持されるように差動
増幅器の直流電圧動作点を給電電圧の方向にシフ
トするようにし、差動増幅器の第2の段が、差動
増幅器出力側としてシユミツトトリガと接続され
る構成を有する。
本発明の実施例では差動増幅器に後置接続され
るシユミツトトリガ回路の遮断状態は、電圧に無
関係である。シユミツトトリガ回路の給電電圧が
公称電圧から大きく低下した場合、例えばスイツ
チ回路の給電電圧の遮断時あるいは電圧急減時で
も、シユミツトトリガ回路のスイツチング状態が
変わることはない。
るシユミツトトリガ回路の遮断状態は、電圧に無
関係である。シユミツトトリガ回路の給電電圧が
公称電圧から大きく低下した場合、例えばスイツ
チ回路の給電電圧の遮断時あるいは電圧急減時で
も、シユミツトトリガ回路のスイツチング状態が
変わることはない。
本発明による装置は、点火パルス発生器の信号
を増幅し、適切な時点に点火パルスを発生するた
めに用いられる。このような場合、機関が遮断さ
れ従つて点火制御装置からの給電電圧が供給され
なくなつても、機関が完全に停止していなけれ
ば、点火パルスが発生するおそれがある。電圧急
減時に電子スイツチの切換が起り、不適切な時点
に点火パルスが生じれば機関が損傷しかねない。
しかし、本発明の電子スイツチは給電電圧がゼロ
になつてもスイツチング状態が切換わらないの
で、上述の危検は全く生じない。
を増幅し、適切な時点に点火パルスを発生するた
めに用いられる。このような場合、機関が遮断さ
れ従つて点火制御装置からの給電電圧が供給され
なくなつても、機関が完全に停止していなけれ
ば、点火パルスが発生するおそれがある。電圧急
減時に電子スイツチの切換が起り、不適切な時点
に点火パルスが生じれば機関が損傷しかねない。
しかし、本発明の電子スイツチは給電電圧がゼロ
になつてもスイツチング状態が切換わらないの
で、上述の危検は全く生じない。
本発明の差動増幅器に後置接続されるシユミツ
トトリガ回路は、例えばテイーツエおよびシエン
ク著「ハルプライターシヤルツングステヒニー
ク」第2版、1971年、415頁および305頁に公知で
あり、これらのシユミツトトリガ回路に、スイツ
チ点を制御するため、入力信号の他に別の信号が
加えられる。しかしこの装置は、シユミツトトリ
ガの入力端子に信号が加えられなくとも、動作電
圧が低下した際にシユミツトトリガの出力状態が
変化する、という欠点を有する。この欠点は、シ
ユミツトトリガ回路を本発明の差動増幅器と接続
したことにより解消されている。
トトリガ回路は、例えばテイーツエおよびシエン
ク著「ハルプライターシヤルツングステヒニー
ク」第2版、1971年、415頁および305頁に公知で
あり、これらのシユミツトトリガ回路に、スイツ
チ点を制御するため、入力信号の他に別の信号が
加えられる。しかしこの装置は、シユミツトトリ
ガの入力端子に信号が加えられなくとも、動作電
圧が低下した際にシユミツトトリガの出力状態が
変化する、という欠点を有する。この欠点は、シ
ユミツトトリガ回路を本発明の差動増幅器と接続
したことにより解消されている。
次に本発明の実施例を図面を用いて説明する。
まず本発明の差動増幅器に後置接続されるシユ
ミツトトリガ回路の実施例について説明する。
ミツトトリガ回路の実施例について説明する。
第1図に示されたシユミツトトリガ回路におい
て、線が入力端子1から抵抗4および抵抗R1を
介してトランジスタT1のベースに通じている。
別の抵抗R2は、このベースから共通の給電線の
端子8に通じている。この端子8に別の抵抗9が
接続されており、この抵抗は、一方において導通
方向に向けられたダイオード10に、他方におい
て別の抵抗12に接続されている。ダイオード
は、共通のアースとして構成された給電線の別の
端子11に通じている。抵抗12は、抵抗4と抵
抗R1との間の接続線に接続されている。トラン
ジスタT1のコレクタは、一方において抵抗R3
を介して給電線8に、他方において抵抗R5を介
してトランジスタT2のベースに通じている。別
の抵抗R6は、トランジスタT2のベースから共
通のアース線11に通じている。トランジスタT
1およびT2のエミツタは、いつしよになつて抵
抗13を介して共通のアース線11に通じてい
る。トランジスタT2のコレクタは、一方におい
てシユミツトトリガの出力線14に、他方におい
て抵抗R7を介して給電線8に接続されている。
て、線が入力端子1から抵抗4および抵抗R1を
介してトランジスタT1のベースに通じている。
別の抵抗R2は、このベースから共通の給電線の
端子8に通じている。この端子8に別の抵抗9が
接続されており、この抵抗は、一方において導通
方向に向けられたダイオード10に、他方におい
て別の抵抗12に接続されている。ダイオード
は、共通のアースとして構成された給電線の別の
端子11に通じている。抵抗12は、抵抗4と抵
抗R1との間の接続線に接続されている。トラン
ジスタT1のコレクタは、一方において抵抗R3
を介して給電線8に、他方において抵抗R5を介
してトランジスタT2のベースに通じている。別
の抵抗R6は、トランジスタT2のベースから共
通のアース線11に通じている。トランジスタT
1およびT2のエミツタは、いつしよになつて抵
抗13を介して共通のアース線11に通じてい
る。トランジスタT2のコレクタは、一方におい
てシユミツトトリガの出力線14に、他方におい
て抵抗R7を介して給電線8に接続されている。
この回路の機能を第2図の線図によつて詳細に
説明する。第2図において、給電電圧UVに関し
てトランジスタT1のベース電圧UBMが示されて
いる。ここにおいて1点鎖線で示す曲線15は、
シユミツトトリガのしや断レベルUausを表わして
おり、すなわちトランジスタT2は、UBM<Uaus
に対して導通状態にある。線16は、シユミツト
トリガの投入レベルUeinを表わしており、すな
わちトランジスタT2は、UBM>Ueinに対してし
や断されている(しや断状態)。曲線自体は、す
なわち曲線の経過および傾斜は、トランジスタよ
び抵抗の選択によつて決まる。所定の給電電圧
U1を下回つた際にシユミツトトリガは動作でき
ない。なぜならもはやトリガ条件が満たされず、
かつしや断曲線15および投入曲線16が交差す
るからである。適当な処置を講じないと、給電電
圧UVの変動によつてトランジスタのベース電圧
UBMは、急速にしや断曲線15と投入曲線16の
間またはしや断曲線15のずつと下の範囲に達す
る。その結果シユミツトトリガの出力は、入力端
子1に信号を加えなくとも、わずかな給電電圧変
動の際に制御されずに切換わるようになる。本発
明によればトランジスタT1のベースは、トラン
ジスタT1のベース電圧UBM=U0が常に投入曲線
16の上にあるようにバイアスされる。このこと
は曲線17に示されている。この曲線を得るた
め、重要なベース分圧抵抗R1およびR2は、ベ
ース電圧が投入曲線の値以下に低下しないように
決められている。このことは、抵抗が次式によつ
て決められた時に達成される。
説明する。第2図において、給電電圧UVに関し
てトランジスタT1のベース電圧UBMが示されて
いる。ここにおいて1点鎖線で示す曲線15は、
シユミツトトリガのしや断レベルUausを表わして
おり、すなわちトランジスタT2は、UBM<Uaus
に対して導通状態にある。線16は、シユミツト
トリガの投入レベルUeinを表わしており、すな
わちトランジスタT2は、UBM>Ueinに対してし
や断されている(しや断状態)。曲線自体は、す
なわち曲線の経過および傾斜は、トランジスタよ
び抵抗の選択によつて決まる。所定の給電電圧
U1を下回つた際にシユミツトトリガは動作でき
ない。なぜならもはやトリガ条件が満たされず、
かつしや断曲線15および投入曲線16が交差す
るからである。適当な処置を講じないと、給電電
圧UVの変動によつてトランジスタのベース電圧
UBMは、急速にしや断曲線15と投入曲線16の
間またはしや断曲線15のずつと下の範囲に達す
る。その結果シユミツトトリガの出力は、入力端
子1に信号を加えなくとも、わずかな給電電圧変
動の際に制御されずに切換わるようになる。本発
明によればトランジスタT1のベースは、トラン
ジスタT1のベース電圧UBM=U0が常に投入曲線
16の上にあるようにバイアスされる。このこと
は曲線17に示されている。この曲線を得るた
め、重要なベース分圧抵抗R1およびR2は、ベ
ース電圧が投入曲線の値以下に低下しないように
決められている。このことは、抵抗が次式によつ
て決められた時に達成される。
R1/R1+R2=a
その際aは投入曲線16のこう配である。別の
処理として曲線17を、0点に対して少なくとも
トランジスタT1のベースにおいて所定の電圧
UEだけシフトしなければならない。このことは、
シユミツトトリガの入力側における直流電圧の供
給によつて行われる。この直流電圧源は、第1図
において例えばダイオード10の導通電圧を取出
すことによつて実現されている。抵抗9は、ダイ
オード10に流れる電流を制限し、一方抵抗12
は、直流電圧の減結合に使われる。曲線17が全
給電電圧範囲において投入曲線16の上にあるこ
とが重要である。直流電圧は、明らかに次の例に
示すように外部電源によつて供給することもでき
る。投入曲線16としや断曲線15とが所定の電
圧U1において交差する時、トランジスタT2の
制御されない切換を防止するため、別の処置が講
じられる。トランジスタT2のベース分圧器の抵
抗R3,R5およびR6を適当に選定することに
より、所定の電圧U1に達した際にトランジスタ
T1が導通状態に維持できない時にも、トランジ
スタT2が切換わらないように考慮される。この
時トランジスタT2のベース分圧器は、トランジ
スタT2がしや断したままであるように設計しな
ければならない。これは、トランジスタT2のベ
ース電圧が、所定の電圧値U1以上はトランジス
タT2のベースエミツタ間電圧UBET2を上回つて
はならない、という意味である。従つて抵抗R
3、R5およびR6は次式によつて決められる。
処理として曲線17を、0点に対して少なくとも
トランジスタT1のベースにおいて所定の電圧
UEだけシフトしなければならない。このことは、
シユミツトトリガの入力側における直流電圧の供
給によつて行われる。この直流電圧源は、第1図
において例えばダイオード10の導通電圧を取出
すことによつて実現されている。抵抗9は、ダイ
オード10に流れる電流を制限し、一方抵抗12
は、直流電圧の減結合に使われる。曲線17が全
給電電圧範囲において投入曲線16の上にあるこ
とが重要である。直流電圧は、明らかに次の例に
示すように外部電源によつて供給することもでき
る。投入曲線16としや断曲線15とが所定の電
圧U1において交差する時、トランジスタT2の
制御されない切換を防止するため、別の処置が講
じられる。トランジスタT2のベース分圧器の抵
抗R3,R5およびR6を適当に選定することに
より、所定の電圧U1に達した際にトランジスタ
T1が導通状態に維持できない時にも、トランジ
スタT2が切換わらないように考慮される。この
時トランジスタT2のベース分圧器は、トランジ
スタT2がしや断したままであるように設計しな
ければならない。これは、トランジスタT2のベ
ース電圧が、所定の電圧値U1以上はトランジス
タT2のベースエミツタ間電圧UBET2を上回つて
はならない、という意味である。従つて抵抗R
3、R5およびR6は次式によつて決められる。
R6/R3+R5+R6・U1<UBET2
従つて入力端子1に信号が加わらない時、全給
電電圧範囲においてトランジスタT2の切換が行
われることはない。シユミツトトリガの切換は、
入力端子1に負のパルスが加わつた時に行われ
る。負のパルスとは、無信号状態に対して負の信
号レベルを有するパルスのことである。
電電圧範囲においてトランジスタT2の切換が行
われることはない。シユミツトトリガの切換は、
入力端子1に負のパルスが加わつた時に行われ
る。負のパルスとは、無信号状態に対して負の信
号レベルを有するパルスのことである。
この時シユミツトトリガは、しや断曲線15を
下回つた際の許容可能な最大給電電圧までの所定
の電圧U1の範囲において、シユミツトトリガに
おいて通常のように切換わる。このことは、刊行
物テイーツエおよびシエンク著「ハルプライター
シヤルツングステヒニーク」第2版、415頁に記
載されている。シユミツトトリガの特に簡単な実
施は、信号発生器を使用した際に可能である。こ
れら信号発生器は、トランジスタT1のベース供
給線に直接挿入できる。
下回つた際の許容可能な最大給電電圧までの所定
の電圧U1の範囲において、シユミツトトリガに
おいて通常のように切換わる。このことは、刊行
物テイーツエおよびシエンク著「ハルプライター
シヤルツングステヒニーク」第2版、415頁に記
載されている。シユミツトトリガの特に簡単な実
施は、信号発生器を使用した際に可能である。こ
れら信号発生器は、トランジスタT1のベース供
給線に直接挿入できる。
次に本発明の差動増幅器の実施例につき、第3
図および第4図を用いて説明する。
図および第4図を用いて説明する。
第3図に本発明の差動増幅器を有する電気回路
装置をブロツク図で概略的に示している。例えば
ホール発生器または誘導発生器とすることのでき
る信号発生器20から発生されたパルスは差動増
幅器21に供給され、この差動増幅器の出力端子
は、例えば前記のようなシユミツトトリガ22お
よび23に接続されている。さらに差動増幅器の
出力端子は、加算および電圧比較回路の出力端子
24に供給され、この電圧比較回路の出力端子
は、制御可能な電流源25に通じている。この電
流源25は、一方において差動増幅器21に、他
方において共通のアース線に接続されている。加
算および電圧比較回路24は、差動増幅器の直流
動作点の変化と反対に作用するように電流源25
を制御する、という機能を有する。第4図に示さ
れた差動増幅器により詳細に説明する。
装置をブロツク図で概略的に示している。例えば
ホール発生器または誘導発生器とすることのでき
る信号発生器20から発生されたパルスは差動増
幅器21に供給され、この差動増幅器の出力端子
は、例えば前記のようなシユミツトトリガ22お
よび23に接続されている。さらに差動増幅器の
出力端子は、加算および電圧比較回路の出力端子
24に供給され、この電圧比較回路の出力端子
は、制御可能な電流源25に通じている。この電
流源25は、一方において差動増幅器21に、他
方において共通のアース線に接続されている。加
算および電圧比較回路24は、差動増幅器の直流
動作点の変化と反対に作用するように電流源25
を制御する、という機能を有する。第4図に示さ
れた差動増幅器により詳細に説明する。
第4図に制御可能な電流源から給電される差動
増幅器が示されている。図示されているように、
この回路は唯1つの給電電圧により動作する。差
動増幅器の一方の入力端子はトランジスタ30の
ベースに、また他方の入力端子はトランジスタ3
1のベースに接続されている。トランジスタ30
のコレクタから線が、一方において抵抗32を介
して給電線33に、他方においてトランジスタ3
4のベースに通じている。トランジスタ31のコ
レクタから線が、一方において抵抗35を介して
給電線33に、他方においてトランジスタ36の
ベースに通じている。トランジスタ34および3
6のコレクタは給電線33に接続されている。ト
ランジスタ34のエミツタは、一方において抵抗
37および38を介して共通のアース点に通じて
いる。同様にトランジスタ36のエミツタは、抵
抗39および40を介して共通のアース点に通じ
ている。別の2つの抵抗41および42が、トラ
ンジスタ34のエミツタからトランジスタ43の
コレクタへ通じている。別の2つの抵抗44およ
び45は、トランジスタ36のエミツタからトラ
ンジスタ46のコレクタへ通じている。トランジ
スタ43のベースは抵抗37および38の間の線
に、トランジスタ46のベースは抵抗39および
40の間の線に接続されている。トランジスタ4
3および46のエミツタは、両方共通に抵抗47
を介して共通のアース点に接続されている。抵抗
41および42の間において線が、抵抗48を介
して加算点50に通じている。同様に抵抗44お
よび45の間に接続された線は、抵抗49を介し
て加算点50に通じている。加算点50から、導
通方向に向けられたダイオード51および抵抗5
2が共通のアース点に通じている。さらに加算点
50から抵抗53が、トランジスタ54のベース
に通じており、このトランジスタのコレクタは、
抵抗55を介して給電線33に接続されている。
トランジスタ54のエミツタは、一方において抵
抗56を介して共通のアース点に、他方において
抵抗57を介して給電線33に接続されている。
トランジスタ54のコレクタに、別の抵抗58お
よびそれに続く抵抗59が接続されており、これ
らの抵抗は共通のアース点に通じている。トラン
ジスタ60のベースは、抵抗58および59の間
に接続されている。トランジスタ60のコレクタ
は、共通の給電線33に接続されている。トラン
ジスタ60のエミツタは、トランジスタ61のエ
ミツタと共に抵抗62を介して共通のアース線に
接続されている。トランジスタ61のベースは、
一方において抵抗63を介して共通のアース点
に、他方において抵抗64を介して給電線33に
接続されている。トランジスタ61のコレクタ
は、分圧器65の中間タツプへ通じている。分圧
器65の別の両方の接続点は、それぞれトランジ
スタ30または31のエミツタである。
増幅器が示されている。図示されているように、
この回路は唯1つの給電電圧により動作する。差
動増幅器の一方の入力端子はトランジスタ30の
ベースに、また他方の入力端子はトランジスタ3
1のベースに接続されている。トランジスタ30
のコレクタから線が、一方において抵抗32を介
して給電線33に、他方においてトランジスタ3
4のベースに通じている。トランジスタ31のコ
レクタから線が、一方において抵抗35を介して
給電線33に、他方においてトランジスタ36の
ベースに通じている。トランジスタ34および3
6のコレクタは給電線33に接続されている。ト
ランジスタ34のエミツタは、一方において抵抗
37および38を介して共通のアース点に通じて
いる。同様にトランジスタ36のエミツタは、抵
抗39および40を介して共通のアース点に通じ
ている。別の2つの抵抗41および42が、トラ
ンジスタ34のエミツタからトランジスタ43の
コレクタへ通じている。別の2つの抵抗44およ
び45は、トランジスタ36のエミツタからトラ
ンジスタ46のコレクタへ通じている。トランジ
スタ43のベースは抵抗37および38の間の線
に、トランジスタ46のベースは抵抗39および
40の間の線に接続されている。トランジスタ4
3および46のエミツタは、両方共通に抵抗47
を介して共通のアース点に接続されている。抵抗
41および42の間において線が、抵抗48を介
して加算点50に通じている。同様に抵抗44お
よび45の間に接続された線は、抵抗49を介し
て加算点50に通じている。加算点50から、導
通方向に向けられたダイオード51および抵抗5
2が共通のアース点に通じている。さらに加算点
50から抵抗53が、トランジスタ54のベース
に通じており、このトランジスタのコレクタは、
抵抗55を介して給電線33に接続されている。
トランジスタ54のエミツタは、一方において抵
抗56を介して共通のアース点に、他方において
抵抗57を介して給電線33に接続されている。
トランジスタ54のコレクタに、別の抵抗58お
よびそれに続く抵抗59が接続されており、これ
らの抵抗は共通のアース点に通じている。トラン
ジスタ60のベースは、抵抗58および59の間
に接続されている。トランジスタ60のコレクタ
は、共通の給電線33に接続されている。トラン
ジスタ60のエミツタは、トランジスタ61のエ
ミツタと共に抵抗62を介して共通のアース線に
接続されている。トランジスタ61のベースは、
一方において抵抗63を介して共通のアース点
に、他方において抵抗64を介して給電線33に
接続されている。トランジスタ61のコレクタ
は、分圧器65の中間タツプへ通じている。分圧
器65の別の両方の接続点は、それぞれトランジ
スタ30または31のエミツタである。
次に、第5図の線図を用いて第4図による回路
の動作を説明する。差動増幅器の第1の段を構成
する2つのトランジスタ30,31のベースの間
には、例えばパルス発生器のパルスが加わる。こ
のパルスは増幅された上でインピーダンス変換段
のトランジスタ34ないし36に伝送される。こ
の場合、トランジスタ34のベースに第5図の信
号bが、36のベースには信号cが加わる。これ
らの信号は、インピーダンス変換された後、第2
の段のトランジスタ43,46によつてさらに増
幅される。トランジスタ43のコレクタには信号
dが、46のコレクタには信号eが生じる。第5
図d,eには、差動増幅器に一定の給電電圧を加
える場合に、後続のシユミツトトリガ回路に生じ
る投入電圧66と遮断電圧67とを破線で示して
いる。シユミツトトリガに送り出される信号は第
5図f,gに示されている。差動増幅器の一般的
な動作については、テイーツエおよびシエンク著
「ハルプライターシヤルツングステヒニーク」第
2版第150頁以下に詳しく記載されている。
の動作を説明する。差動増幅器の第1の段を構成
する2つのトランジスタ30,31のベースの間
には、例えばパルス発生器のパルスが加わる。こ
のパルスは増幅された上でインピーダンス変換段
のトランジスタ34ないし36に伝送される。こ
の場合、トランジスタ34のベースに第5図の信
号bが、36のベースには信号cが加わる。これ
らの信号は、インピーダンス変換された後、第2
の段のトランジスタ43,46によつてさらに増
幅される。トランジスタ43のコレクタには信号
dが、46のコレクタには信号eが生じる。第5
図d,eには、差動増幅器に一定の給電電圧を加
える場合に、後続のシユミツトトリガ回路に生じ
る投入電圧66と遮断電圧67とを破線で示して
いる。シユミツトトリガに送り出される信号は第
5図f,gに示されている。差動増幅器の一般的
な動作については、テイーツエおよびシエンク著
「ハルプライターシヤルツングステヒニーク」第
2版第150頁以下に詳しく記載されている。
第4図の回路において、例えば給電電圧が低下
すると、トランジスタ34,36のベースにおけ
る動作点が低い電圧値へ低下する。トランジスタ
60,61から成る電流源を流れる電流は一定だ
からである。トランジスタ34,36における動
作点が低下すると、トランジスタ43,46のベ
ース分圧器を流れる電流も減少するので、このベ
ースに加わる電圧も低下する。このようにベース
バイアス電圧が低下すると、差動増幅器の出力
側、つまりトランジスタ43,46のコレクタに
生じるコレクタ直流電圧が上昇してしまう。しか
し多くの使用例において、例えばスイツチング点
を維持するために、コレクタ出力直流電圧を一定
にすることが望ましい。本発明でも、後置接続さ
れたシユミツトトリガの誤動作を防止するため
に、同じことが望まれる。
すると、トランジスタ34,36のベースにおけ
る動作点が低い電圧値へ低下する。トランジスタ
60,61から成る電流源を流れる電流は一定だ
からである。トランジスタ34,36における動
作点が低下すると、トランジスタ43,46のベ
ース分圧器を流れる電流も減少するので、このベ
ースに加わる電圧も低下する。このようにベース
バイアス電圧が低下すると、差動増幅器の出力
側、つまりトランジスタ43,46のコレクタに
生じるコレクタ直流電圧が上昇してしまう。しか
し多くの使用例において、例えばスイツチング点
を維持するために、コレクタ出力直流電圧を一定
にすることが望ましい。本発明でも、後置接続さ
れたシユミツトトリガの誤動作を防止するため
に、同じことが望まれる。
直流電圧を一定に維持するために、抵抗41,
42ならびに44,45の間に加わる電圧の一部
が、加算段の抵抗48,49を介して加算点へ供
給される。こうすれば、電圧増幅度が一定に保た
れるので有利である。トランジスタ34,36の
エミツタに生じる信号は互いに逆位相なので、こ
の信号が現われた時にも加算点50に加わる電圧
は一定に保たれる。抵抗41,44の抵抗値は4
2,45に比べて小さいので、加算点50に生じ
る値は給電電圧の低下に伴つて減少する。
42ならびに44,45の間に加わる電圧の一部
が、加算段の抵抗48,49を介して加算点へ供
給される。こうすれば、電圧増幅度が一定に保た
れるので有利である。トランジスタ34,36の
エミツタに生じる信号は互いに逆位相なので、こ
の信号が現われた時にも加算点50に加わる電圧
は一定に保たれる。抵抗41,44の抵抗値は4
2,45に比べて小さいので、加算点50に生じ
る値は給電電圧の低下に伴つて減少する。
このような回路構成とは別に、抵抗41,44
をトランジスタ34,36のエミツタではなく給
電線33と直接に接続しても、上述の回路は動作
可能である。この場合は、抵抗48,49をトラ
ンジスタ34,36のエミツタと接続すると有利
である。こうすれば、例えば経年劣化や温度変化
による回路素子のパラメータ変動、それに伴う直
流電位の変化をも検出できる。
をトランジスタ34,36のエミツタではなく給
電線33と直接に接続しても、上述の回路は動作
可能である。この場合は、抵抗48,49をトラ
ンジスタ34,36のエミツタと接続すると有利
である。こうすれば、例えば経年劣化や温度変化
による回路素子のパラメータ変動、それに伴う直
流電位の変化をも検出できる。
加算点50における電圧が低下すると、電圧比
較器を構成するトランジスタ54を流れる電流が
減少する。ここで、トランジスタ54のベースに
加わる電圧と、そのエミツタに加わる基準電圧と
が比較される。基準電圧は、使用例に応じて、一
定の場合もあり、温度または電圧に依存する場合
もあり、それらの組合わせの場合もある。トラン
ジスタ54のコレクタ−エミツタ間を流れる電流
が減少すると、抵抗58,59を介して流れる電
流が上昇する。その結果、トランジスタ60は導
電度が上昇するように制御され、それを流れる電
流は増加する。逆に、トランジスタ61を流れる
電流は減少する。これは、トランジスタ30,3
1を有する差動増幅器の電流源の電流が減少する
ことに他ならない。差動増幅器を流れる電流が減
少すると抵抗32,35における電圧降下も低く
なるので、直流電圧動作点の変化に抗する直流電
位がトランジスタ30,31のコレクタに生じ
る。その結果トランジスタ34,36のベースに
加わる電圧が上昇すると、トランジスタ43,4
6のベース分圧器を流れる電流も増加し、従つて
そのコレクタに生じる出力電流電圧は減少する。
較器を構成するトランジスタ54を流れる電流が
減少する。ここで、トランジスタ54のベースに
加わる電圧と、そのエミツタに加わる基準電圧と
が比較される。基準電圧は、使用例に応じて、一
定の場合もあり、温度または電圧に依存する場合
もあり、それらの組合わせの場合もある。トラン
ジスタ54のコレクタ−エミツタ間を流れる電流
が減少すると、抵抗58,59を介して流れる電
流が上昇する。その結果、トランジスタ60は導
電度が上昇するように制御され、それを流れる電
流は増加する。逆に、トランジスタ61を流れる
電流は減少する。これは、トランジスタ30,3
1を有する差動増幅器の電流源の電流が減少する
ことに他ならない。差動増幅器を流れる電流が減
少すると抵抗32,35における電圧降下も低く
なるので、直流電圧動作点の変化に抗する直流電
位がトランジスタ30,31のコレクタに生じ
る。その結果トランジスタ34,36のベースに
加わる電圧が上昇すると、トランジスタ43,4
6のベース分圧器を流れる電流も増加し、従つて
そのコレクタに生じる出力電流電圧は減少する。
このような構成によつて、差動増幅器に第1図
のシユミツトトリガが後置接続されている場合、
給電電圧がどのように変化してもそのトランジス
タT2は遮断状態に保持される。差動増幅器の入
力側に立上り縁の方向が異なる信号が加わると、
差動増幅器および後置接続されたシユミツトトリ
ガを用いて、立上り縁の方向に応じてこれらの信
号を区別することができる。この構成によれば、
例えば自動車の点火装置において、動作電圧が投
入または遮断された時に点火スイツチが誤作動す
ることはない。また、例えばシユミツトトリガに
開放状態のスイツチングトランジスタが後置接続
されている場合、給電電圧が遮断されてもこのト
ランジスタは開放状態に留まるので、不所望に点
火火花が発生することはない。
のシユミツトトリガが後置接続されている場合、
給電電圧がどのように変化してもそのトランジス
タT2は遮断状態に保持される。差動増幅器の入
力側に立上り縁の方向が異なる信号が加わると、
差動増幅器および後置接続されたシユミツトトリ
ガを用いて、立上り縁の方向に応じてこれらの信
号を区別することができる。この構成によれば、
例えば自動車の点火装置において、動作電圧が投
入または遮断された時に点火スイツチが誤作動す
ることはない。また、例えばシユミツトトリガに
開放状態のスイツチングトランジスタが後置接続
されている場合、給電電圧が遮断されてもこのト
ランジスタは開放状態に留まるので、不所望に点
火火花が発生することはない。
本発明においても最も重要なことは、差動増幅
器の出力電圧が加算段の抵抗48,49によつて
検出され、この加算信号によつて電流源が制御さ
れ、直流電圧レベルの変化が抑えられることであ
る。この構成によつて、給電電圧が急激に低下し
ても、差動増幅器の動作は安定に保たれる。
器の出力電圧が加算段の抵抗48,49によつて
検出され、この加算信号によつて電流源が制御さ
れ、直流電圧レベルの変化が抑えられることであ
る。この構成によつて、給電電圧が急激に低下し
ても、差動増幅器の動作は安定に保たれる。
インピーダンス変換段の役割は、加算段の抵抗
から差動増幅器への帰還結合を防止することであ
る。もしもインピーダンス変換段が設けられてい
なければ、信号が加算段を介して第2のチヤネル
に漏れてしまう。差動増幅器の第2の段は、電流
源の制御機構に出力インピーダンスが作用しない
よう、減結合を行なう。
から差動増幅器への帰還結合を防止することであ
る。もしもインピーダンス変換段が設けられてい
なければ、信号が加算段を介して第2のチヤネル
に漏れてしまう。差動増幅器の第2の段は、電流
源の制御機構に出力インピーダンスが作用しない
よう、減結合を行なう。
以上に説明したシユミツトトリガの接続された
差動増幅器は、例えば車両の点火装置に使用され
る。従来の差動増幅器を用いた点火装置では、例
えば機関を始動または停止する場合、動作電圧の
低下に伴つて誤つた点火パルスが発生し、それに
より誤つた点火が行なわれ、機関が損傷するとい
う事態が生じていたが、本発明によればこのよう
な事態は完全に阻止される。給電電圧が低下した
場合でも、残留給電電圧が危険のない値になるま
で、シユミツトトリガの阻止状態が維持されるか
らである。可変電流源を用いることによつて、動
作電圧が極端に下がつても差動増幅器は動作可能
となる。ただし、本発明が有効なのは後置接続さ
れたシユミツトトリガが相応の特性を有している
場合に限られる。つまり、相応の直流電圧を付加
することによつて、非常に低い電圧値までスイツ
チング状態の制御が可能となるようなシユミツト
トリガを用いた場合である。換言すれば、本発明
の差動増幅器は、その仕様よりも悪い特性を有す
るシユミツトトリガが接続される場合には、余り
用いられない。従つて、シユミツトトリガの制御
不能な切換えを絶対に阻止しなければならない点
火装置において、本発明の差動増幅器が使用され
るのである。
差動増幅器は、例えば車両の点火装置に使用され
る。従来の差動増幅器を用いた点火装置では、例
えば機関を始動または停止する場合、動作電圧の
低下に伴つて誤つた点火パルスが発生し、それに
より誤つた点火が行なわれ、機関が損傷するとい
う事態が生じていたが、本発明によればこのよう
な事態は完全に阻止される。給電電圧が低下した
場合でも、残留給電電圧が危険のない値になるま
で、シユミツトトリガの阻止状態が維持されるか
らである。可変電流源を用いることによつて、動
作電圧が極端に下がつても差動増幅器は動作可能
となる。ただし、本発明が有効なのは後置接続さ
れたシユミツトトリガが相応の特性を有している
場合に限られる。つまり、相応の直流電圧を付加
することによつて、非常に低い電圧値までスイツ
チング状態の制御が可能となるようなシユミツト
トリガを用いた場合である。換言すれば、本発明
の差動増幅器は、その仕様よりも悪い特性を有す
るシユミツトトリガが接続される場合には、余り
用いられない。従つて、シユミツトトリガの制御
不能な切換えを絶対に阻止しなければならない点
火装置において、本発明の差動増幅器が使用され
るのである。
本発明による回路は、特に簡単に集積化でき
る。
る。
第1図は、本発明の差動増幅器に接続されるシ
ユミツトトリガ回路の第1の実施例を示す図、第
2図は、第1図に示されたシユミツトトリガ回路
の動作を説明するための線図、第3図は、本発明
の差動増幅器を有する回路装置を示す図、第4図
は、第3図に使われた差動増幅器を詳細に示す回
路図、第5図は、第3図および第4図による本発
明の実施例の動作を説明するための線図である。 T1……入力側トランジスタ、T2……出力側
トランジスタ、20……信号発生器、21……差
動増幅器、22,23……シユミツトトリガ、2
4……加算および電圧比較回路、25……電流
源。
ユミツトトリガ回路の第1の実施例を示す図、第
2図は、第1図に示されたシユミツトトリガ回路
の動作を説明するための線図、第3図は、本発明
の差動増幅器を有する回路装置を示す図、第4図
は、第3図に使われた差動増幅器を詳細に示す回
路図、第5図は、第3図および第4図による本発
明の実施例の動作を説明するための線図である。 T1……入力側トランジスタ、T2……出力側
トランジスタ、20……信号発生器、21……差
動増幅器、22,23……シユミツトトリガ、2
4……加算および電圧比較回路、25……電流
源。
Claims (1)
- 【特許請求の範囲】 1 シユミツトトリガ回路と接続された差動増幅
器において、差動増幅器が唯1つの給電電圧によ
つて駆動されるようにし、該差動増幅器の入力側
が車両の点火パルス発生器の出力側と接続されて
おり、該差動増幅器の第1の段30,31はその
一端が前記の唯1つの給電電圧側に接続されてお
り、さらに該差動増幅器の第2の段43,46は
その一端が基準電位側に接続されており、さらに
前記の第1の段30,31と第2の段43,46
との間に接続されたインピーダンス変換段34,
36はその一端が前記の給電電圧側に接続されて
おり、該インピーダンス変換段と第2の段との接
続点が加算段48,49と接続されており、さら
に該加算段は電圧比較回路54と接続されてお
り、該電圧比較回路は制御可能な電流源25,6
0:61と接続されており、該電流源はその一端
が基準電位側に接続されており、さらに該電流源
は、給電電圧(Uv)が低下した時に給電電圧低
下の際もその出力電圧が実質的に一定に保持され
るように差動増幅器の直流電圧動作点を給電電圧
の方向にシフトするようにし、差動増幅器の第2
の段43,46が、差動増幅器の出力側としてシ
ユミツトトリガと接続されていることを特徴とす
る差動増幅器。 2 差動増幅器の第1の段が複数のコレクタ抵抗
32,35を有し、該コレクタ抵抗が温度依存特
性を持つている特許請求の範囲第1項記載の差動
増幅器。 3 電圧比較回路に基準電圧が供給され、該基準
電圧は電圧ないし温度に依存している特許請求の
範囲第1項記載の差動増幅器。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE2706935A DE2706935C2 (de) | 1977-02-18 | 1977-02-18 | Elektronischer Schalter mit spannungsunabhängigem Ausschalt-Zustand |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS53103366A JPS53103366A (en) | 1978-09-08 |
| JPH027204B2 true JPH027204B2 (ja) | 1990-02-16 |
Family
ID=6001525
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1751378A Granted JPS53103366A (en) | 1977-02-18 | 1978-02-17 | Electronic switch having breaking state regardless of voltage |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US4159431A (ja) |
| JP (1) | JPS53103366A (ja) |
| BR (1) | BR7800958A (ja) |
| DE (2) | DE2706935C2 (ja) |
| FR (1) | FR2381418A1 (ja) |
| GB (1) | GB1587354A (ja) |
Families Citing this family (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3377185D1 (en) * | 1982-04-21 | 1988-07-28 | Toshiba Kk | Transistor circuit |
| JPS5949008A (ja) * | 1982-09-14 | 1984-03-21 | Fujitsu Ltd | 電界効果トランジスタ差動増幅回路 |
| DE10262239B4 (de) * | 2002-09-18 | 2011-04-28 | Infineon Technologies Ag | Digitales Signalübertragungsverfahren |
| WO2004100473A2 (en) * | 2003-04-30 | 2004-11-18 | Analog Devices, Inc. | Signal isolators using micro-transformers |
| US20070077783A1 (en) * | 2005-09-30 | 2007-04-05 | Trw Automotive U.S. Llc | Rotary connector system |
| US7719305B2 (en) * | 2006-07-06 | 2010-05-18 | Analog Devices, Inc. | Signal isolator using micro-transformers |
| CN103365335A (zh) * | 2012-03-27 | 2013-10-23 | 鸿富锦精密工业(武汉)有限公司 | 信号处理电路 |
| US9293997B2 (en) | 2013-03-14 | 2016-03-22 | Analog Devices Global | Isolated error amplifier for isolated power supplies |
| US10270630B2 (en) | 2014-09-15 | 2019-04-23 | Analog Devices, Inc. | Demodulation of on-off-key modulated signals in signal isolator systems |
| US9660848B2 (en) | 2014-09-15 | 2017-05-23 | Analog Devices Global | Methods and structures to generate on/off keyed carrier signals for signal isolators |
| US10536309B2 (en) | 2014-09-15 | 2020-01-14 | Analog Devices, Inc. | Demodulation of on-off-key modulated signals in signal isolator systems |
| US9998301B2 (en) | 2014-11-03 | 2018-06-12 | Analog Devices, Inc. | Signal isolator system with protection for common mode transients |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR1299774A (fr) * | 1960-07-14 | 1962-07-27 | Telefunken Gmbh | Basculeur de schmitt à transistor utilisé comme discriminateur de tension, notamment dans les montages de régulation de télécommunications |
| NL266986A (ja) * | 1960-07-14 | |||
| US3131314A (en) * | 1961-01-03 | 1964-04-28 | Minnesota Mining & Mfg | Temperature control trigger employing emitter resistor having value of transistor's base-to-emitter resistance |
| US3440554A (en) * | 1966-09-14 | 1969-04-22 | Burr Brown Res Corp | Differential dc amplifier |
| DE1537664B2 (de) * | 1967-07-18 | 1971-01-14 | Siemens AG, 1000 Berlin u 8000 München | Regelbarer Differenzverstärker |
| US3604945A (en) * | 1968-11-05 | 1971-09-14 | Us Navy | Regenerative tone decoder |
| JPS50144366A (ja) * | 1974-05-10 | 1975-11-20 | ||
| JPS5162957A (ja) * | 1974-11-30 | 1976-05-31 | Fujitsu Ltd |
-
1977
- 1977-02-18 DE DE2706935A patent/DE2706935C2/de not_active Expired
- 1977-02-18 DE DE2760152A patent/DE2760152C2/de not_active Expired
-
1978
- 1978-01-16 US US05/869,484 patent/US4159431A/en not_active Expired - Lifetime
- 1978-01-26 FR FR7802233A patent/FR2381418A1/fr active Granted
- 1978-02-17 GB GB6330/78A patent/GB1587354A/en not_active Expired
- 1978-02-17 BR BR7800958A patent/BR7800958A/pt unknown
- 1978-02-17 JP JP1751378A patent/JPS53103366A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| US4159431A (en) | 1979-06-26 |
| GB1587354A (en) | 1981-04-01 |
| DE2706935A1 (de) | 1978-08-24 |
| BR7800958A (pt) | 1978-10-31 |
| FR2381418A1 (fr) | 1978-09-15 |
| FR2381418B1 (ja) | 1984-10-26 |
| JPS53103366A (en) | 1978-09-08 |
| DE2706935C2 (de) | 1984-05-24 |
| DE2760152C2 (de) | 1985-06-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4404473A (en) | Direct current power controller | |
| JPH027204B2 (ja) | ||
| US12580483B2 (en) | Three output DC voltage supply with short circuit protection | |
| JPS6030140B2 (ja) | 電話機用回路 | |
| EP0132863B1 (en) | Protection circuit | |
| JPH02179266A (ja) | ソリッドステート電力制御器 | |
| GB2027307A (en) | Transistor power amplifier protection circuit | |
| US3424992A (en) | Wideband power amplifier | |
| JP2020187560A (ja) | 電圧レギュレータ及び車載用のバックアップ電源 | |
| US3388307A (en) | Motor load limiting circuitry | |
| US5055711A (en) | Impedance control circuit for an integrated circuit node | |
| US3988642A (en) | Electronic cut out for a circuit to be protected | |
| JPH01158515A (ja) | 直列電圧レギュレータ | |
| EP0307237A2 (en) | Signal amplifier | |
| US3202924A (en) | Self adjusting transistor biasing circuit | |
| US4287390A (en) | Power amplifier apparatus having over-current protection function | |
| JPS6116631Y2 (ja) | ||
| JP3342489B2 (ja) | 対称バイポーラトランジスタまたは対称バイポーラトランジスタ構造の駆動装置 | |
| JPS5928936B2 (ja) | 光電スイッチ | |
| JP3417858B2 (ja) | カレントリミッタ機能付き電源装置 | |
| EP1531548A2 (en) | A comparator circuit and its use in an automotive ignition system with battery dependent over-dwell protection. | |
| JPS6352482B2 (ja) | ||
| JP3144654B2 (ja) | 誘導性負荷用出力回路 | |
| JPH0231588B2 (ja) | Anteikadengenkaironoshutsuryokutantanrakuhogokairo | |
| JP2905671B2 (ja) | 安定化電源回路 |