JPH0291A - ビデオ ディスプレイ デバイスを制御する方法及び装置 - Google Patents
ビデオ ディスプレイ デバイスを制御する方法及び装置Info
- Publication number
- JPH0291A JPH0291A JP63192578A JP19257888A JPH0291A JP H0291 A JPH0291 A JP H0291A JP 63192578 A JP63192578 A JP 63192578A JP 19257888 A JP19257888 A JP 19257888A JP H0291 A JPH0291 A JP H0291A
- Authority
- JP
- Japan
- Prior art keywords
- display
- data
- controller
- control
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1423—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
- G06F3/1431—Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/02—Graphics controller able to handle multiple formats, e.g. input or output formats
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Graphics (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はコンピュータによるビデオ ディスプレイ デ
バイスの制御、より詳細には、単一コンピュータによる
個々のディスプレイ デバイスが異なる制御パラメータ
をもつ複数のディスプレイデバイスの制御に関する。
バイスの制御、より詳細には、単一コンピュータによる
個々のディスプレイ デバイスが異なる制御パラメータ
をもつ複数のディスプレイデバイスの制御に関する。
パーソナル コンピュータ産業は3つの基本グラフィッ
ク ディスプレイ標準をもつ。“モノクローム(mon
ochron+e) ”ディスプレイ標準は720X3
50フオーマツトを使用して、つまり、個々の水平ライ
ン内の720個のドツトあるいは画素及びディスプレイ
上の350個の水平ラインを使用してのモノクローム
ディスプレイ上への鮮明なテキストの表示を可能とする
。“カラーグラフィック アダプター(color g
raphicsadapter、CGA)標準は640
X200フオーマツトを使用してディスプレイ上への1
6個の異なるカラーを支援する。この640X200フ
オーマツトはグラフィックのために十分に使用でき、テ
キスト モードを支援できる。ただし、このテキストは
非常に粗くあまり実用的でない。第3の標準は“エンハ
ンスド グラフィック アダプター (enhance
d graphlcs adapter 、 E G
A)として知られている。このEGAはモノクローム
モード(720X350テキスト及び640×350グ
ラフイクス)及びカラー モード(640X350テキ
スト及びグラフィクス並びに640X200テキスト及
びグラフィクス)をもつ。この多重モードはEGAが元
のモノクローム モニタ、元のカラー モニタ、及び6
40X200及び640X350モードの両方をもつ新
たなエンハンスド カラー ディスプレイを駆動するこ
とを許す。
ク ディスプレイ標準をもつ。“モノクローム(mon
ochron+e) ”ディスプレイ標準は720X3
50フオーマツトを使用して、つまり、個々の水平ライ
ン内の720個のドツトあるいは画素及びディスプレイ
上の350個の水平ラインを使用してのモノクローム
ディスプレイ上への鮮明なテキストの表示を可能とする
。“カラーグラフィック アダプター(color g
raphicsadapter、CGA)標準は640
X200フオーマツトを使用してディスプレイ上への1
6個の異なるカラーを支援する。この640X200フ
オーマツトはグラフィックのために十分に使用でき、テ
キスト モードを支援できる。ただし、このテキストは
非常に粗くあまり実用的でない。第3の標準は“エンハ
ンスド グラフィック アダプター (enhance
d graphlcs adapter 、 E G
A)として知られている。このEGAはモノクローム
モード(720X350テキスト及び640×350グ
ラフイクス)及びカラー モード(640X350テキ
スト及びグラフィクス並びに640X200テキスト及
びグラフィクス)をもつ。この多重モードはEGAが元
のモノクローム モニタ、元のカラー モニタ、及び6
40X200及び640X350モードの両方をもつ新
たなエンハンスド カラー ディスプレイを駆動するこ
とを許す。
産業用標準カラー モニタと同一の低スキャンモード及
び特定のアプリケーションに用いられる高スキャン モ
ードをもつシュアル スキャンモニタ(dual 5c
an monitor s D S M)は開発されて
いる。低スキャン モードは15.7KHzの水平スキ
ャン周波数及び60Hzのフレーム速度をもつ。一方、
高スキャン モードは18.5KHzの水平スキャン速
度及び50Hzのフレーム速度をもつ。
び特定のアプリケーションに用いられる高スキャン モ
ードをもつシュアル スキャンモニタ(dual 5c
an monitor s D S M)は開発されて
いる。低スキャン モードは15.7KHzの水平スキ
ャン周波数及び60Hzのフレーム速度をもつ。一方、
高スキャン モードは18.5KHzの水平スキャン速
度及び50Hzのフレーム速度をもつ。
エンハンスド カラー ディスプレイ、標準カラー モ
ニタ、及びシュアル スキャン モニタの640X20
0分解能モードでの水平及び垂直スキャン速度は同一で
ある。このため、ディスプレイ コントローラは640
X200分解能モードにおいてはエンハンスド カラー
ディスプレイとシュアル スキャン モニタとをある
いは標準カラー モニタとシュアル スキャン モニタ
とを同時に駆動することができる。
ニタ、及びシュアル スキャン モニタの640X20
0分解能モードでの水平及び垂直スキャン速度は同一で
ある。このため、ディスプレイ コントローラは640
X200分解能モードにおいてはエンハンスド カラー
ディスプレイとシュアル スキャン モニタとをある
いは標準カラー モニタとシュアル スキャン モニタ
とを同時に駆動することができる。
ただし、640X350分解能モードでのエンハンスド
カラー ディスプレイとシュアル スキャン モニタ
の水平及び垂直スキャン速度は同一でない。このため、
単一のディスプレイ コントローラによって640X3
50分解能モードにてエンハンスド カラー ディスプ
レイとシュアル スキャン モニタの両方を同時に駆動
することはできない。
カラー ディスプレイとシュアル スキャン モニタ
の水平及び垂直スキャン速度は同一でない。このため、
単一のディスプレイ コントローラによって640X3
50分解能モードにてエンハンスド カラー ディスプ
レイとシュアル スキャン モニタの両方を同時に駆動
することはできない。
本発明はコンピュータと単一のディスプレイデバイス、
つまり、CRTコントローラが個々が異なる制御パラメ
ータをもつ複数のディスプレイデバイスを駆動及び制御
することを可能とする。
つまり、CRTコントローラが個々が異なる制御パラメ
ータをもつ複数のディスプレイデバイスを駆動及び制御
することを可能とする。
CRTコントローラに対する制御パラメータは典型的に
はコンピュータからソフトウェア命令に従って提供され
る。本発明の1つの実施態様はメモリ デバイスをCR
TコントローラとともにCRTコントローラをプログラ
ムするために用いられる制御パラメータを格納するため
に用いる。スイッチがCRTコントローラにコンピュー
タに接続されたディスプレイ デバイスのタイプを示す
ために用いられる。制御デバイスがスイッチからの入力
を使用して特定の時間にCRTコントローラによって駆
動されているモニタのタイプを決定する。置換デバイス
は制御デバイス及び記憶デバイスから入力を受信し、駆
動されているモニタのタイプに従って制御パラメータを
これらが記憶デバイスから読み出されあるいはコンピュ
ータから受信され、CRTコントローラに書き込まれる
ときこれらを修正する。コンピュータ キーボードから
生成される制御信号はこの制御信号に応答して制御デバ
イスをあるモニタ タイプから別のモニタ タイプにト
リガーする。CRTコントローラは記憶デバイスから読
み出され置換デバイスによって修正された適当な制御パ
ラメータにて再プログラムされる。
はコンピュータからソフトウェア命令に従って提供され
る。本発明の1つの実施態様はメモリ デバイスをCR
TコントローラとともにCRTコントローラをプログラ
ムするために用いられる制御パラメータを格納するため
に用いる。スイッチがCRTコントローラにコンピュー
タに接続されたディスプレイ デバイスのタイプを示す
ために用いられる。制御デバイスがスイッチからの入力
を使用して特定の時間にCRTコントローラによって駆
動されているモニタのタイプを決定する。置換デバイス
は制御デバイス及び記憶デバイスから入力を受信し、駆
動されているモニタのタイプに従って制御パラメータを
これらが記憶デバイスから読み出されあるいはコンピュ
ータから受信され、CRTコントローラに書き込まれる
ときこれらを修正する。コンピュータ キーボードから
生成される制御信号はこの制御信号に応答して制御デバ
イスをあるモニタ タイプから別のモニタ タイプにト
リガーする。CRTコントローラは記憶デバイスから読
み出され置換デバイスによって修正された適当な制御パ
ラメータにて再プログラムされる。
第1図は本発明のアダプター回路10を用いるシステム
のブロック図を示す。アダプター回路10はプロセッサ
11とCRTコントローラ12の間に挿入され、バッフ
ァ、メモリ デバイス、及びプログラマブル論理デバイ
スを含む。CRT制御データがプロセッサ11によって
アダプター回路10内に書き込まれる。アダプター回路
10はこれらデータを直接にCRTコントローラ12に
送出するか、あるいはデータを修正した後にこれらをC
RTコントローラ12に送出する。プロセッサ11はま
たディスプレイ データをビデオディスプレイ デバイ
ス13及び14上に表示するためにアダプター回路10
を通じてCRTコントローラ12に送る。プロセッサ1
1はCRTコントローラ12のビデオ データ メモリ
内に格納されたデータを読み出すが、これはアダプター
回路10を通じて達成される。
のブロック図を示す。アダプター回路10はプロセッサ
11とCRTコントローラ12の間に挿入され、バッフ
ァ、メモリ デバイス、及びプログラマブル論理デバイ
スを含む。CRT制御データがプロセッサ11によって
アダプター回路10内に書き込まれる。アダプター回路
10はこれらデータを直接にCRTコントローラ12に
送出するか、あるいはデータを修正した後にこれらをC
RTコントローラ12に送出する。プロセッサ11はま
たディスプレイ データをビデオディスプレイ デバイ
ス13及び14上に表示するためにアダプター回路10
を通じてCRTコントローラ12に送る。プロセッサ1
1はCRTコントローラ12のビデオ データ メモリ
内に格納されたデータを読み出すが、これはアダプター
回路10を通じて達成される。
第2図Aおよび第2図Bは本発明によるアダプター回路
を示す略図である。データ バス21はプロセッサをア
ダプター回路と接続し、プロセッサとアダプター回路と
の間でデータを転送するための経路を提供する。これは
双方向バスである。
を示す略図である。データ バス21はプロセッサをア
ダプター回路と接続し、プロセッサとアダプター回路と
の間でデータを転送するための経路を提供する。これは
双方向バスである。
バッファU53はデータ バス21と双方向アダプター
ボード バス22とを相互接続し、起動されると、デ
ータがボード バス22からデータバス21に通過する
ことが許される。こうして、データがCRTコントロー
ラから、アダプター回路を通じて、プロセッサに読み出
される。バッファU54はデータ バス21とメモリ
デバイスU52及び置換デバイスU51と相互接続し、
起動されると、データがプロセッサからメモリ デバイ
スU52及び置換デバイスU51に通過することが許さ
れる。後に詳細に説明されるように、バッファU53及
びU54はそれぞれデータの双方向データ バス21及
びアダプター ボードバス22への単方向経路を与える
。
ボード バス22とを相互接続し、起動されると、デ
ータがボード バス22からデータバス21に通過する
ことが許される。こうして、データがCRTコントロー
ラから、アダプター回路を通じて、プロセッサに読み出
される。バッファU54はデータ バス21とメモリ
デバイスU52及び置換デバイスU51と相互接続し、
起動されると、データがプロセッサからメモリ デバイ
スU52及び置換デバイスU51に通過することが許さ
れる。後に詳細に説明されるように、バッファU53及
びU54はそれぞれデータの双方向データ バス21及
びアダプター ボードバス22への単方向経路を与える
。
データ バス21にはまたインデックス レジスタU5
5が接続される。インデックス レジスタU55はメモ
リ デバイスU52並びに制御デバイスU47とともに
用いられる。インデックスレジスタU55の使用は後に
詳細に説明される。
5が接続される。インデックス レジスタU55はメモ
リ デバイスU52並びに制御デバイスU47とともに
用いられる。インデックスレジスタU55の使用は後に
詳細に説明される。
下記の表は第2図Aおよび第2図Bに示されるさまざま
な要素に対するパーツ情報を規定する。
な要素に対するパーツ情報を規定する。
またこの表は参考として完全に設定された場合どスイッ
チSW2は手操作にてセットされるスイッチであり、こ
れらはアダプター回路にCRTコントローラに接続され
たタイプのモニタを示すのに使用される。通常、4つの
異なるモニタ タイブが可能であり、個々のモニタ タ
イプが2つの2進信号を用いて一意的に同定される。従
って、ペアのスイッチとベアのラインが1つのモニタタ
イプを同定するのに用いられる。第2図に示される実施
態様においては、2つの異なるモニタがCRTコントロ
ーラ及びSW2内の4つのスイッチに接続され、4つの
独立したラインが2つのモニタ タイプを示すのに用い
られる。抵抗体から成る“プル アップ”回路30がス
イッチとともに個々のスイッチの開いたあるいは閉じた
状態に応答して個々のライン上に“高値”あるいは“低
値”の信号を提供するために用いられる。
チSW2は手操作にてセットされるスイッチであり、こ
れらはアダプター回路にCRTコントローラに接続され
たタイプのモニタを示すのに使用される。通常、4つの
異なるモニタ タイブが可能であり、個々のモニタ タ
イプが2つの2進信号を用いて一意的に同定される。従
って、ペアのスイッチとベアのラインが1つのモニタタ
イプを同定するのに用いられる。第2図に示される実施
態様においては、2つの異なるモニタがCRTコントロ
ーラ及びSW2内の4つのスイッチに接続され、4つの
独立したラインが2つのモニタ タイプを示すのに用い
られる。抵抗体から成る“プル アップ”回路30がス
イッチとともに個々のスイッチの開いたあるいは閉じた
状態に応答して個々のライン上に“高値”あるいは“低
値”の信号を提供するために用いられる。
コントローラ モード レジスタU27はどのモニタを
起動/停止するかを選択する入力を受け、本発明によっ
て用いられる4つの出力信号を提供する。この信号の2
つはCRTコントローラに接続された2つのモニタを起
動/停止するために用いられる。第3の信号はプログラ
ムされたモードにて表示できるが同時にはできないコン
トローラに接続された2つのモニタが存在する場合の“
タイ ブレーカ=(tie breaker ) ”と
して機能する。第4の信号、“RESTORE”はCR
Tコントローラをあるモニタから別のモニタにスイッチ
するときに用いられる。この動作については後に詳細に
説明される。
起動/停止するかを選択する入力を受け、本発明によっ
て用いられる4つの出力信号を提供する。この信号の2
つはCRTコントローラに接続された2つのモニタを起
動/停止するために用いられる。第3の信号はプログラ
ムされたモードにて表示できるが同時にはできないコン
トローラに接続された2つのモニタが存在する場合の“
タイ ブレーカ=(tie breaker ) ”と
して機能する。第4の信号、“RESTORE”はCR
Tコントローラをあるモニタから別のモニタにスイッチ
するときに用いられる。この動作については後に詳細に
説明される。
デバイスU28はスイッチSW2から及び制御モード
レジスタU27からの入力を受は信号を生成するが、こ
の信号は、ビデオ制御パラメータに対して要求される修
正のタイプを決定する。例えば、デバイスU28は2つ
のモニタを起動及び停止する信号を生成し、またカラー
あるいはモノクロ モードに対して修正が必要とされる
か否かを指定するty号を生成する。これに関しても後
に詳細に説明される。
レジスタU27からの入力を受は信号を生成するが、こ
の信号は、ビデオ制御パラメータに対して要求される修
正のタイプを決定する。例えば、デバイスU28は2つ
のモニタを起動及び停止する信号を生成し、またカラー
あるいはモノクロ モードに対して修正が必要とされる
か否かを指定するty号を生成する。これに関しても後
に詳細に説明される。
メモリ デバイスU52は書込みあるいは読出しが可能
なランダム アクセス メモリ(RAM)であり、これ
は後に修正しCRTコントローラに送られるディスプレ
イ制御パラメータを格納するために用いられる。メモリ
デバイスU52はこのデータ入力をコンピュータから
データ バス21及びバッファU54を介して受信する
。コンピュータ プロセッサが修正のためにビデオ制御
パラメータを提供し、CRTコントローラにこれを転送
すると、これらパラメータは同時的にメモリ データU
52内に格納され、置換デバイスU51に書き込まれる
。このメモリ デバイスへの書込みは“書込み起動”信
号がメモリ デバイスU52に対して能動状態であると
き起こる。後に示されるごとく、この“書込み起動”信
号はCRTコントローラがあるモニタから別のモニタに
スイッチされている間は能動状態でなくなる。その他の
場合は、プロセッサによって実行されているアプリケー
ション プログラムが新たなディスプレイ制御パラメー
タを必要とするたびに、“書込み起動°信号が能動とな
り、これらパラメータがデータ バス21及びバッファ
U54を通じてメモリ デバイスU52に書き込まれる
。
なランダム アクセス メモリ(RAM)であり、これ
は後に修正しCRTコントローラに送られるディスプレ
イ制御パラメータを格納するために用いられる。メモリ
デバイスU52はこのデータ入力をコンピュータから
データ バス21及びバッファU54を介して受信する
。コンピュータ プロセッサが修正のためにビデオ制御
パラメータを提供し、CRTコントローラにこれを転送
すると、これらパラメータは同時的にメモリ データU
52内に格納され、置換デバイスU51に書き込まれる
。このメモリ デバイスへの書込みは“書込み起動”信
号がメモリ デバイスU52に対して能動状態であると
き起こる。後に示されるごとく、この“書込み起動”信
号はCRTコントローラがあるモニタから別のモニタに
スイッチされている間は能動状態でなくなる。その他の
場合は、プロセッサによって実行されているアプリケー
ション プログラムが新たなディスプレイ制御パラメー
タを必要とするたびに、“書込み起動°信号が能動とな
り、これらパラメータがデータ バス21及びバッファ
U54を通じてメモリ デバイスU52に書き込まれる
。
置換デバイスU51はプロセッサから入力をバッファU
54を介して受ける。置換デバイスU51はプログラム
論理デバイスであり、これは要求されるモニタが要求さ
れるモードにて動作されるようにディスプレイ制御パラ
メータを修正するための命令を含む。デバイスU51は
バッファU54及びメモリ デバイスU52にその入力
がバッファU54あるいはメモリ デバイスU52から
くるようにバッファU54及びメモリ デバイスU52
に接続される。後に詳細に設定される条件下では、置換
デバイスU51への入力はメモリ デバイスU52から
読み出され、バッファU54を通じてプロセッサからは
送出されない。
54を介して受ける。置換デバイスU51はプログラム
論理デバイスであり、これは要求されるモニタが要求さ
れるモードにて動作されるようにディスプレイ制御パラ
メータを修正するための命令を含む。デバイスU51は
バッファU54及びメモリ デバイスU52にその入力
がバッファU54あるいはメモリ デバイスU52から
くるようにバッファU54及びメモリ デバイスU52
に接続される。後に詳細に設定される条件下では、置換
デバイスU51への入力はメモリ デバイスU52から
読み出され、バッファU54を通じてプロセッサからは
送出されない。
インデックス レジスタU55がデータ バス21に接
続され、メモリ デバイスU52とともにメモリ デバ
イスU52内に格納された個々の値にアドレスするため
に用いられる。インデックス レジスタU55はまたア
ドレス情報を制御デバイスU47に供給するが、これは
修正信号を生成するために用いられる。
続され、メモリ デバイスU52とともにメモリ デバ
イスU52内に格納された個々の値にアドレスするため
に用いられる。インデックス レジスタU55はまたア
ドレス情報を制御デバイスU47に供給するが、これは
修正信号を生成するために用いられる。
制御デバイスU47はデバイス028及びインデックス
レジスタU55からの入力並びに他の信号を受ける。
レジスタU55からの入力並びに他の信号を受ける。
この出力はメモリ デバイスU52からの読出しあるい
はこれへの書込みを制御するため及び置換デバイスU5
4に修正制御信号を提供するために用いられる。バッフ
ァU54を制御するための“起動”信号もまた制御デバ
イス47によって生成される。制御デバイスU47はプ
ログラム論理デバイスである。
はこれへの書込みを制御するため及び置換デバイスU5
4に修正制御信号を提供するために用いられる。バッフ
ァU54を制御するための“起動”信号もまた制御デバ
イス47によって生成される。制御デバイスU47はプ
ログラム論理デバイスである。
CRTコントローラは典型的には複数のプログラマブル
レジスタをもつ。これらレジスタは文字セルのサイズ
、水平ラインの総数、水平ブランク時間、水平リトレー
ス時間、垂直ブランク時間、垂直リトレース時間、カー
ソルのサイズ及びカーソルの位置等の事項を決定する。
レジスタをもつ。これらレジスタは文字セルのサイズ
、水平ラインの総数、水平ブランク時間、水平リトレー
ス時間、垂直ブランク時間、垂直リトレース時間、カー
ソルのサイズ及びカーソルの位置等の事項を決定する。
これらレジスタ内にプログラムされた値及び選択された
クロック周波数によってディスプレイあるいはモニタを
駆動する信号の実際のタイミングが決定される。ソフト
ウェアによって期待されるのと異なるタイミング要件を
もつモニタの使用にはソフトウェア内のドライバの変更
あるいはコントローラによる値の異なるモニタに対して
要求される値への変更が必要となる。
クロック周波数によってディスプレイあるいはモニタを
駆動する信号の実際のタイミングが決定される。ソフト
ウェアによって期待されるのと異なるタイミング要件を
もつモニタの使用にはソフトウェア内のドライバの変更
あるいはコントローラによる値の異なるモニタに対して
要求される値への変更が必要となる。
コンピュータがはじめてパワーを入れられると、CRT
コントローラが選択されたクロック周波数及び選択され
たI10アドレス デコードに基づいてソフトウェアに
よって期待されるタイプのモニタに従ってプログラムさ
れる。コントローラがプログラムされると、CRTコン
トローラに対するソフトウェア内の値がメモリ デバイ
スU52内に格納され、CRTコントローラがプログラ
ムされる。
コントローラが選択されたクロック周波数及び選択され
たI10アドレス デコードに基づいてソフトウェアに
よって期待されるタイプのモニタに従ってプログラムさ
れる。コントローラがプログラムされると、CRTコン
トローラに対するソフトウェア内の値がメモリ デバイ
スU52内に格納され、CRTコントローラがプログラ
ムされる。
スイッチSW2がアダプター回路にCRTコントローラ
に接続されたモニタ タイプを示すために選択的に開い
たり閉じたりする。デバイスU28はスイッチSW2か
らの入力及びクロック選択信号を受信し、デバイス制御
パラメータの修正が必要かどうかを示す信号を生成する
。これら及びその他の信号は後に説明されるように制御
デバイスU47によって使用される入力を提供する。
に接続されたモニタ タイプを示すために選択的に開い
たり閉じたりする。デバイスU28はスイッチSW2か
らの入力及びクロック選択信号を受信し、デバイス制御
パラメータの修正が必要かどうかを示す信号を生成する
。これら及びその他の信号は後に説明されるように制御
デバイスU47によって使用される入力を提供する。
制御モード レジスタU27は選択されるべきモニタに
関する入力を受信する。デバイスU28はU27からの
出力を用いて独立したモニタの個々を起動/停止する信
号を生成する。制御モードレジスタU27はまたコンピ
ュータ キーボードから生成される制御信号を受信し、
この信号に応答して、制御モード レジスタU27の出
力の所(7)RESTOREビットを起動する。制御デ
バイスU47は人力として制御モード レジスタU27
からRESTOREビット信号を受信する。
関する入力を受信する。デバイスU28はU27からの
出力を用いて独立したモニタの個々を起動/停止する信
号を生成する。制御モードレジスタU27はまたコンピ
ュータ キーボードから生成される制御信号を受信し、
この信号に応答して、制御モード レジスタU27の出
力の所(7)RESTOREビットを起動する。制御デ
バイスU47は人力として制御モード レジスタU27
からRESTOREビット信号を受信する。
これに加えて、デバイスU47は、デバイスU28の出
力、方向制御ライン、40カラム モードがプログラム
されているかあるいは80カラムモードがプログラムさ
れているが監視し、また最下位アドレス ライン、及び
CRTコントローラの読出し及び書込みを示すラインを
監視する。制御デバイスU47はこの情報をさまざまな
目的に使用する。第1に、制御デバイスU47はCPU
からのデータがバッファに通過することを起動するため
にバッファをオンにするためにバッファU54に書込み
起動信号を提供する。第2に、U47はメモリ デバイ
スへのデータの書込みあるいはメモリ デバイスからの
データの読出しを可能とするためにメモリ デバイスU
52に対して制御信号を生成する。第3に、制御デバイ
スU47は置換デバイスU51に制御信号を提供する。
力、方向制御ライン、40カラム モードがプログラム
されているかあるいは80カラムモードがプログラムさ
れているが監視し、また最下位アドレス ライン、及び
CRTコントローラの読出し及び書込みを示すラインを
監視する。制御デバイスU47はこの情報をさまざまな
目的に使用する。第1に、制御デバイスU47はCPU
からのデータがバッファに通過することを起動するため
にバッファをオンにするためにバッファU54に書込み
起動信号を提供する。第2に、U47はメモリ デバイ
スへのデータの書込みあるいはメモリ デバイスからの
データの読出しを可能とするためにメモリ デバイスU
52に対して制御信号を生成する。第3に、制御デバイ
スU47は置換デバイスU51に制御信号を提供する。
これら制御信号は置換デバイスU51によってこれがプ
ロセッサあるいはメモリ デバイスU52から受信し次
にCRTコントローラに送られるディスプレイ制御デー
タを修正するために用いられる。
ロセッサあるいはメモリ デバイスU52から受信し次
にCRTコントローラに送られるディスプレイ制御デー
タを修正するために用いられる。
コンピュータによって実行されるアプリケーション ソ
フトウェアは典型的にはCRTコントローラをモニタを
適当に制御するようにプログラムするために用いられる
ディスプレイ制御データを含む。これら値はプログラム
の実行の最中に変更されることもあるが、本発明の詳細
な説明する目的に対しては、プログラムがこれら制御パ
ラメータが最初に指定されたまま最後まで変更されない
状態で実行されるものと仮定される。
フトウェアは典型的にはCRTコントローラをモニタを
適当に制御するようにプログラムするために用いられる
ディスプレイ制御データを含む。これら値はプログラム
の実行の最中に変更されることもあるが、本発明の詳細
な説明する目的に対しては、プログラムがこれら制御パ
ラメータが最初に指定されたまま最後まで変更されない
状態で実行されるものと仮定される。
アプリケーション プログラムがプロセッサ内で開始さ
れると、ビデオ制御パラメータがアダプター回路を通じ
てCRT・コントローラに出力される。制御デバイスU
47からの“書込み起動”信号はバッファU54を起動
し、ディスプレイ制御パラメータがプロセッサからアダ
プター回路に通過される。これに加えて、インデックス
レジスタU55内に適当なメモリ アドレスが出現す
ると、“書込み起動”信号がメモリ デバイスU52に
加えられ、通過されたデータがメモリ デバイスリ52
内に書き込まれる。制御パラメータデータがバッファU
54内にバスされ、メモリデバイスU52内に格納され
るとき、これはまた置換デバイスU51にも送られる。
れると、ビデオ制御パラメータがアダプター回路を通じ
てCRT・コントローラに出力される。制御デバイスU
47からの“書込み起動”信号はバッファU54を起動
し、ディスプレイ制御パラメータがプロセッサからアダ
プター回路に通過される。これに加えて、インデックス
レジスタU55内に適当なメモリ アドレスが出現す
ると、“書込み起動”信号がメモリ デバイスU52に
加えられ、通過されたデータがメモリ デバイスリ52
内に書き込まれる。制御パラメータデータがバッファU
54内にバスされ、メモリデバイスU52内に格納され
るとき、これはまた置換デバイスU51にも送られる。
スイッチSW2がCRTコントローラに接続されたモニ
タ タイプを示すようにセットされ、デバイスU28が
パラメータ置換がカラー モードかモノクロームモード
のどちらにセットされたかを指定すると、制御デバイス
U47は制御信号CTRLASCTRLB、CTRLC
,及びCTRLDを置換デバイスU51への入力として
生成する。デバイスU51はバッファU54から受信さ
れるパラメータデータを制御デバイスU47から受信さ
れる制御信号に従って修正する。付録Aには制御信号A
からDのさまざまな組合せを示すテーブルが示される。
タ タイプを示すようにセットされ、デバイスU28が
パラメータ置換がカラー モードかモノクロームモード
のどちらにセットされたかを指定すると、制御デバイス
U47は制御信号CTRLASCTRLB、CTRLC
,及びCTRLDを置換デバイスU51への入力として
生成する。デバイスU51はバッファU54から受信さ
れるパラメータデータを制御デバイスU47から受信さ
れる制御信号に従って修正する。付録Aには制御信号A
からDのさまざまな組合せを示すテーブルが示される。
これら値は典型的にはアプリケーション ソフトウェア
によって書き込まれる。このテーブルにはまた置換デバ
イスU51からCRTコントローラに送られる結果とし
ての修正された値が含まれる。付録Aは参照の目的で完
全に設定された状態で示される。
によって書き込まれる。このテーブルにはまた置換デバ
イスU51からCRTコントローラに送られる結果とし
ての修正された値が含まれる。付録Aは参照の目的で完
全に設定された状態で示される。
インデックス レジスタU55はメモリ デバイスリ5
2内の個々の格納位置にアドレスするために用いられる
。制御パラメータ、及び他のデータのプロセッサからア
ダプター回路への転送は2−ステップ手順にて行なわれ
る。第1に、レジスタ位置が同定され、この情報がイン
デックス レジスタU55内に格納される。次に、レジ
スタ内に格納されるべきデータがプロセッサからアダプ
ター回路にバスされ、バッファU54に送出される。続
けて、新たなレジスタが同定され、これに対するデータ
がバスされる。このプロセスが全ての必要なデータが転
送されるまで継続される。
2内の個々の格納位置にアドレスするために用いられる
。制御パラメータ、及び他のデータのプロセッサからア
ダプター回路への転送は2−ステップ手順にて行なわれ
る。第1に、レジスタ位置が同定され、この情報がイン
デックス レジスタU55内に格納される。次に、レジ
スタ内に格納されるべきデータがプロセッサからアダプ
ター回路にバスされ、バッファU54に送出される。続
けて、新たなレジスタが同定され、これに対するデータ
がバスされる。このプロセスが全ての必要なデータが転
送されるまで継続される。
制御パラメータがプロセッサからアダプター回路に転送
されているとき、レジスタ同定が制御デバイスU47に
よって監視される。これら同定及び他の幾つかの入力に
応答して、制御デバイスはCTRLAからCTRLDま
での信号を置換デバイスU51に送ることを開始する。
されているとき、レジスタ同定が制御デバイスU47に
よって監視される。これら同定及び他の幾つかの入力に
応答して、制御デバイスはCTRLAからCTRLDま
での信号を置換デバイスU51に送ることを開始する。
これら制御信号が、次に必要に応じて、プロセッサから
データバスを通じて、あるいはバッファU54を通じて
置換デバイスU51に送られるデータが修正される。置
換データU51内に起るデータ修正が付録Aに示される
。
データバスを通じて、あるいはバッファU54を通じて
置換デバイスU51に送られるデータが修正される。置
換データU51内に起るデータ修正が付録Aに示される
。
制御パラメータ データがアダプター回路によって処理
される間に、これはまたメモリ デバイスリ52内に格
納される。インデックス レジスタ信号がこのパラメー
タ信号をメモリ デバイスリ52内の適当な位置に格納
するために用いられる。CRTコントローラの初期プロ
グラミングの後、アプリケーション プログラムの動作
の最中に、コンピュータ オペレータがビジュアル出力
を第2の異なるモニタに転送したいような場合は、オペ
レータはキーボードから制御信号を生成する。
される間に、これはまたメモリ デバイスリ52内に格
納される。インデックス レジスタ信号がこのパラメー
タ信号をメモリ デバイスリ52内の適当な位置に格納
するために用いられる。CRTコントローラの初期プロ
グラミングの後、アプリケーション プログラムの動作
の最中に、コンピュータ オペレータがビジュアル出力
を第2の異なるモニタに転送したいような場合は、オペ
レータはキーボードから制御信号を生成する。
これは制御モード レジスタU27の所のRESTOR
E信号を起動する。このRESTORE信号は制御デバ
イスU47に対する入力信号であり、またRAM“出力
起動”信号が制御デバイスU47によって生成され、メ
モリ デバイスU52に加えられる。同時に、制御デバ
イスU47からバッファU54に供給される“書込み起
動”信号がデータがバッファU54に通過することを阻
止するために抑止される。
E信号を起動する。このRESTORE信号は制御デバ
イスU47に対する入力信号であり、またRAM“出力
起動”信号が制御デバイスU47によって生成され、メ
モリ デバイスU52に加えられる。同時に、制御デバ
イスU47からバッファU54に供給される“書込み起
動”信号がデータがバッファU54に通過することを阻
止するために抑止される。
制御デバイスU47は次にメモリ デバイスリ52内に
格納されたパラメータ データを置換デバイスU51に
一度に1格納位置づつ出力する。
格納されたパラメータ データを置換デバイスU51に
一度に1格納位置づつ出力する。
インデックス レジスタU55はアクセスされるべきさ
まざまな一連のレジスタから成り、制御デバイスU47
はアプリケーション プログラムがあたかも最初から始
動されたように動作する。つまり、これは、CTRLA
からCTRLD信号を生成し、これらを置換デバイスU
51にデバイス51がメモリ デバイスU52からパラ
メータデータを受信しているとき入力する。異なるモニ
タがアクセスされており、これが異なる制御パラメータ
を必要とする可能性があるため、CTRLAからCTR
LD信号は最初に生成された信号と異なる可能性がある
。同様に、置換デバイスU51内で遂行される修正は異
なる制御パラメータをCRTコントローラに転送するこ
とが考えられる。
まざまな一連のレジスタから成り、制御デバイスU47
はアプリケーション プログラムがあたかも最初から始
動されたように動作する。つまり、これは、CTRLA
からCTRLD信号を生成し、これらを置換デバイスU
51にデバイス51がメモリ デバイスU52からパラ
メータデータを受信しているとき入力する。異なるモニ
タがアクセスされており、これが異なる制御パラメータ
を必要とする可能性があるため、CTRLAからCTR
LD信号は最初に生成された信号と異なる可能性がある
。同様に、置換デバイスU51内で遂行される修正は異
なる制御パラメータをCRTコントローラに転送するこ
とが考えられる。
コンピュータ オペレータはキーボードから適当な制御
信号を生成することによってさまざまなモニタ間でスイ
ッチすることができる。これが発生するたびに、RES
TOREビット信号が制御モード レジスタU27の所
で起動され、CRTコントローラの再プログラミングが
メモリ デバイスU52からの置換デバイスU51によ
って修正された制御データの逐次読出しによりて遂行さ
れる。
信号を生成することによってさまざまなモニタ間でスイ
ッチすることができる。これが発生するたびに、RES
TOREビット信号が制御モード レジスタU27の所
で起動され、CRTコントローラの再プログラミングが
メモリ デバイスU52からの置換デバイスU51によ
って修正された制御データの逐次読出しによりて遂行さ
れる。
本発明が特定の実施態様との関連で説明されたが、当業
者においては本発明が他のさまざまな実施態様を取るこ
とができることは明白である。従って、本発明は特許請
求の範囲によってのみ制限されるべきものである。
者においては本発明が他のさまざまな実施態様を取るこ
とができることは明白である。従って、本発明は特許請
求の範囲によってのみ制限されるべきものである。
第1図はコンピュータ、本発明によるアダプター回路、
CRTコントローラ、及び個々がCRTコントローラに
よって駆動される2つのディスプレイ デバイスを示し
;そして 第2図Aおよび第2図Bは本発明によるアダプター回路
の路線図を示す。
CRTコントローラ、及び個々がCRTコントローラに
よって駆動される2つのディスプレイ デバイスを示し
;そして 第2図Aおよび第2図Bは本発明によるアダプター回路
の路線図を示す。
Claims (1)
- 【特許請求の範囲】 1、単一のコントローラを用いて2つあるいはそれ以上
のビデオディスプレイデバイスを制御する方法において
、 ディスプレイ制御データをメモリデバイス及び置換デバ
イスに伝送するステップと、 制御されるべきディスプレイデバイスのタイプを示すタ
イプ信号を生成するステップと、制御されるべき第1の
ディスプレイデバイスのタイプによって決定される修正
信号を生成するステップと、 修正信号に応答して置換デバイス内のディスプレイ制御
データを修正するステップと、 修正されたディスプレイ制御データを用いてコントロー
ラをプログラミングするステップと、制御を第1のディ
スプレイデバイスから第2のディスプレイデバイスに移
すためのスイッチ信号を生成するステップと、 ディスプレイ制御データをメモリデバイスから置換デバ
イスに書き込むステップと、 制御されるべき第2のディスプレイデバイスのタイプに
よって決定される修正信号を生成するステップと、 この修正信号に応答して置換デバイス内のディスプレイ
制御データを修正するステップと、修正されたディスプ
レイ制御データを用いてコントローラを再プログラミン
グするステップとを備えていることを特徴とする方法。 2、単一のディスプレイコントローラを2つあるいはそ
れ以上のビデオディスプレイデバイスとインタフェース
するためのアダプター回路において、 ディスプレイ制御パラメータを格納するためのメモリと
、 コントローラによって制御されるべきディスプレイデバ
イスのタイプを示すための手段と、制御されるべきディ
スプレイデバイスを選択し、またスイッチ信号を生成す
るための手段と、このスイッチ信号に応答してディスプ
レイデバイスデータを受信し、ディスプレイ制御パラメ
ータをメモリから読み出し、このディスプレイ制御パラ
メータをディスプレイデバイスデータに従って修正し、
ディスプレイコントローラを選択されたディスプレイデ
バイスを制御するようにプログラムする置換デバイスと
を備えていることを特徴とする回路。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US07/080,091 US5038301A (en) | 1987-07-31 | 1987-07-31 | Method and apparatus for multi-monitor adaptation circuit |
| US80091 | 1998-05-16 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0291A true JPH0291A (ja) | 1990-01-05 |
Family
ID=22155204
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP63192578A Pending JPH0291A (ja) | 1987-07-31 | 1988-08-01 | ビデオ ディスプレイ デバイスを制御する方法及び装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US5038301A (ja) |
| EP (1) | EP0303138B1 (ja) |
| JP (1) | JPH0291A (ja) |
| DE (1) | DE3854172T2 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4945816A (en) * | 1985-12-02 | 1990-08-07 | Black Gold Development Corporation | Radial piston hydraulic motor with rotary cam position encoder and valve control system |
| US5078314A (en) * | 1989-07-21 | 1992-01-07 | Kabushiki Kaisha Challenge Five | Two-way communication medium in the form of double post card or the like |
Families Citing this family (30)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0218594A (ja) * | 1988-07-07 | 1990-01-22 | Canon Inc | 表示制御装置 |
| US5257350A (en) * | 1989-08-10 | 1993-10-26 | Apple Computer, Inc. | Computer with self configuring video circuitry |
| GB2235358B (en) * | 1989-08-10 | 1994-05-11 | Apple Computer | Computer with self-configuring video circuitry |
| US5305436A (en) * | 1990-04-02 | 1994-04-19 | Hewlett-Packard Company | Hose bus video interface in personal computers |
| EP0475581A3 (en) * | 1990-08-30 | 1993-06-23 | Hewlett-Packard Company | Method and apparatus for window sharing between computer displays |
| JP3092711B2 (ja) * | 1990-09-11 | 2000-09-25 | キヤノン株式会社 | 出力制御装置及び方法 |
| US5289574A (en) * | 1990-09-17 | 1994-02-22 | Hewlett-Packard Company | Multiple virtual screens on an "X windows" terminal |
| US5255358A (en) * | 1991-02-14 | 1993-10-19 | International Business Machines | Action bar processing on non-programmable workstations |
| US5375210A (en) * | 1992-04-17 | 1994-12-20 | International Business Machines Corp. | Display mode query and set |
| JP3334211B2 (ja) * | 1993-02-10 | 2002-10-15 | 株式会社日立製作所 | ディスプレイ |
| US5654738A (en) * | 1993-05-17 | 1997-08-05 | Compaq Computer Corporation | File-based video display mode setup |
| US5613134A (en) * | 1993-09-17 | 1997-03-18 | Digital Equipment Corporation | Document display system using documents having ephemeral attributes for sharing information regarding the location of the display of each document on multiple display devices |
| US6012072A (en) * | 1993-09-17 | 2000-01-04 | Digital Equipment Corporation | Display apparatus for the display of documents in a three-dimensional workspace |
| WO1995030634A1 (en) * | 1994-05-09 | 1995-11-16 | Nanao Corporation | Monitor adapter |
| JPH09114428A (ja) * | 1995-10-19 | 1997-05-02 | Hitachi Ltd | 情報処理装置 |
| JPH09160745A (ja) * | 1995-12-11 | 1997-06-20 | Tsubasa Syst Kk | コンピュータシステム |
| US6788347B1 (en) * | 1997-03-12 | 2004-09-07 | Matsushita Electric Industrial Co., Ltd. | HDTV downconversion system |
| WO1998057319A1 (en) * | 1997-06-10 | 1998-12-17 | Beaird, Chyle, E. | Multiple access computer monitoring system |
| US6295038B1 (en) | 1998-04-16 | 2001-09-25 | Carlton S. Rebeske | Laptop computer |
| TW449677B (en) * | 1999-07-19 | 2001-08-11 | Novatek Microelectronics Corp | Device and method for rewritable monitor function |
| US20020154102A1 (en) * | 2001-02-21 | 2002-10-24 | Huston James R. | System and method for a programmable color rich display controller |
| US7123248B1 (en) * | 2002-07-30 | 2006-10-17 | Matrox Electronic Systems Ltd. | Analog multi-display using digital visual interface |
| US20050128164A1 (en) * | 2003-12-16 | 2005-06-16 | Jet Lan | Video driving module for multiple monitors and method for the same |
| US7136282B1 (en) | 2004-01-06 | 2006-11-14 | Carlton Rebeske | Tablet laptop and interactive conferencing station system |
| US7466306B2 (en) * | 2004-04-27 | 2008-12-16 | Hewlett-Packard Development Company, L.P. | Multi-display computer system and method |
| US7812786B2 (en) * | 2005-01-18 | 2010-10-12 | Nokia Corporation | User interface for different displays |
| CN100367173C (zh) * | 2005-03-31 | 2008-02-06 | 联想(北京)有限公司 | 一种多显示器系统的控制栏的控制方法及装置 |
| JP2015507406A (ja) * | 2011-12-22 | 2015-03-05 | インテル・コーポレーション | 共同的エンターテイメントプラットフォーム |
| EP2615435B1 (en) | 2012-01-10 | 2014-08-20 | ams AG | Dispersive element, spectrometer and method to spectrally separate wavelengths of light incident on a dispersive element |
| CN109857356B (zh) * | 2019-02-15 | 2023-01-24 | 青岛海信移动通信技术股份有限公司 | 一种屏幕显示方法、电子设备及存储介质 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS58195881A (ja) * | 1982-05-11 | 1983-11-15 | 株式会社日立製作所 | Ctデイスプレイ装置 |
| JPS6221191A (ja) * | 1985-07-22 | 1987-01-29 | 株式会社東芝 | 表示制御装置 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| IT1012440B (it) * | 1974-05-16 | 1977-03-10 | Honeywell Inf Systems | Apparato di controllo dei canali di ingresso e uscita delle informa zioni di un calcolatore |
| JPS5713484A (en) * | 1980-04-11 | 1982-01-23 | Ampex | Video output processor |
| NL8102104A (nl) * | 1981-04-29 | 1982-11-16 | Philips Nv | Inrichting voor onderzoek met behulp van ultrageluidsgolven. |
| US4539655A (en) * | 1982-03-16 | 1985-09-03 | Phoenix Digital Corporation | Microcomputer based distributed control network |
| US4574279A (en) * | 1982-11-03 | 1986-03-04 | Compaq Computer Corporation | Video display system having multiple selectable screen formats |
| US4688170A (en) * | 1983-09-22 | 1987-08-18 | Tau Systems Corporation | Communications network for communicating with computers provided with disparate protocols |
| US4651278A (en) * | 1985-02-11 | 1987-03-17 | International Business Machines Corporation | Interface process for an all points addressable printer |
| US4757441A (en) * | 1985-02-28 | 1988-07-12 | International Business Machines Corporation | Logical arrangement for controlling use of different system displays by main proessor and coprocessor |
| US4713779A (en) * | 1985-03-08 | 1987-12-15 | Ing.C. Olivetti & Co. S.P.A. | Video converter |
-
1987
- 1987-07-31 US US07/080,091 patent/US5038301A/en not_active Expired - Lifetime
-
1988
- 1988-08-01 JP JP63192578A patent/JPH0291A/ja active Pending
- 1988-08-01 DE DE3854172T patent/DE3854172T2/de not_active Expired - Fee Related
- 1988-08-01 EP EP88112451A patent/EP0303138B1/en not_active Expired - Lifetime
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS58195881A (ja) * | 1982-05-11 | 1983-11-15 | 株式会社日立製作所 | Ctデイスプレイ装置 |
| JPS6221191A (ja) * | 1985-07-22 | 1987-01-29 | 株式会社東芝 | 表示制御装置 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4945816A (en) * | 1985-12-02 | 1990-08-07 | Black Gold Development Corporation | Radial piston hydraulic motor with rotary cam position encoder and valve control system |
| US5078314A (en) * | 1989-07-21 | 1992-01-07 | Kabushiki Kaisha Challenge Five | Two-way communication medium in the form of double post card or the like |
Also Published As
| Publication number | Publication date |
|---|---|
| EP0303138B1 (en) | 1995-07-19 |
| EP0303138A2 (en) | 1989-02-15 |
| US5038301A (en) | 1991-08-06 |
| DE3854172D1 (de) | 1995-08-24 |
| DE3854172T2 (de) | 1996-01-25 |
| EP0303138A3 (en) | 1991-01-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0291A (ja) | ビデオ ディスプレイ デバイスを制御する方法及び装置 | |
| JPH08278486A (ja) | 表示制御装置及び方法及び表示装置 | |
| CA2011102A1 (en) | Method and apparatus for detecting changes in raster data | |
| JPH0587849B2 (ja) | ||
| KR970002580A (ko) | 디스플레이 장치, 디스플레이 시스템 및 디스플레이 제어 방법 | |
| JPH0468655B2 (ja) | ||
| US4713779A (en) | Video converter | |
| EP0312720A2 (en) | Double buffered graphics design system | |
| EP0529932B1 (en) | LCD scroll mechanism | |
| KR100472478B1 (ko) | 메모리 억세스 제어방법 및 장치 | |
| JPH0412393A (ja) | 液晶表示装置 | |
| US5239626A (en) | Display and drawing control system | |
| US5825371A (en) | Graphics controller including a sub-memory | |
| KR100247870B1 (ko) | 산업용 로봇 교시조작기 | |
| CA1308205C (en) | Method and apparatus for multimonitor adaptation circuit | |
| JP2900911B2 (ja) | 3dグラフィック処理メモリシステム | |
| JPS6022279A (ja) | 画像処理方式 | |
| JP3094932B2 (ja) | 装置間データ試験方式 | |
| JPH037989A (ja) | 表示データ制御方式 | |
| JPS61148542A (ja) | デ−タ処理装置の保守方式 | |
| JPH035755B2 (ja) | ||
| JPH0292545A (ja) | ハードコピー方式 | |
| JPH05210380A (ja) | ビットマップ表示装置の表示アトリビュート制御回路 | |
| JPH06180567A (ja) | 画像処理装置 | |
| JPS6125189A (ja) | ビツトマツプ処理におけるブリンク制御方式 |