JPH036351U - - Google Patents
Info
- Publication number
- JPH036351U JPH036351U JP6598389U JP6598389U JPH036351U JP H036351 U JPH036351 U JP H036351U JP 6598389 U JP6598389 U JP 6598389U JP 6598389 U JP6598389 U JP 6598389U JP H036351 U JPH036351 U JP H036351U
- Authority
- JP
- Japan
- Prior art keywords
- frame synchronization
- circuit
- frame
- pattern
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 4
- 239000011159 matrix material Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Time-Division Multiplex Systems (AREA)
Description
第1図はこの考案の一実施例の構成を示すブロ
ツク図、第2図はメモリ回路30の構成を示す図
、第3図はパターン検出回路18におけるメモリ
内容を示す図、第4図は従来のフレーム同期回路
の構成を示すブロツク図、第5図は同回路の動作
を説明するためのフレームフオーマツトである。 16……ラツチ回路、18……パターン検出回
路、22……フレーム同期カウンタ、26……マ
ルチフレーム同期カウンタ、30……メモリ回路
。なお、各図中、同一符号は同一又は相当部分を
示す。
ツク図、第2図はメモリ回路30の構成を示す図
、第3図はパターン検出回路18におけるメモリ
内容を示す図、第4図は従来のフレーム同期回路
の構成を示すブロツク図、第5図は同回路の動作
を説明するためのフレームフオーマツトである。 16……ラツチ回路、18……パターン検出回
路、22……フレーム同期カウンタ、26……マ
ルチフレーム同期カウンタ、30……メモリ回路
。なお、各図中、同一符号は同一又は相当部分を
示す。
Claims (1)
- Lおよびnを正の整数とし、Lビツトよりなる
フレームをn個配列してマルチフレームを構成し
、前記各フレームの所定位置の1ビツトをフレー
ム同期ビツトとしてnビツトよりなるフレーム同
期パターンを形成するデイジタル信号列のフレー
ム同期回路において、前記デイジタル信号列をL
行、n列のマトリクス状に記憶させるメモリ回路
と、このメモリ回路から読み出されたnビツトの
データをラツチするラツチ回路と、前記フレーム
同期パターンに等しい第1のフレーム同期パター
ンを1ビツトづつローテーシヨンした(n−1)
個の第2フレームの同期パターンを有し、これら
のフレーム同期パターンのいずれかと前記ラツチ
回路のnビツトデータとのパターン一致検出を行
うパターン検出回路と、このパターン検出回路の
出力に基づいて前記ラツチ回路のラツチ動作を制
御するフレーム同期カウンタと、このフレーム同
期カウタンからのフレームパルスと、前記パター
ン検出回路からの情報に基づいて、マルチフレー
ムパルスを生成するマルチフレーム同期カウンタ
とで構成したことを特徴とするフレーム同期回路
。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP6598389U JPH036351U (ja) | 1989-06-06 | 1989-06-06 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP6598389U JPH036351U (ja) | 1989-06-06 | 1989-06-06 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH036351U true JPH036351U (ja) | 1991-01-22 |
Family
ID=31598307
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP6598389U Pending JPH036351U (ja) | 1989-06-06 | 1989-06-06 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH036351U (ja) |
-
1989
- 1989-06-06 JP JP6598389U patent/JPH036351U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH036351U (ja) | ||
| JP3013011B2 (ja) | バッファ回路 | |
| JPH02118341U (ja) | ||
| JP2692438B2 (ja) | フレーム同期回路 | |
| JPH0399368U (ja) | ||
| JPS62135257U (ja) | ||
| JPH0324736U (ja) | ||
| JPS6264048U (ja) | ||
| JPH0381165A (ja) | 強調文字発生回路 | |
| JPH0232150U (ja) | ||
| JPH0238645U (ja) | ||
| JPH01147441U (ja) | ||
| JPS6338420U (ja) | ||
| JPS62161399U (ja) | ||
| JPS62203564U (ja) | ||
| JPS6415485U (ja) | ||
| JPS61239793A (ja) | フレ−ムメモリ−装置 | |
| JPS58139753U (ja) | 同期保護回路 | |
| JPS6395755A (ja) | 有効デ−タ抽出回路 | |
| JPH0166697U (ja) | ||
| JPS58124895U (ja) | アラ−ム信号保持回路 | |
| JPS6326188U (ja) | ||
| JPH0186723U (ja) | ||
| JPS61160556U (ja) | ||
| JPH0466816U (ja) |