JPH0368007A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH0368007A
JPH0368007A JP1204993A JP20499389A JPH0368007A JP H0368007 A JPH0368007 A JP H0368007A JP 1204993 A JP1204993 A JP 1204993A JP 20499389 A JP20499389 A JP 20499389A JP H0368007 A JPH0368007 A JP H0368007A
Authority
JP
Japan
Prior art keywords
clock signal
software
information processing
5pdo
5pdi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1204993A
Other languages
English (en)
Inventor
Makoto Kaneda
真 金田
Junichi Kobayashi
順一 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP1204993A priority Critical patent/JPH0368007A/ja
Publication of JPH0368007A publication Critical patent/JPH0368007A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明はクロック信号源を内蔵した情報処理装置に関す
る。
[従来の技術] 動作中のアプリケーションソフトが画面の切り替え時、
CPU処理速度が速過ぎてユーザーや周辺装置に対する
入出力が追い付かない時など、ユーザーが手動で外部の
スイッチを切り替えることにより、クロック信号を切り
替えていた。
[発明が解決しようとする課題] しかし、このような従来の情報処理装置では、アプリケ
ーションソフトが特定のクロック信号を選ぶ場合アプリ
ケーションソフトの使用説明書で指定するか、アプリケ
ーションソフトの実行時にクロック信号を調べ、指定の
クロック信号でなければメツセージを出すなどして、ユ
ーザーの手によってスイッチの切り替えを行わなければ
ならず、操作が複雑になるばかりではなく、正しいクロ
ック信号に設定されていない場合正常に動作しないとい
う問題があった。
本発明はこのような問題に鑑みてなされたものであって
、その目的とするところはソフトウェアによって、クロ
ック信号を選択することのできる情報処理装置を提供す
ることである。
[課題を解決するための手段] 本発明はソフトウェアが走行しているCPUのクロック
信号をソフト的に制御する手段と前記の手段によって複
数のクロック信号の中から1つを選択することのできる
装置を備えたことを特徴とする。
[作用] 本発明はソフトウェアからクロック信号選択装置を制御
する手段により、クロック信号選択装置を制御すること
によって、ソフトウェアからクロック信号を選択してい
る。
[実施例] 第2図のハードウェア構成図において、CPUボード(
21)の信号線5PDI (22)、5pDO(23)
がi10ボート(24〉に接続されている。また同時に
本体前面に配置されているP○WERLED (25)
も接続され現在のクロック信号を色によって表示してい
る。
次に、クロック信号の選択手段の原理を説明する。第2
図における信号線5PDI (22)、5PDO(23
)の論理値の組み合せによって、3種類のクロック信号
が選択される。その関係は、5PDO(23)がOで5
PDI (22)が1ならば16MHz、5PDO(2
3)が1で5PD1 (22)が1ならば10MHz、
5PDO(23)が1で5PDI (22)が0ならば
6MHzである。第3図のフローチャート図はソフトウ
ェアによってクロック信号を選択する手段の手順を示も
のであり、5tep31でI10ボートに出力するデー
タは2ビツトのデータであり、第Oビットが第2図の信
号線5PDO(22)に、第1ビツトが信号線5PDI
 (23)に与える論理値に対応している。従ってソフ
トウェアにより信号線5PDO,信号線5PDIに設定
すべきデータを工/○ボートに出力することによって、
クロック信号の選択が行われる。
次に、第4図に示したフローチャートに基づいて実施例
1を説明する。これは、通信用アプリケーションソフト
の例である。大量のデータを短時間で送受信するため、
また全二重で送受信を同時に行うためにも通信ソフトウ
ェアの実行中は高速な処理が望まれる。そこで、アプリ
ケーションソフト内では次のような処理を行う。
まず、現在のクロック信号を調べるために第2図の信号
線5PDI (22)、5PDO(23)に接続されて
いるI10ボートのデータを読み出す(STEP41)
読み出したデータの5PDO,5PDIの値の組み合せ
を考慮して現在のクロック信号が16MHzかどうか比
較する(STEP42)。
もしクロック信号が16MHz (SPD1=1゜S、
 P D O= 0 )でなかったならば16MHzに
設定するために、I10ボートにデータとして2進数の
10を出力する(STEP43)。
通信ソフトウェアとしての実際の処理を行う(3TEP
44)。
5TEP41で工10ボートから読み出したデータをI
10ボートに出力して、クロック信号を元の状態に戻す
(STEP45)。
次に、第5図に示したフローチャートに基づいて実施例
2を説明する。これは、ユーザーがクロック信号を切り
替えるコマンドの1例である。このコマンドでは、変更
するクロック信号をコマンドラインで指定する。まず、
コマンドラインでクロック信号の指定が行われたかどう
かを調べる。
指定がなければ、なにもしないで終了する(STEP5
1)。
指定した値が16.10.6のいずれかであればそれに
対応した5PDI、5PDOの値を設定する(STEP
52〜54)。
指定された値がいずれでもなければ、エラーメツセージ
を表示して終了する(STEP56)。
I10ポートにデータ5PD1,5PDOを出力してク
ロック信号を切り替える(STEP55)[発明の効果
] 以上、説明したように本発明によればソフトウェアで自
由にクロック信号を制御できるため、ユーザーの手を患
わせることなく最適のクロック信号でソフトウェアの実
行が出来、ユーザーの操作の簡素化と、ソフトウェアの
信頼性の向上を図ることが出来る。
【図面の簡単な説明】
第1図は本発明の情報処理装置の構成を明示するための
ブロック図である。 第2図は本発明の情報処理装置の1実施例を示すハード
ウェア構成図である。 第3図は本発明の情報処理装置のクロック信号選択手段
を示すフローチャート図である。 第4図、第5図は本発明の情報処理装置の1実施例を利
用するソフトウェアの例を示すフローチャート図である
。 10・・・クロック信号選択装置制御手段11・・・中
央処理装置 12・・・クロック信号選択装置 1・・・CPUボード 2・・・信号線5PDI 3・・・信号線5PDO 4・・・I10ボート 5・・・POWER ED 第4図 第1 第2図

Claims (1)

    【特許請求の範囲】
  1. ソフトウェアが走行しているCPUのクロック信号をソ
    フト的に制御する手段と前記の手段によって複数のクロ
    ック信号の中から1つを選択することのできる装置を備
    えたことを特徴とする情報処理装置。
JP1204993A 1989-08-08 1989-08-08 情報処理装置 Pending JPH0368007A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1204993A JPH0368007A (ja) 1989-08-08 1989-08-08 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1204993A JPH0368007A (ja) 1989-08-08 1989-08-08 情報処理装置

Publications (1)

Publication Number Publication Date
JPH0368007A true JPH0368007A (ja) 1991-03-25

Family

ID=16499691

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1204993A Pending JPH0368007A (ja) 1989-08-08 1989-08-08 情報処理装置

Country Status (1)

Country Link
JP (1) JPH0368007A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5778237A (en) * 1995-01-10 1998-07-07 Hitachi, Ltd. Data processor and single-chip microcomputer with changing clock frequency and operating voltage
WO2007126046A1 (ja) 2006-04-27 2007-11-08 Kabushiki Kaisha Yakult Honsha カンプトテシン誘導体の製造方法
JP2011003174A (ja) * 2009-06-22 2011-01-06 Chung-Hsing Chang 周波数の即時調整が可能な節電型トリガー制御装置、および、その方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5778237A (en) * 1995-01-10 1998-07-07 Hitachi, Ltd. Data processor and single-chip microcomputer with changing clock frequency and operating voltage
WO2007126046A1 (ja) 2006-04-27 2007-11-08 Kabushiki Kaisha Yakult Honsha カンプトテシン誘導体の製造方法
JP2011003174A (ja) * 2009-06-22 2011-01-06 Chung-Hsing Chang 周波数の即時調整が可能な節電型トリガー制御装置、および、その方法

Similar Documents

Publication Publication Date Title
US4309755A (en) Computer input/output arrangement for enabling a simultaneous read/write data transfer
EP0665502B1 (en) Asynchronous serial communication circuit
EP1213657A2 (en) Dual interface serial bus
JPH0368007A (ja) 情報処理装置
KR0167644B1 (ko) 다수의 통신 전송 방식을 선택적으로 사용하기 위한 통신시스템
KR900004004B1 (ko) 작동 기능 회로의 선택 및 로킹 회로
US5590371A (en) Serial communication circuit on an LSI chip and communicating with another microcomputer on the chip
US5966303A (en) Position control signal generating circuit
JP3395600B2 (ja) データ転送装置
JPH0546535A (ja) データ転送インタフエース装置
KR100962306B1 (ko) 임베디드 시스템의 양방향 데이터 통신장치 및 그 방법
JPH06103898B2 (ja) シリアル伝送のための機能を利用したパラレル伝送方法
JPH04348638A (ja) データ伝送方法
KR940003555Y1 (ko) 데이타통신 인터페이스의 선택회로
JPS6367041A (ja) シリアルデ−タの送受信装置
JPS61270952A (ja) デ−タ伝送方式
JPH0775345B2 (ja) シリアルインターフェイス
KR100429607B1 (ko) 휴대용 전화기의 데이터 전송 장치 및 방법
JP2655082B2 (ja) 暗号化システム
WO1996002886A1 (en) Non-interrupt type microprocessor apparatus with means for zero crossing synchronization of data loading
JPS63227239A (ja) 通信装置
JPH02288796A (ja) リモコン送信用集積回路
JPH0736372A (ja) プログラマブルコントローラ用の操作表示装置
KR19980036223A (ko) 교환기 시험환경에서 사용자와 칠(chill) 프로세스 간의 통신 방법
JPS6378639A (ja) シリアルデ−タの送受信装置