JPH0430683A - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JPH0430683A JPH0430683A JP2135042A JP13504290A JPH0430683A JP H0430683 A JPH0430683 A JP H0430683A JP 2135042 A JP2135042 A JP 2135042A JP 13504290 A JP13504290 A JP 13504290A JP H0430683 A JPH0430683 A JP H0430683A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- electrode
- scanning
- liquid crystal
- period
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は一般テレビジョン信号、例えばNTSC信号や
高品位テレビジョン信号等において、液晶を用い画像と
して表示する液晶表示装置に関するものである。
高品位テレビジョン信号等において、液晶を用い画像と
して表示する液晶表示装置に関するものである。
従来の技術
従来の液晶表示装置の一例としては、例えば特開昭63
−249896号にアクティブマトリクスの例が示され
ている。また、第5図は従来の液晶表示装置のパネル周
辺駆動回路の構成を示したブロック図である。第5図に
おいて、101は液晶パネル、102は1つの絵素の構
成、103は各絵素をスイッチングするスイッチングト
ランジスタ(−船釣にアモルファスシリコン等で構成さ
れた薄膜トランジスタで以下TFT C工hinFi1
m エransisLor)と略す)、104は液晶
セル、1 ’05はTFT103i/)Fizイン!極
に接続された絵素電極、106はすべでの絵素に共通な
対向電極、107はTFT103のゲート電JIGに接
続された走査電極、108はTFT 103のソース電
極Sに接続された信号電極、109は走査スタート信号
Svを入力する走査スタート信号Sv入力端子、110
は水平同期信号「Hを入力する水平同期信号fH入力端
子、111は奇数行の走査電極の信号を制御する制御信
号C1入力端子、112は偶数行の走査電極の信号を制
御する制御信号02入力端子、113はTFT 103
をオン状態にするための走査電極電圧(+Vg)を入力
する走査電極電圧(+Vg)入力端子、114はTPT
IQ3をオフさせるための走査電極電圧(−Vg)を入
力する走査電極電圧(−Vg)入力端子、115はi
/ 2個のシフトレジスタ回路、116はi個のゲート
回路、1i/は走査電極電圧(+Vg)と走査電極電圧
(−Vg)を切り換える垂直信号切換回路、11Bは各
絵素のTFT103を線順次駆動するための信号を出力
する垂直走査回路、119は液晶を交流駆動するため映
像信号を1垂直走査期間毎に極性反転した液晶駆動信号
を入力する液晶駆動信号入力端子、120は液晶駆動信
号をサンプリングするためのクロックCKを入力するク
ロックCK入力端子、121は液晶駆動信号をクロック
CKでサンプリングしl水平走査期間Th毎に線順次駆
動する水平走査回路をそれぞれ示している。そして、水
平走査回路121の出力はYlからYjまでj列、垂直
走査回路118の出力はXlからXiまでi行それぞれ
あり、画面をi行j列で構成されている。
−249896号にアクティブマトリクスの例が示され
ている。また、第5図は従来の液晶表示装置のパネル周
辺駆動回路の構成を示したブロック図である。第5図に
おいて、101は液晶パネル、102は1つの絵素の構
成、103は各絵素をスイッチングするスイッチングト
ランジスタ(−船釣にアモルファスシリコン等で構成さ
れた薄膜トランジスタで以下TFT C工hinFi1
m エransisLor)と略す)、104は液晶
セル、1 ’05はTFT103i/)Fizイン!極
に接続された絵素電極、106はすべでの絵素に共通な
対向電極、107はTFT103のゲート電JIGに接
続された走査電極、108はTFT 103のソース電
極Sに接続された信号電極、109は走査スタート信号
Svを入力する走査スタート信号Sv入力端子、110
は水平同期信号「Hを入力する水平同期信号fH入力端
子、111は奇数行の走査電極の信号を制御する制御信
号C1入力端子、112は偶数行の走査電極の信号を制
御する制御信号02入力端子、113はTFT 103
をオン状態にするための走査電極電圧(+Vg)を入力
する走査電極電圧(+Vg)入力端子、114はTPT
IQ3をオフさせるための走査電極電圧(−Vg)を入
力する走査電極電圧(−Vg)入力端子、115はi
/ 2個のシフトレジスタ回路、116はi個のゲート
回路、1i/は走査電極電圧(+Vg)と走査電極電圧
(−Vg)を切り換える垂直信号切換回路、11Bは各
絵素のTFT103を線順次駆動するための信号を出力
する垂直走査回路、119は液晶を交流駆動するため映
像信号を1垂直走査期間毎に極性反転した液晶駆動信号
を入力する液晶駆動信号入力端子、120は液晶駆動信
号をサンプリングするためのクロックCKを入力するク
ロックCK入力端子、121は液晶駆動信号をクロック
CKでサンプリングしl水平走査期間Th毎に線順次駆
動する水平走査回路をそれぞれ示している。そして、水
平走査回路121の出力はYlからYjまでj列、垂直
走査回路118の出力はXlからXiまでi行それぞれ
あり、画面をi行j列で構成されている。
第6図(a)〜(n)はこの従来の液晶表示装置の信号
波形図を示している。ここでは図の簡略化のため映像信
号にはホワイトラスターを用い、液晶に印加される電圧
は理想的に画面内で一様であるものとする。同図におい
て、(a)に示すSvは走査スタート信号、■)に示す
fHは水平同期信号、(C)に示すG1は奇数フィール
ドの走査信号を制御する制御信号、(司に示すG2は偶
数フィールドの走査信号を制御する制御信号、(e)〜
(ハ)に示すVga t e 1〜Vgate4は走査
電極X1〜X4行における走査電極信号、(i)に示す
Vsigは水平走査回路121より出力された信号電極
信号、(j)に示すVcomは対向電極106に供給す
る対向電極信号、(ロ)〜(ロ)に示すVdl〜Vd4
は走査電極x1〜x4行における絵素電極信号をそれぞ
れ示している。
波形図を示している。ここでは図の簡略化のため映像信
号にはホワイトラスターを用い、液晶に印加される電圧
は理想的に画面内で一様であるものとする。同図におい
て、(a)に示すSvは走査スタート信号、■)に示す
fHは水平同期信号、(C)に示すG1は奇数フィール
ドの走査信号を制御する制御信号、(司に示すG2は偶
数フィールドの走査信号を制御する制御信号、(e)〜
(ハ)に示すVga t e 1〜Vgate4は走査
電極X1〜X4行における走査電極信号、(i)に示す
Vsigは水平走査回路121より出力された信号電極
信号、(j)に示すVcomは対向電極106に供給す
る対向電極信号、(ロ)〜(ロ)に示すVdl〜Vd4
は走査電極x1〜x4行における絵素電極信号をそれぞ
れ示している。
以上のように構成された従来の液晶表示装置において、
以下その動作を第5図及び第6図(a)〜(n)と共に
説明する。
以下その動作を第5図及び第6図(a)〜(n)と共に
説明する。
第5図において、水平走査回路121に液晶駆動信号を
入力すると、各信号電極10Bには第6図(i)に示す
信号電極信号Vsigが供給される。
入力すると、各信号電極10Bには第6図(i)に示す
信号電極信号Vsigが供給される。
そして、対向電極106に第6図0)に示す対向電極信
号Vcomを入力する。そして、垂直走査回路118で
は、走査スタート信号Sv入力端子109に第6図(a
)に示す走査スタート信号Svを、水平同期信号fH入
力端子110に第6図(blに示す水平同期信号fHを
、制御信号01入力端子111に第6図(C)に示す制
御信号G1を、制御信号G2入力端子112に第6図(
ロ)に示す制御信号G2をそれぞれ入力する。
号Vcomを入力する。そして、垂直走査回路118で
は、走査スタート信号Sv入力端子109に第6図(a
)に示す走査スタート信号Svを、水平同期信号fH入
力端子110に第6図(blに示す水平同期信号fHを
、制御信号01入力端子111に第6図(C)に示す制
御信号G1を、制御信号G2入力端子112に第6図(
ロ)に示す制御信号G2をそれぞれ入力する。
まず最初に奇数行の走査電極X1行目について説明する
。奇数フィールドにおいて、パルス幅が1水平走査期間
Thの第6図(e)に示す走査電極信号VgaLelが
出力される。すると、走査電極×1行目のTPTI03
はオン状態となり、第6図(1)に示す信号電極信号V
sigが絵素電極105に供給される。そしてl水平走
査期間Th後、走査電極X1行目のTFT103はオフ
状態となり次にオン状態となるまでの1フレ一ム期間第
6図(ト)に示す絵素電極信号Vdlに示すように電圧
を保持することになる。そして次のフレームの奇数フィ
ールドにおいて、再度パルス幅が1水平走査期間Thの
第6図(e)に示す走査電極信号Vga t e 1が
出力される。すると、走査電極X1行目のTFT103
はオン状態となり、第6図(1)に示す信号電極信号V
sigが絵素電極105に供給される。そしてl水平走
査期間Th後、走査電極X1行目のTFT103はオフ
状態となり次にオン状態となるまでの1フレ一ム期間第
6図(資)に示す絵素電極信号Vdlに示すように電圧
を保持することになる。ここで斜線で示した部分が実効
値として液晶セル104に印加され、この実効値に応し
た画像を表示することになる。以下同様に奇数行の走査
電極で行なわれ画像を表示していく。
。奇数フィールドにおいて、パルス幅が1水平走査期間
Thの第6図(e)に示す走査電極信号VgaLelが
出力される。すると、走査電極×1行目のTPTI03
はオン状態となり、第6図(1)に示す信号電極信号V
sigが絵素電極105に供給される。そしてl水平走
査期間Th後、走査電極X1行目のTFT103はオフ
状態となり次にオン状態となるまでの1フレ一ム期間第
6図(ト)に示す絵素電極信号Vdlに示すように電圧
を保持することになる。そして次のフレームの奇数フィ
ールドにおいて、再度パルス幅が1水平走査期間Thの
第6図(e)に示す走査電極信号Vga t e 1が
出力される。すると、走査電極X1行目のTFT103
はオン状態となり、第6図(1)に示す信号電極信号V
sigが絵素電極105に供給される。そしてl水平走
査期間Th後、走査電極X1行目のTFT103はオフ
状態となり次にオン状態となるまでの1フレ一ム期間第
6図(資)に示す絵素電極信号Vdlに示すように電圧
を保持することになる。ここで斜線で示した部分が実効
値として液晶セル104に印加され、この実効値に応し
た画像を表示することになる。以下同様に奇数行の走査
電極で行なわれ画像を表示していく。
次に、偶数行の走査型1iX2行目について説明する。
偶数フィールドにおいて、パルス幅が1水平走査期間T
hの第6図(f)に示す走査ti信号Vgate2が出
力される。すると、走査電極X2行目のTFT l 0
3はオン状態となり、第6図(ilに示す信号電極信号
Vs igが絵素電極105に供給される。そして信号
供給期間Tsig後、走査電極X2行目のTFT103
はオフ状態となり次にオン状態となるまでの1フレ一ム
期間第6図(1)に示す絵素電極信号Vd2に示すよう
に電圧を保持することになる。そして次のフレームの偶
数フィールドにおいて、再度パルス幅が1水平走査期間
Thの第6図(f)に示す走査電極信号Vgate2が
出力される。すると、走査電極X2行目のTFT 10
3はオン状態となり、第6図(i)に示す信号電橋信号
Vs igが絵素電極105に供給される。そしてl水
平走査期間Th後、走査電極x2行目のTFT 103
はオフ状態となり次にオン状態となるまでの1フレ一ム
期間第6図(1)に示す絵素電極信号Vd2に示すよう
に電圧を保持することになる。ここで斜線で示した部分
が実効値として液晶セル104に印加され、この実効値
に応じた画像を表示することになる。以下同様に偶数行
の走査電極で行なわれ画像を表示していく、このように
、偶数行の走査電極では奇数行の動作より1フイールド
遅れた動作となっている。
hの第6図(f)に示す走査ti信号Vgate2が出
力される。すると、走査電極X2行目のTFT l 0
3はオン状態となり、第6図(ilに示す信号電極信号
Vs igが絵素電極105に供給される。そして信号
供給期間Tsig後、走査電極X2行目のTFT103
はオフ状態となり次にオン状態となるまでの1フレ一ム
期間第6図(1)に示す絵素電極信号Vd2に示すよう
に電圧を保持することになる。そして次のフレームの偶
数フィールドにおいて、再度パルス幅が1水平走査期間
Thの第6図(f)に示す走査電極信号Vgate2が
出力される。すると、走査電極X2行目のTFT 10
3はオン状態となり、第6図(i)に示す信号電橋信号
Vs igが絵素電極105に供給される。そしてl水
平走査期間Th後、走査電極x2行目のTFT 103
はオフ状態となり次にオン状態となるまでの1フレ一ム
期間第6図(1)に示す絵素電極信号Vd2に示すよう
に電圧を保持することになる。ここで斜線で示した部分
が実効値として液晶セル104に印加され、この実効値
に応じた画像を表示することになる。以下同様に偶数行
の走査電極で行なわれ画像を表示していく、このように
、偶数行の走査電極では奇数行の動作より1フイールド
遅れた動作となっている。
これらのことが繰り返し行なわれ、画面全体で画像を表
示している。
示している。
発明が解決しようとする課題
しかしながら上記のような構成では、奇数行の表示と偶
数行の表示は1フレームの期間保持しており、かつ画像
の更新タイミングが1フイ一ルド期間ずれていた。その
ため、画像が動いた場合、奇数行の表示と偶数行の表示
に不自然さが生じ、画像表示品質が著しく低下するとい
う課題を有していた。
数行の表示は1フレームの期間保持しており、かつ画像
の更新タイミングが1フイ一ルド期間ずれていた。その
ため、画像が動いた場合、奇数行の表示と偶数行の表示
に不自然さが生じ、画像表示品質が著しく低下するとい
う課題を有していた。
一方、これらの課題を解決するために従来では液晶の駆
動周波数を高くするなどの画像処理を行なっていたが、
非常に複雑でしかも高価になるという!lHをも有して
いた。
動周波数を高くするなどの画像処理を行なっていたが、
非常に複雑でしかも高価になるという!lHをも有して
いた。
本発明はかかる点に鑑み、動画像における画像表示品質
を向上させる液晶表示装置をコンパクトにかつ安価に提
供することを目的とする。
を向上させる液晶表示装置をコンパクトにかつ安価に提
供することを目的とする。
課題を解決するための手段
本発明は、
(1)2枚の透明基板に液晶を挟持し、第一の透明基板
上ではi本の走査電極とj本の信号電極をi行j列に配
置し、各交点に三端子のスイッチング素子と液晶セルか
らなる絵素を構成し、前記各絵素における前記三端子の
スイッチング素子のドレイン電極を前記液晶セルの第一
の電極にゲート電極を前記走査電極にソース電極を前記
信号電極にそれぞれ接続し、前記液晶セルの第二の電極
を第二の透明基板上の全絵素に共通な対向電極に接続し
た液晶パネルであって、1水平走査期間Th毎に信号を
シフトしていくi 72個のシフトレジスタ回路と、前
記シフトレジスタ回路の出力期間を制御するi個のゲー
ト回路と、前記ゲート回路の出力により2種類の走査電
極電圧(+Vg)と走査電極電圧(−Vg)を切り換え
る垂直信号切換回路と、液晶を駆動するための表示信号
Vsigを供給する水平走査回路と、前記水平走査回路
の表示信号Vsigと消去信号Vdelを第一の制御信
号Gdelにより切り換える水平信号切換回路とを有し
、前記各シフトレジスタ回路の出力を奇数行のゲート回
路の第一の入力と偶数行のゲート回路の第一の入力にそ
れぞれ接続し、第二の制御信号G1を前記奇数行のゲー
ト回路の第二の入力に接続し、第三の制御信号G2を前
記偶数行のゲート回路の第二の入力に接続し、前記第〜
の制御信号(、delは前記水平信号切換回路の出力が
1水平走査期間Th内の信号供給期間Tsigは表示信
号Vsigに信号消去期間Tdel!は消去信号Vde
lとなる信号で、前記第二の制御信号G1は奇数フィー
ルドの前記信号供給期間Tsigにおいて前記垂直信号
切換回路の奇数行の出力が走査電極電圧(”、Vg)に
なる信号で且つ偶数フィールドの前記信号消去期間Td
elにおいて前記垂直信号切換回路の偶数行の出力が走
査電極電圧(+Vg)となる信号で、前記第三の制御信
号G2は奇数フィールドの前記信号消去期間Tdel!
において前記垂直信号切換回路の偶数行の走査電極の出
力が走査電極電圧(+Vg)となる信号で且つ偶数フィ
ールドの前記信号供給期間Tsigにおいて前記垂直信
号切換回路の偶数行の走査電極の出力が走査電極電圧(
+Vg)となる信号であることから成る液晶表示装置で
あり、また (2)2枚の透明基板に液晶を挟持し、第一の透明基板
上では1本の走査電極と1本の信号電極をi行j列に配
置し、各交点に2つの三端子のスイッチング素子と液晶
セルからなる絵素を構成し、前記各絵素における第一の
三端子のスイッチング素子のドレイン電極を前記液晶セ
ルの第一の電極にゲート電極を前記走査電極にソース電
極を前記信号電極にそれぞれ接続し、前記液晶セルの第
二の電極を第二の透明基板上の全絵素に共通な対向電極
に接続し、前記各絵素における第二の三端子のスイッチ
ング素子のドレイン電極を前記液晶セルの第一の電極に
ゲート電極を前記第一の三端子のスイッチング素子のゲ
ート電極を接続した走査電極に隣接する走査電極にソー
ス電極を前記対向電極にそれぞれ接続した液晶パネルで
あって、■水平走査期間Th毎に信号をシフトしていく
i/2個のシフトレジスタ回路と、前記シフトレジスタ
回路の出力期間を制御するi個のゲート回路と、前記ゲ
ート回路の出力により2種類の走査電極電圧(+Vg)
と(−Vg)を切り換える垂直信号切換回路と、液晶を
駆動するための表示信号Vsigを供給する水平走査回
路とを有し、前記各シフトレジスタ回路の出力を奇数行
のゲート回路の第一の入力と偶数行のゲート回路の第一
の入力にそれぞれ接続し、第一の制御信号C1を前記奇
数行のゲート回路の第二の入力に接続し、第二の制御信
号G2を前記偶数行のゲート回路の第二の入力に接続し
、前記第一の制御信号G1は奇数フィールドの期間だけ
前記垂直信号切換回路の奇数行の走査電極の出力が前記
走査電極電圧(+Vg)となる信号で、前記第二の制御
信号G2は偶数フィールドの期間だけ前記垂直信号切換
回路の偶数行の走査電極の出力が前記走査電極電圧(+
Vg)となる信号であることを備えた液晶表示装置であ
る。
上ではi本の走査電極とj本の信号電極をi行j列に配
置し、各交点に三端子のスイッチング素子と液晶セルか
らなる絵素を構成し、前記各絵素における前記三端子の
スイッチング素子のドレイン電極を前記液晶セルの第一
の電極にゲート電極を前記走査電極にソース電極を前記
信号電極にそれぞれ接続し、前記液晶セルの第二の電極
を第二の透明基板上の全絵素に共通な対向電極に接続し
た液晶パネルであって、1水平走査期間Th毎に信号を
シフトしていくi 72個のシフトレジスタ回路と、前
記シフトレジスタ回路の出力期間を制御するi個のゲー
ト回路と、前記ゲート回路の出力により2種類の走査電
極電圧(+Vg)と走査電極電圧(−Vg)を切り換え
る垂直信号切換回路と、液晶を駆動するための表示信号
Vsigを供給する水平走査回路と、前記水平走査回路
の表示信号Vsigと消去信号Vdelを第一の制御信
号Gdelにより切り換える水平信号切換回路とを有し
、前記各シフトレジスタ回路の出力を奇数行のゲート回
路の第一の入力と偶数行のゲート回路の第一の入力にそ
れぞれ接続し、第二の制御信号G1を前記奇数行のゲー
ト回路の第二の入力に接続し、第三の制御信号G2を前
記偶数行のゲート回路の第二の入力に接続し、前記第〜
の制御信号(、delは前記水平信号切換回路の出力が
1水平走査期間Th内の信号供給期間Tsigは表示信
号Vsigに信号消去期間Tdel!は消去信号Vde
lとなる信号で、前記第二の制御信号G1は奇数フィー
ルドの前記信号供給期間Tsigにおいて前記垂直信号
切換回路の奇数行の出力が走査電極電圧(”、Vg)に
なる信号で且つ偶数フィールドの前記信号消去期間Td
elにおいて前記垂直信号切換回路の偶数行の出力が走
査電極電圧(+Vg)となる信号で、前記第三の制御信
号G2は奇数フィールドの前記信号消去期間Tdel!
において前記垂直信号切換回路の偶数行の走査電極の出
力が走査電極電圧(+Vg)となる信号で且つ偶数フィ
ールドの前記信号供給期間Tsigにおいて前記垂直信
号切換回路の偶数行の走査電極の出力が走査電極電圧(
+Vg)となる信号であることから成る液晶表示装置で
あり、また (2)2枚の透明基板に液晶を挟持し、第一の透明基板
上では1本の走査電極と1本の信号電極をi行j列に配
置し、各交点に2つの三端子のスイッチング素子と液晶
セルからなる絵素を構成し、前記各絵素における第一の
三端子のスイッチング素子のドレイン電極を前記液晶セ
ルの第一の電極にゲート電極を前記走査電極にソース電
極を前記信号電極にそれぞれ接続し、前記液晶セルの第
二の電極を第二の透明基板上の全絵素に共通な対向電極
に接続し、前記各絵素における第二の三端子のスイッチ
ング素子のドレイン電極を前記液晶セルの第一の電極に
ゲート電極を前記第一の三端子のスイッチング素子のゲ
ート電極を接続した走査電極に隣接する走査電極にソー
ス電極を前記対向電極にそれぞれ接続した液晶パネルで
あって、■水平走査期間Th毎に信号をシフトしていく
i/2個のシフトレジスタ回路と、前記シフトレジスタ
回路の出力期間を制御するi個のゲート回路と、前記ゲ
ート回路の出力により2種類の走査電極電圧(+Vg)
と(−Vg)を切り換える垂直信号切換回路と、液晶を
駆動するための表示信号Vsigを供給する水平走査回
路とを有し、前記各シフトレジスタ回路の出力を奇数行
のゲート回路の第一の入力と偶数行のゲート回路の第一
の入力にそれぞれ接続し、第一の制御信号C1を前記奇
数行のゲート回路の第二の入力に接続し、第二の制御信
号G2を前記偶数行のゲート回路の第二の入力に接続し
、前記第一の制御信号G1は奇数フィールドの期間だけ
前記垂直信号切換回路の奇数行の走査電極の出力が前記
走査電極電圧(+Vg)となる信号で、前記第二の制御
信号G2は偶数フィールドの期間だけ前記垂直信号切換
回路の偶数行の走査電極の出力が前記走査電極電圧(+
Vg)となる信号であることを備えた液晶表示装置であ
る。
作用
本発明は前記した(1)の構成により、水平信号切換回
路の出力が1水平走査期間Th内の信号供給期間Tsi
gは表示信号Vsigに信号消去期間Tdelは消去信
号Vdelになり、奇数行の走査電極の奇数フィールド
では垂直信号切換回路の出力が信号供給期間Tsigに
走査電極電圧(+Vg)となり、奇数行の走査電極の偶
数フィールドでは垂直信号切換回路の出力が信号消去期
間Tdefに走査電極電圧(+Vg)となり、方偶数行
の走査電極の奇数フィールドでは垂直信号切換回路の出
力が信号消去期間TdeIlに走査電極電圧(+Vg)
となり、偶数行の走査電極の偶数フィールドでは垂直信
号切換回路の出力が信号供給期間Tsigに走査電極電
圧(+Vg’)となり、画像表示の更新が1フイールド
毎に行なわれるため、1フイールドの画像情報は1フイ
一ルド期間だけの表示となり、複雑な画像処理を行なわ
ずに動画像表示において高品質な表示を得ることができ
る。また、前記した(2)の構成により、奇数行の走査
電極では奇数フィールドに表示信号が供給され偶数フィ
ールドで信号が消去される。逆に偶数行の走査電極では
偶数フィールドに表示信号が供給され奇数フィールドで
信号が消去される。
路の出力が1水平走査期間Th内の信号供給期間Tsi
gは表示信号Vsigに信号消去期間Tdelは消去信
号Vdelになり、奇数行の走査電極の奇数フィールド
では垂直信号切換回路の出力が信号供給期間Tsigに
走査電極電圧(+Vg)となり、奇数行の走査電極の偶
数フィールドでは垂直信号切換回路の出力が信号消去期
間Tdefに走査電極電圧(+Vg)となり、方偶数行
の走査電極の奇数フィールドでは垂直信号切換回路の出
力が信号消去期間TdeIlに走査電極電圧(+Vg)
となり、偶数行の走査電極の偶数フィールドでは垂直信
号切換回路の出力が信号供給期間Tsigに走査電極電
圧(+Vg’)となり、画像表示の更新が1フイールド
毎に行なわれるため、1フイールドの画像情報は1フイ
一ルド期間だけの表示となり、複雑な画像処理を行なわ
ずに動画像表示において高品質な表示を得ることができ
る。また、前記した(2)の構成により、奇数行の走査
電極では奇数フィールドに表示信号が供給され偶数フィ
ールドで信号が消去される。逆に偶数行の走査電極では
偶数フィールドに表示信号が供給され奇数フィールドで
信号が消去される。
このように画像表示の更新が1フイールド毎に行なわれ
るため、1フイールドの画像情報はIフィールド期間だ
けの表示となり、?1111な画像処理を行なわずに動
画像表示において高品質な表示を得ることができ、それ
らの実用的効果は大きい。
るため、1フイールドの画像情報はIフィールド期間だ
けの表示となり、?1111な画像処理を行なわずに動
画像表示において高品質な表示を得ることができ、それ
らの実用的効果は大きい。
実施例
第1図は本発明の第1の実施例における液晶表示装置の
パネル周辺駆動回路の構成を示したブロツク図である。
パネル周辺駆動回路の構成を示したブロツク図である。
この発明の目的は、従来と同じ液晶パネルを用いて動画
像における画像表示品質を向上することにある。
像における画像表示品質を向上することにある。
第1図において、101は液晶パネル、102は1絵素
の構成、103は各絵素をスイッチングするスイッチン
グトランジスタ(−船釣にアモルファスシリコン等で構
成された薄膜トランジスタで以下T’FT(工hin
Film Tran−5istor)と略す)、1
04は液晶セル、105はTFT103のドレイン電極
に接続された絵素電極、106はすべての絵素に共通な
対向電極、107はTFT103のゲート電極Gに接続
された走査電極、108はTFT 103のソース電極
Sに接続された信号電極、109は走査スタート信号S
vを入力する走査スタート信号Sv入力端子、110は
水平同期信号fHを入力する水平同期信号fH入力端子
、111は奇数行の走査電極の信号を制御する制御信号
01入力端子、112は偶数行の走査電極の信号を制御
する制御信号62入力端子、113はTFT103をオ
ンさせるための走査電極電圧(+Vg)を入力する走査
電極電圧(+Vg)入力端子、114はTFT 103
をオフさせるための走査電極電圧(−Vg)を入力する
走査電極電圧(−Vg、)入力端子、115はi /
2個のシフトレジスタ回路、116はi個のゲート回路
、1i/は走査電極電圧(+Vg)と走査電極電圧(−
Vg)を切り換える垂直信号切換回路、118は各絵素
のTFT103を線順次駆動するための信号を出力する
垂直走査回路、119は液晶を交流駆動するため映像信
号を1垂直走査期間毎に極性反転した液晶駆動信号を入
力する液晶駆動信号入力端子、120は液晶駆動信号を
サンプリングするためのクロックCKを入力するクロッ
クCK入力端子、121は液晶駆動信号をクロックCK
でサンプリングし1水平走査期間Th毎に線順次駆動す
る水平走査回路をそれぞれ示している。ここまでは従来
の液晶表示装置のパネル周辺駆動回路の構成を示した第
6図のブロック図と同じである。従来と異なる点は、水
平走査回路121の出力に水平信号切換回路122を設
けた点である。水平信号切換回路122の構成は、12
3は制御信号Gdej!を入力する制御信号Gdel入
力端子、124は消去信号VdeIlを入力する消去信
号Vdel入力端子からなっている。そして、水平信号
切換回路122の出力はYlからYjまでj列、垂直走
査回路11Bの出力はXlからXiまでi行それぞれあ
り、画面はi行j列で構成されている。
の構成、103は各絵素をスイッチングするスイッチン
グトランジスタ(−船釣にアモルファスシリコン等で構
成された薄膜トランジスタで以下T’FT(工hin
Film Tran−5istor)と略す)、1
04は液晶セル、105はTFT103のドレイン電極
に接続された絵素電極、106はすべての絵素に共通な
対向電極、107はTFT103のゲート電極Gに接続
された走査電極、108はTFT 103のソース電極
Sに接続された信号電極、109は走査スタート信号S
vを入力する走査スタート信号Sv入力端子、110は
水平同期信号fHを入力する水平同期信号fH入力端子
、111は奇数行の走査電極の信号を制御する制御信号
01入力端子、112は偶数行の走査電極の信号を制御
する制御信号62入力端子、113はTFT103をオ
ンさせるための走査電極電圧(+Vg)を入力する走査
電極電圧(+Vg)入力端子、114はTFT 103
をオフさせるための走査電極電圧(−Vg)を入力する
走査電極電圧(−Vg、)入力端子、115はi /
2個のシフトレジスタ回路、116はi個のゲート回路
、1i/は走査電極電圧(+Vg)と走査電極電圧(−
Vg)を切り換える垂直信号切換回路、118は各絵素
のTFT103を線順次駆動するための信号を出力する
垂直走査回路、119は液晶を交流駆動するため映像信
号を1垂直走査期間毎に極性反転した液晶駆動信号を入
力する液晶駆動信号入力端子、120は液晶駆動信号を
サンプリングするためのクロックCKを入力するクロッ
クCK入力端子、121は液晶駆動信号をクロックCK
でサンプリングし1水平走査期間Th毎に線順次駆動す
る水平走査回路をそれぞれ示している。ここまでは従来
の液晶表示装置のパネル周辺駆動回路の構成を示した第
6図のブロック図と同じである。従来と異なる点は、水
平走査回路121の出力に水平信号切換回路122を設
けた点である。水平信号切換回路122の構成は、12
3は制御信号Gdej!を入力する制御信号Gdel入
力端子、124は消去信号VdeIlを入力する消去信
号Vdel入力端子からなっている。そして、水平信号
切換回路122の出力はYlからYjまでj列、垂直走
査回路11Bの出力はXlからXiまでi行それぞれあ
り、画面はi行j列で構成されている。
第2(a)〜(0)は本発明の第1の実施例における液
晶表示装置の信号波形図を示している。ここでは図の簡
略化のため映像信号にはホワイトラスターを用い、液晶
に印加される電圧は理想的に画面内で一様であるものと
する。同図において、(a)に示すSvは走査スタート
信号、(ロ)に示すfHは水平同期信号、(C)に示す
G1は周期が1水平走査期間Thでパルス幅が奇数フィ
ールドでは信号供給期間Tsig、偶数フィールドでは
信号消去期間Tdelとなる走査電極信号を制御する制
御信号、(ロ)に示すG2は周期が1水平走査期間Th
でパルス幅が奇数フィールドでは信号消去期間Tdel
、偶数フィールドでは信号供給期間Tsigとなる走査
電極信号を制御する制m信号、(e)〜(社)に示すV
ga te l〜Vga te4は走査電極x1〜x4
における走査電極信号、(i)に示すVsigは水平走
査回路121より出力された信号表示信号、(j)に示
すVcomは対向電極106に供給する対向電極信号、
(ト)〜(n)に示すVdl〜Vd4は走査電極X1〜
X4における絵素1i掻信号、(0)に示すGdej!
は周期が1水平走査期間Thでパルス幅が信号消去期間
Tdelとなる信号電極信号を制御する制御信号、か)
に示すVdelは(j)に示する対向電極信号Vcom
と同し信号であり絵素に書き込んだ情報を消去するため
の消去信号、(句に示すVSは水平信号切換回路122
より出力された信号電極信号をそれぞれ示している。
晶表示装置の信号波形図を示している。ここでは図の簡
略化のため映像信号にはホワイトラスターを用い、液晶
に印加される電圧は理想的に画面内で一様であるものと
する。同図において、(a)に示すSvは走査スタート
信号、(ロ)に示すfHは水平同期信号、(C)に示す
G1は周期が1水平走査期間Thでパルス幅が奇数フィ
ールドでは信号供給期間Tsig、偶数フィールドでは
信号消去期間Tdelとなる走査電極信号を制御する制
御信号、(ロ)に示すG2は周期が1水平走査期間Th
でパルス幅が奇数フィールドでは信号消去期間Tdel
、偶数フィールドでは信号供給期間Tsigとなる走査
電極信号を制御する制m信号、(e)〜(社)に示すV
ga te l〜Vga te4は走査電極x1〜x4
における走査電極信号、(i)に示すVsigは水平走
査回路121より出力された信号表示信号、(j)に示
すVcomは対向電極106に供給する対向電極信号、
(ト)〜(n)に示すVdl〜Vd4は走査電極X1〜
X4における絵素1i掻信号、(0)に示すGdej!
は周期が1水平走査期間Thでパルス幅が信号消去期間
Tdelとなる信号電極信号を制御する制御信号、か)
に示すVdelは(j)に示する対向電極信号Vcom
と同し信号であり絵素に書き込んだ情報を消去するため
の消去信号、(句に示すVSは水平信号切換回路122
より出力された信号電極信号をそれぞれ示している。
以上のように構成された本発明の第1の実施例における
液晶表示装置において、以下その動作を第1回及び第2
図(a)〜((2)と共に説明する。
液晶表示装置において、以下その動作を第1回及び第2
図(a)〜((2)と共に説明する。
第1図において、水平走査回路121に液晶駆動信号を
入力し、制御信号Gdel入力端子に第2図(0)に示
す制御信号Gdej!を入力し、消去信号Vdel入力
端子に第2図(P)に示す消去信号Vdelを入力する
。すると、各信号1i8i1.0.8には第2図(ロ)
に示す信号電極信号Vsが供給される。そして、対向電
極106に第2図(j)に示す対向電極信号Vcomを
入力する。そして、垂直走査回路118では、走査スタ
ート信号Sv入力端子109に第2図(a)に示す走査
スタート信号Svを、水平同期信号fl(入力端子11
0に第2図(ロ)に示す水平同期信号fHを、制御信号
G1に入力端子111に第2図(C)に示す制御信号G
1を、制御信号02入力端子112に第2図(イ)に示
す制御信号G2をそれぞれ入力する。
入力し、制御信号Gdel入力端子に第2図(0)に示
す制御信号Gdej!を入力し、消去信号Vdel入力
端子に第2図(P)に示す消去信号Vdelを入力する
。すると、各信号1i8i1.0.8には第2図(ロ)
に示す信号電極信号Vsが供給される。そして、対向電
極106に第2図(j)に示す対向電極信号Vcomを
入力する。そして、垂直走査回路118では、走査スタ
ート信号Sv入力端子109に第2図(a)に示す走査
スタート信号Svを、水平同期信号fl(入力端子11
0に第2図(ロ)に示す水平同期信号fHを、制御信号
G1に入力端子111に第2図(C)に示す制御信号G
1を、制御信号02入力端子112に第2図(イ)に示
す制御信号G2をそれぞれ入力する。
まず最初に奇数行の走査電極X1行目について説明する
。奇数フィールドにおいて、パルス幅が信号供給期間T
sigの第2図(e)に示す走査電極信号Vgatel
が出力される。すると、走査電極×1行目のTFT10
3はオン状態となり、第2図(i)に示す信号供給期間
Tsigの信号電極信号Vsが絵素電極105に供給さ
れる。そして信号供給期間Tsig後、走査電極Xi行
目のTFT103はオフ状態となり次にオン状態となる
までの期間第2図(財)に示す絵素電極信号Vdlに示
すように電圧を保持することになる。次に偶数フィール
ドにおいて、今度はパルス幅が信号消去期間Tdelの
第2図(e)に示す走査電極信号Vgatelが出力さ
れる。すると、走査電極x1行目のTFT103はオン
状態となり、第2図(i)に示す信号消去期間Tdel
の信号電極信号Vsが絵素電極105に供給される。こ
れは絵素電極105と対向電極106間が導通状態にな
ることであり、走査電極X1行目の画像は消去される。
。奇数フィールドにおいて、パルス幅が信号供給期間T
sigの第2図(e)に示す走査電極信号Vgatel
が出力される。すると、走査電極×1行目のTFT10
3はオン状態となり、第2図(i)に示す信号供給期間
Tsigの信号電極信号Vsが絵素電極105に供給さ
れる。そして信号供給期間Tsig後、走査電極Xi行
目のTFT103はオフ状態となり次にオン状態となる
までの期間第2図(財)に示す絵素電極信号Vdlに示
すように電圧を保持することになる。次に偶数フィール
ドにおいて、今度はパルス幅が信号消去期間Tdelの
第2図(e)に示す走査電極信号Vgatelが出力さ
れる。すると、走査電極x1行目のTFT103はオン
状態となり、第2図(i)に示す信号消去期間Tdel
の信号電極信号Vsが絵素電極105に供給される。こ
れは絵素電極105と対向電極106間が導通状態にな
ることであり、走査電極X1行目の画像は消去される。
そして信号消去期間Tdel!後、走査電極XI行目の
TFT103はオフ状態となり次にオン状態となるまで
の期間第2図面に示す絵素電極信号Vdlに示すように
電圧がゼロの状態を保持することになる。ここで斜線で
示した部分が実効値として液晶セル104に印加され、
この実効値に応じた情報を表示することになる。以下同
様に奇数行の走査電極で行なわれ情報を表示している。
TFT103はオフ状態となり次にオン状態となるまで
の期間第2図面に示す絵素電極信号Vdlに示すように
電圧がゼロの状態を保持することになる。ここで斜線で
示した部分が実効値として液晶セル104に印加され、
この実効値に応じた情報を表示することになる。以下同
様に奇数行の走査電極で行なわれ情報を表示している。
次に、偶数行の走査電極X2行目について説明する。偶
数フィールドにおいて、パルス幅が信号供給期間Tsi
gの第2図(f)に示す走査電極信号Vgate2が出
力される。すると、走査電極x2行目のTFT 103
はオン状態となり、第2図0)に示す信号供給期間Ts
igの信号電極信号Vsが絵素電極105に供給される
。そして信号供給期間Tsig後、走査電極X2行目の
TPT103はオフ状態となり次にオン状態となるまで
の期間第2図(1)に示す絵素電極信号Vd2に示すよ
うに電圧を保持することになる0次に奇数フィールドに
おいて、今度はパルス幅が信号消去期間Tdelの第2
図(f)に示す走査電極信号Vgate2が出力される
。すると、走査電極X2行目のTFT103はオン状態
となり、第2図(itに示す信号消去期間Tdelの信
号電極信号VSが絵素電極105に供給される。これは
絵素電極105と対向電極106間が導通状態になるこ
とであり、走査電極X2行目の画像は消去される。
数フィールドにおいて、パルス幅が信号供給期間Tsi
gの第2図(f)に示す走査電極信号Vgate2が出
力される。すると、走査電極x2行目のTFT 103
はオン状態となり、第2図0)に示す信号供給期間Ts
igの信号電極信号Vsが絵素電極105に供給される
。そして信号供給期間Tsig後、走査電極X2行目の
TPT103はオフ状態となり次にオン状態となるまで
の期間第2図(1)に示す絵素電極信号Vd2に示すよ
うに電圧を保持することになる0次に奇数フィールドに
おいて、今度はパルス幅が信号消去期間Tdelの第2
図(f)に示す走査電極信号Vgate2が出力される
。すると、走査電極X2行目のTFT103はオン状態
となり、第2図(itに示す信号消去期間Tdelの信
号電極信号VSが絵素電極105に供給される。これは
絵素電極105と対向電極106間が導通状態になるこ
とであり、走査電極X2行目の画像は消去される。
そして信号消去期間Tdel後、走査量IX2行目のT
FT 103はオフ状態となり次にオン状態となるまで
の期間第2図(1)に示す絵素電極信号Vd2に示すよ
うに電圧がゼロの状態を保持することになる。ここで斜
線で示した部分が実効値として液晶セル104に印加さ
れ、この実効値に応じた情報を表示することになる。以
下同様に偶数行の走査電極で行なわれ画像を表示してい
く、このように、偶数行の走査電極では奇数行の動作よ
り1フイールド遅れた動作となる。
FT 103はオフ状態となり次にオン状態となるまで
の期間第2図(1)に示す絵素電極信号Vd2に示すよ
うに電圧がゼロの状態を保持することになる。ここで斜
線で示した部分が実効値として液晶セル104に印加さ
れ、この実効値に応じた情報を表示することになる。以
下同様に偶数行の走査電極で行なわれ画像を表示してい
く、このように、偶数行の走査電極では奇数行の動作よ
り1フイールド遅れた動作となる。
これらのことが繰り返し行なわれ、画面全体で画像を表
示している。
示している。
以上のように本実施例によれば、従来と同じ液晶パネル
構成で、表示信号Vsigに信号消去信号Vdeffi
を付加し、垂直走査回路の出力を制御することで、1フ
イールド毎に液晶セル104の画像情報を更新すること
により、1フイールドの画像情報はlフィールド期間だ
けの表示となり、複雑な画像処理を行なわずに動画像表
示において高品質な表示を得ることができる。
構成で、表示信号Vsigに信号消去信号Vdeffi
を付加し、垂直走査回路の出力を制御することで、1フ
イールド毎に液晶セル104の画像情報を更新すること
により、1フイールドの画像情報はlフィールド期間だ
けの表示となり、複雑な画像処理を行なわずに動画像表
示において高品質な表示を得ることができる。
第3図は本発明の第2の実施例における液晶表示装置の
パネル周辺駆動回路の構成を示したブロフク図である。
パネル周辺駆動回路の構成を示したブロフク図である。
この発明の目的は、従来と同し駆動回路を用いて動画像
における画像表示品質を向上することにある。
における画像表示品質を向上することにある。
第3図において、301は各絵素の液晶セル104をシ
ョートするためのTPTを示している。
ョートするためのTPTを示している。
ここで第一の実施例と同様の構成のものは同一番号を記
しており、ここでは説明を省略する。
しており、ここでは説明を省略する。
第4図(a)〜(ロ)は本発明の第2の実施例における
液晶表示装置の信号波形図を示している。ここでは第1
の実施例と同様に図の簡略化のため映像信号にはホワイ
トラスターを用い、液晶に印加される電圧は理想的に画
面内で一様であるものとする。
液晶表示装置の信号波形図を示している。ここでは第1
の実施例と同様に図の簡略化のため映像信号にはホワイ
トラスターを用い、液晶に印加される電圧は理想的に画
面内で一様であるものとする。
同図において、(a)に示すSvは走査スタート信号、
(ロ)に示すfHは水平同期信号、(C)に示すG1は
制御信号、(ロ)に示すG2は制御信号、(e)〜(ハ
)に示すVgatel〜Vgate4は走査電極X1〜
X4における走査電極信号、(i)に示すVsigは表
示信号、(j)に示すVcomは対向電極信号、(財)
〜(ロ)に示すVdl〜Vd4は走査電極X1〜X4に
おける絵素電極信号をそれぞれ示している。
(ロ)に示すfHは水平同期信号、(C)に示すG1は
制御信号、(ロ)に示すG2は制御信号、(e)〜(ハ
)に示すVgatel〜Vgate4は走査電極X1〜
X4における走査電極信号、(i)に示すVsigは表
示信号、(j)に示すVcomは対向電極信号、(財)
〜(ロ)に示すVdl〜Vd4は走査電極X1〜X4に
おける絵素電極信号をそれぞれ示している。
以上のように構成された本発明の第2の実施例における
液晶表示装置において、以下その動作を第3図及び第4
図(a)〜(ロ)と共に説明する。
液晶表示装置において、以下その動作を第3図及び第4
図(a)〜(ロ)と共に説明する。
第3図において、水平走査回路121に液晶駆動信号を
入力する。すると、各信号電極10Bには第4図(i)
に示す信号電極信号Vsigが供給される。そして、対
向電極106に第4図U)に示す対向電極信号Vcom
を入力する。そして、垂直走査回路118では、走査ス
タート信号Sv入力端子109に第4図(a)に示す走
査スタート信号Svを、水平同期信号fH入力端子11
0に第4図し)に示す水平同期信号fHを、制御信号0
1入力端子111に第4図(C)に示す制御信号G1を
、制御信号02入力端子112に第4図(ロ)に示す制
御信号G2をそれぞれ入力する。
入力する。すると、各信号電極10Bには第4図(i)
に示す信号電極信号Vsigが供給される。そして、対
向電極106に第4図U)に示す対向電極信号Vcom
を入力する。そして、垂直走査回路118では、走査ス
タート信号Sv入力端子109に第4図(a)に示す走
査スタート信号Svを、水平同期信号fH入力端子11
0に第4図し)に示す水平同期信号fHを、制御信号0
1入力端子111に第4図(C)に示す制御信号G1を
、制御信号02入力端子112に第4図(ロ)に示す制
御信号G2をそれぞれ入力する。
まず最初に奇数行の走査電極x1行目について説明する
。奇数フィールドにおいて、パルス幅が1水平走査期間
Thの第4図(e)に示す走査電極信号Vgatelが
出力される。すると、走査電極X1行目の第一のTFT
103はオン状態となり、第4図(i)に示す信号電極
信号Vsigが絵素電極105に供給される。そしてl
水平走査期間Th後、走査電極X1行目の第一のTFT
103はオフ状態となり次にオン状態となるまでの期間
第4図(資)に示す絵素電極信号Vdlに示すように電
圧を保持することになる0次に偶数フィールドにおいて
、走査電極X2行目にパルス幅が1水平走査期間Thの
第4図(f)に示す走査電極信号Vgate2が出力さ
れる。すると、走査電極XI行目の第二のTFT301
はオン状態となり、液晶セル104間がショートされる
。そのため走査電極X1行目の画像は消去される。そし
て、走査電極XI行目の第二のTPT301はオフ状態
となり次にオン状態となるまでの期間第4図(ト)に示
す絵素電極信号Vdlのように電圧がゼロの状態を保持
することになる。ここで斜線で示した部分が実効値とし
て液晶セル104に印加され、この実効値に応じた画像
を表示することになる。以下同様に奇数行の走査電極で
行なわれ画像を表示していく。
。奇数フィールドにおいて、パルス幅が1水平走査期間
Thの第4図(e)に示す走査電極信号Vgatelが
出力される。すると、走査電極X1行目の第一のTFT
103はオン状態となり、第4図(i)に示す信号電極
信号Vsigが絵素電極105に供給される。そしてl
水平走査期間Th後、走査電極X1行目の第一のTFT
103はオフ状態となり次にオン状態となるまでの期間
第4図(資)に示す絵素電極信号Vdlに示すように電
圧を保持することになる0次に偶数フィールドにおいて
、走査電極X2行目にパルス幅が1水平走査期間Thの
第4図(f)に示す走査電極信号Vgate2が出力さ
れる。すると、走査電極XI行目の第二のTFT301
はオン状態となり、液晶セル104間がショートされる
。そのため走査電極X1行目の画像は消去される。そし
て、走査電極XI行目の第二のTPT301はオフ状態
となり次にオン状態となるまでの期間第4図(ト)に示
す絵素電極信号Vdlのように電圧がゼロの状態を保持
することになる。ここで斜線で示した部分が実効値とし
て液晶セル104に印加され、この実効値に応じた画像
を表示することになる。以下同様に奇数行の走査電極で
行なわれ画像を表示していく。
次に、偶数行の走査電極X2行目について説明する。偶
数フィールドにおいて、パルス幅が1水平走査期間Th
の第4図(f)に示す走査電極信号Vgate2出力さ
れる。すると、走査電極x2行目の第一のTFT103
はオン状態となり、第4図(i)に示す信号電極信号V
sが絵素電極105に供給される。そしてl水平走査期
間Th後、走査電極X2行目の第一のTPTI03はオ
フ状態となり次にオン状態となるまでの期間第4図(1
)に示す絵素電極信号Vd2のように電圧を保持するこ
とになる1次に奇数フィールドにおいて、走査電極X3
行目にパルス幅が1水平走査期間Thの第4図(樽に示
す走査電極信号Vgate3が出力される。すると、走
査電極X2行目の第二のTFT301はオン状態となり
、液晶セル104間がショートされる。そのため走査電
極X2行目の画像は消去される。そして1水平走査期間
Th後、走査電極×2行目の第二のTFT301はオフ
状態となり次にオン状態となるまでの期間第4図(りに
示す絵素を種信号Vd2のように電圧がゼロの状態を保
持することになる。ここで斜線で示した部分が実効値と
して液晶セル104に印加され、この実効値に応じた画
像を表示することになる。以下同様に偶数行の走査電極
で行なわれ画像を表示していく、このように、偶数行の
走査電極では奇数行の動作より1フイールド遅れた動作
となる。これらのことが繰り返し行なわれ、画面会体で
画像を表示している。
数フィールドにおいて、パルス幅が1水平走査期間Th
の第4図(f)に示す走査電極信号Vgate2出力さ
れる。すると、走査電極x2行目の第一のTFT103
はオン状態となり、第4図(i)に示す信号電極信号V
sが絵素電極105に供給される。そしてl水平走査期
間Th後、走査電極X2行目の第一のTPTI03はオ
フ状態となり次にオン状態となるまでの期間第4図(1
)に示す絵素電極信号Vd2のように電圧を保持するこ
とになる1次に奇数フィールドにおいて、走査電極X3
行目にパルス幅が1水平走査期間Thの第4図(樽に示
す走査電極信号Vgate3が出力される。すると、走
査電極X2行目の第二のTFT301はオン状態となり
、液晶セル104間がショートされる。そのため走査電
極X2行目の画像は消去される。そして1水平走査期間
Th後、走査電極×2行目の第二のTFT301はオフ
状態となり次にオン状態となるまでの期間第4図(りに
示す絵素を種信号Vd2のように電圧がゼロの状態を保
持することになる。ここで斜線で示した部分が実効値と
して液晶セル104に印加され、この実効値に応じた画
像を表示することになる。以下同様に偶数行の走査電極
で行なわれ画像を表示していく、このように、偶数行の
走査電極では奇数行の動作より1フイールド遅れた動作
となる。これらのことが繰り返し行なわれ、画面会体で
画像を表示している。
以上のように本実施例によれば、従来と同し駆動回路を
用いて、各絵素に液晶セル104の両端をショートする
第二のTFT301を設けることにより、1フイールド
毎に液晶セル104の画像情報を更新することができ、
1フイールドの画像情報は1フイ一ルド期間だけの表示
となり、複雑な画像処理を行なわずに動画像表示におい
て高品質な表示を得ることができる。
用いて、各絵素に液晶セル104の両端をショートする
第二のTFT301を設けることにより、1フイールド
毎に液晶セル104の画像情報を更新することができ、
1フイールドの画像情報は1フイ一ルド期間だけの表示
となり、複雑な画像処理を行なわずに動画像表示におい
て高品質な表示を得ることができる。
なお、第1の実施例において、水平信号切換回路121
に入力する消去信号Vdelを対向電極106に供給す
る対向電極信号Vcomとした場合について説明したが
、対向電極信号Vcom以外の信号でも良い。
に入力する消去信号Vdelを対向電極106に供給す
る対向電極信号Vcomとした場合について説明したが
、対向電極信号Vcom以外の信号でも良い。
また、第1及び第2の実施例において、アクティブマト
リクスパネルを用いた駆動について説明したが、この方
法はパッシブマトリクスパネルを用いた駆動にも用いる
ことができるのは言うまでもない。
リクスパネルを用いた駆動について説明したが、この方
法はパッシブマトリクスパネルを用いた駆動にも用いる
ことができるのは言うまでもない。
発明の詳細
な説明したように、本発明の第一の実施例によれば、従
来と同じ液晶パネル構成で、複雑な画像処理を行なわず
に動画像表示において高品質な表示を得ることができる
。
来と同じ液晶パネル構成で、複雑な画像処理を行なわず
に動画像表示において高品質な表示を得ることができる
。
また、本発明の第二の実施例によれば、従来と同じ駆動
回路構成で、複雑な画像処理を行なわずに動画像表示に
おいて高品質な表示を得ることができ、その実用的効果
は大きい。
回路構成で、複雑な画像処理を行なわずに動画像表示に
おいて高品質な表示を得ることができ、その実用的効果
は大きい。
第1回は本発明における第1の実施例の液晶表示装置の
駆動回路の構成を示したブロック図、第2図は同実施例
の動作波形図、第3図は本発明における第2の実施例の
液晶表示装置の駆動回路の構成を示したブロック図、第
4図は同実施例の動作波形図、第5図は従来の液晶表示
装置の駆動回路の構成を示したブロック図、第6図は同
従来の動作波形図である。 101・・・・・・液晶パネル、102・・・・・・絵
素、103・・・・・・TFT、104・・・・・・液
晶セル、105・・・・・・絵素電極、106・・・・
・・対向電極、107・・・・・走査電極、108・・
・・・・信号電極、109・旧・・走査スタート信号S
v入力端子、110・・・・・・水平同期信号fH入力
端子、111・・・・・・制御信号01入力端子、11
2・・・・・・制御信号02入力端子、113・・・・
・・走査電極電圧(+Vg)入力端子、114・・・・
・・走査電極電圧(−Vg)入力端子、115・・・・
・・シフトレジスタ回路、116・・・・・・ゲート回
路、1i/・・・・・・垂直信号切換回路、118・・
・・・・垂直走査回路、119・・・・・・液晶駆動信
号入力端子、120・・・・・・クロンクCK入力端子
、121・・・・・・水平走査回路、122−・・・・
・水平信号切換回路、123・・・・・・制御信号C,
del入力端子、124・・・・・・消去信号Vdel
入力端子。
駆動回路の構成を示したブロック図、第2図は同実施例
の動作波形図、第3図は本発明における第2の実施例の
液晶表示装置の駆動回路の構成を示したブロック図、第
4図は同実施例の動作波形図、第5図は従来の液晶表示
装置の駆動回路の構成を示したブロック図、第6図は同
従来の動作波形図である。 101・・・・・・液晶パネル、102・・・・・・絵
素、103・・・・・・TFT、104・・・・・・液
晶セル、105・・・・・・絵素電極、106・・・・
・・対向電極、107・・・・・走査電極、108・・
・・・・信号電極、109・旧・・走査スタート信号S
v入力端子、110・・・・・・水平同期信号fH入力
端子、111・・・・・・制御信号01入力端子、11
2・・・・・・制御信号02入力端子、113・・・・
・・走査電極電圧(+Vg)入力端子、114・・・・
・・走査電極電圧(−Vg)入力端子、115・・・・
・・シフトレジスタ回路、116・・・・・・ゲート回
路、1i/・・・・・・垂直信号切換回路、118・・
・・・・垂直走査回路、119・・・・・・液晶駆動信
号入力端子、120・・・・・・クロンクCK入力端子
、121・・・・・・水平走査回路、122−・・・・
・水平信号切換回路、123・・・・・・制御信号C,
del入力端子、124・・・・・・消去信号Vdel
入力端子。
Claims (3)
- (1)2枚の透明基板に液晶を挟持し、第一の透明基板
上ではi本の走査電極とj本の信号電極をi行j列に配
置し、各交点に三端子のスイッチング素子と液晶セルか
らなる絵素を構成し、前記各絵素における前記三端子の
スイッチング素子のドレイン電極を前記液晶セルの第一
の電極にゲート電極を前記走査電極にソース電極を前記
信号電極にそれぞれ接続し、前記液晶セルの第二の電極
を第二の透明基板上の全絵素に共通な対向電極に接続し
た液晶パネルであって、1水平走査期間Th毎に信号を
シフトしていくi/2個のシフトレジスタ回路と、前記
シフトレジスタ回路の出力期間を制御するi個のゲート
回路と、前記ゲート回路の出力により2種類の走査電極
電圧(+Vg)と走査電極電圧 (−Vg)を切り換える垂直信号切換回路と、液晶を駆
動するための表示信号Vsigを供給する水平走査回路
と、前記水平走査回路の表示信号Vsigと消去信号V
delを第一の制御信号Gdelにより切り換える水平
信号切換回路とを有し、前記各シフトレジスタ回路の出
力を奇数行のゲート回路の第一の入力と偶数行のゲート
回路の第一の入力にそれぞれ接続し、第二の制御信号G
1を前記奇数行のゲート回路の第二の入力に接続し、第
三の制御信号G2を前記偶数行のゲート回路の第二の入
力に接続し、前記第一の制御信号Gdelは前記水平信
号切換回路の出力が1水平走査期間Th内の信号供給期
間Tsigは表示信号Vsigに信号消去期間Tdel
は消去信号Vdelとなる信号で、前記第二の制御信号
G1は奇数フィールドの前記信号供給期間Tsigにお
いて前記垂直信号切換回路の奇数行の出力が走査電極電
圧 (+Vg)になる信号で且つ偶数フィールドの前記信号
消去期間Tdelにおいて前記垂直信号切換回路の偶数
行の出力が走査電極電圧 (+Vg)となる信号で、前記第三の制御信号G2は奇
数フィールドの前記信号消去期間 Tdelにおいて前記垂直信号切換回路の偶数行の走査
電極の出力が走査電極電圧(+Vg)となる信号で且つ
偶数フィールドの前記信号供給期間Tsigにおいて前
記垂直信号切換回路の偶数行の走査電極の出力が走査電
極電圧 (+Vg)となる信号であることを特徴とする液晶表示
装置。 - (2)水平信号切換回路に入力する消去信号Vdelを
対向電極に供給する対向電極信号Vcomとすることを
特徴とする請求項(1)記載の液晶表示装置。 - (3)2枚の透明基板に液晶を挟持し、第一の透明基板
上ではi本の走査電極とj本の信号電極をi行j列に配
置し、各交点に2つの三端子のスイッチング素子と液晶
セルからなる絵素を構成し、前記各絵素における第一の
三端子のスイッチング素子のドレイン電極を前記液晶セ
ルの第一の電極にゲート電極を前記走査電極にソース電
極を前記信号電極にそれぞれ接続し、前記液晶セルの第
二の電極を第二の透明基板上の全絵素に共通な対向電極
に接続し、前記各絵素における第二の三端子のスイッチ
ング素子のドレイン電極を前記液晶セルの第一の電極に
ゲート電極を前記第一の三端子のスイッチング素子のゲ
ート電極を接続した走査電極に隣接する走査電極にソー
ス電極を前記対向電極にそれぞれ接続した液晶パネルで
あって、1水平走査期間Th毎に信号をシフトしていく
i/2個のシフトレジスタ回路と、前記シフトレジスタ
回路の出力期間を制御するi個のゲート回路と、前記ゲ
ート回路の出力により2種類の走査電極電圧 (+Vg)と(−Vg)を切り換える垂直信号切換回路
と、液晶を駆動するための表示信号Vsigを供給する
水平走査回路とを有し、前記各シフトレジスタ回路の出
力を奇数行のゲート回路の第一の入力と偶数行のゲート
回路の第一の入力にそれぞれ接続し、第一の制御信号G
1を前記奇数行のゲート回路の第二の入力に接続し、第
二の制御信号G2を前記偶数行のゲート回路の第二の入
力に接続し、前記第一の制御信号G1は奇数フィールド
の期間だけ前記垂直切換回路の奇数行の走査電極の出力
が前記走査電極電圧(+Vg)となる信号で、前記第二
の制御信号G2は偶数フィールドの期間だけ前記垂直信
号切換回路の偶数行の走査電極の出力が前記走査電極電
圧(+Vg)となる信号であることを特徴とする液晶表
示装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2135042A JPH0430683A (ja) | 1990-05-24 | 1990-05-24 | 液晶表示装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2135042A JPH0430683A (ja) | 1990-05-24 | 1990-05-24 | 液晶表示装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0430683A true JPH0430683A (ja) | 1992-02-03 |
Family
ID=15142585
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2135042A Pending JPH0430683A (ja) | 1990-05-24 | 1990-05-24 | 液晶表示装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0430683A (ja) |
Cited By (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001060076A (ja) * | 1999-06-17 | 2001-03-06 | Sony Corp | 画像表示装置 |
| JP2001343933A (ja) * | 1999-11-29 | 2001-12-14 | Semiconductor Energy Lab Co Ltd | 発光装置 |
| JP2002236470A (ja) * | 2001-01-08 | 2002-08-23 | Chi Mei Electronics Corp | アクティブマトリクスエレクトロルミネッセントディスプレイの駆動方法 |
| JP2006243755A (ja) * | 1999-06-17 | 2006-09-14 | Sony Corp | 画像表示装置及びその駆動方法 |
| JP2006285267A (ja) * | 1999-06-17 | 2006-10-19 | Sony Corp | 画像表示装置 |
| JP2007188099A (ja) * | 1999-06-17 | 2007-07-26 | Sony Corp | 画像表示装置及びその駆動方法 |
| CN100530308C (zh) | 1999-06-17 | 2009-08-19 | 索尼公司 | 用于驱动图像显示装置的方法 |
-
1990
- 1990-05-24 JP JP2135042A patent/JPH0430683A/ja active Pending
Cited By (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001060076A (ja) * | 1999-06-17 | 2001-03-06 | Sony Corp | 画像表示装置 |
| JP2006243755A (ja) * | 1999-06-17 | 2006-09-14 | Sony Corp | 画像表示装置及びその駆動方法 |
| JP2006285267A (ja) * | 1999-06-17 | 2006-10-19 | Sony Corp | 画像表示装置 |
| JP2007188099A (ja) * | 1999-06-17 | 2007-07-26 | Sony Corp | 画像表示装置及びその駆動方法 |
| CN100514401C (zh) | 1999-06-17 | 2009-07-15 | 索尼公司 | 图像显示装置和用于驱动图像显示装置的方法 |
| CN100530308C (zh) | 1999-06-17 | 2009-08-19 | 索尼公司 | 用于驱动图像显示装置的方法 |
| CN100530307C (zh) | 1999-06-17 | 2009-08-19 | 索尼公司 | 图像显示装置 |
| JP2001343933A (ja) * | 1999-11-29 | 2001-12-14 | Semiconductor Energy Lab Co Ltd | 発光装置 |
| JP2011100140A (ja) * | 1999-11-29 | 2011-05-19 | Semiconductor Energy Lab Co Ltd | 発光装置 |
| JP2002236470A (ja) * | 2001-01-08 | 2002-08-23 | Chi Mei Electronics Corp | アクティブマトリクスエレクトロルミネッセントディスプレイの駆動方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4804951A (en) | Display apparatus and driving method therefor | |
| US5093655A (en) | Liquid-crystal display apparatus | |
| US6512505B1 (en) | Liquid crystal display apparatus, its driving method and liquid crystal display system | |
| JPH09130708A (ja) | 液晶画像表示装置 | |
| KR19980076166A (ko) | 전하 재활용 tft-lcd의 구동회로 및 방법 | |
| JP2759108B2 (ja) | 液晶表示装置 | |
| JPH0980386A (ja) | 液晶表示装置 | |
| JPH0766249B2 (ja) | 液晶表示装置の駆動方法 | |
| JPH07199154A (ja) | 液晶表示装置 | |
| JP3055620B2 (ja) | 液晶表示装置およびその駆動方法 | |
| JP3128965B2 (ja) | アクティブマトリクス液晶表示装置 | |
| KR20030033050A (ko) | 디스플레이 디바이스 및 이를 위한 구동 방법 | |
| JPH0430683A (ja) | 液晶表示装置 | |
| JPH02210985A (ja) | マトリクス型液晶表示装置の駆動回路 | |
| US20030174109A1 (en) | Liquid crystal display device and its drive method, and camera system | |
| JP2008233283A (ja) | 液晶表示装置およびその駆動方法 | |
| JP2004144988A (ja) | 表示装置及びその駆動方法 | |
| JP4975322B2 (ja) | アクティブマトリクス型液晶表示装置およびその制御方法 | |
| JP3782668B2 (ja) | 画像表示装置およびその駆動方法 | |
| KR101298402B1 (ko) | 액정패널 및 그를 포함하는 액정표시장치 | |
| KR20030088647A (ko) | 액정 표시 장치 | |
| JP2727131B2 (ja) | アクティブマトリクス液晶素子の駆動法 | |
| JP3035923B2 (ja) | Tftパネルの駆動方式 | |
| US8416163B2 (en) | Liquid crystal panel and liquid crystal display device having the same | |
| JPS6025395A (ja) | ダイカストマシンのリンク式スプレー装置 |