JPH0433475A - 水平位相同期回路 - Google Patents
水平位相同期回路Info
- Publication number
- JPH0433475A JPH0433475A JP14114390A JP14114390A JPH0433475A JP H0433475 A JPH0433475 A JP H0433475A JP 14114390 A JP14114390 A JP 14114390A JP 14114390 A JP14114390 A JP 14114390A JP H0433475 A JPH0433475 A JP H0433475A
- Authority
- JP
- Japan
- Prior art keywords
- horizontal
- output
- synchronization
- circuit
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000001514 detection method Methods 0.000 claims abstract description 19
- 238000000926 separation method Methods 0.000 claims description 5
- 230000010355 oscillation Effects 0.000 claims description 4
- 239000000284 extract Substances 0.000 claims 1
- 239000004973 liquid crystal related substance Substances 0.000 description 12
- 230000001360 synchronised effect Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 239000000872 buffer Substances 0.000 description 1
- 239000013256 coordination polymer Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Landscapes
- Synchronizing For Television (AREA)
- Transforming Electric Information Into Light Information (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(イ)産業上の利用分野
本発明は液晶テレビや液晶プロジェクタに用いて好適な
水平位相同期回路に関する。
水平位相同期回路に関する。
(ロ)従来の技術
液晶テレビや液晶プロジェクタに使用される液晶パネル
の駆動回路としては例えば第3図に示すものがある。
の駆動回路としては例えば第3図に示すものがある。
同図は液晶TV装置に用いられるアクティブマトリクス
液晶パネルによる液晶表示装置の駆動回路を示す図であ
り、この様な回路は例えば特開昭57−41078号公
報に記載されている。
液晶パネルによる液晶表示装置の駆動回路を示す図であ
り、この様な回路は例えば特開昭57−41078号公
報に記載されている。
同図において、アクティブマトリクス型の液晶パネル(
1)は×方向にn列、Y方向にm行の画素ヲ有シ、mX
n個のアモルファスシリコン(a−si)よりなるTP
T (薄膜トランジスタ) (la)及び液晶電極(1
b)が図示の如くマトリクス状に接続され、各行(G1
.G2−Gm)及び各列(Dl、 [)2・・−Dn)
は夫々、行ドライバ(2)及び列ドライバ(3)に接続
されている。前記行ドライバはm段のシフトレジスタ(
2a)及び出力回路(2b)により構成され、前記列ド
ライバはn段のシフトレジスタ(3a)、サンプルホー
ルド回路(3b)及び出力回路(3c)により構成され
る。(4)は同期制御回路であり、水平同期信号(Hp
)及び垂直同期信号(Vp)に基づいて、第1、第2ス
タートパルス(STI )(Sr1)及び第1、第2ク
ロツクパルス(CPI)(CF2)を作成する。
1)は×方向にn列、Y方向にm行の画素ヲ有シ、mX
n個のアモルファスシリコン(a−si)よりなるTP
T (薄膜トランジスタ) (la)及び液晶電極(1
b)が図示の如くマトリクス状に接続され、各行(G1
.G2−Gm)及び各列(Dl、 [)2・・−Dn)
は夫々、行ドライバ(2)及び列ドライバ(3)に接続
されている。前記行ドライバはm段のシフトレジスタ(
2a)及び出力回路(2b)により構成され、前記列ド
ライバはn段のシフトレジスタ(3a)、サンプルホー
ルド回路(3b)及び出力回路(3c)により構成され
る。(4)は同期制御回路であり、水平同期信号(Hp
)及び垂直同期信号(Vp)に基づいて、第1、第2ス
タートパルス(STI )(Sr1)及び第1、第2ク
ロツクパルス(CPI)(CF2)を作成する。
第4図は行ドライバの各波形を示す図であり同図(a)
は映像信号を表わし、垂直同期信号(Vp)及び水平同
期信号(Hp)が重畳されている。図中、Tは垂直同期
信号区間、T、は垂直帰線区間、T。
は映像信号を表わし、垂直同期信号(Vp)及び水平同
期信号(Hp)が重畳されている。図中、Tは垂直同期
信号区間、T、は垂直帰線区間、T。
は映像信号区間である。
シフトレジスタ(2a)には第4図(b)(c)に示す
垂直同期信号に同期した第1スタートパルス(STI)
及び水平同期信号に同期した第1クロツクパルス(CP
I)が与えられ、各行G3、G、−・・には(d )(
e )(f)に示す如(IH(1水平期間)づつずらさ
れた電圧波形が印加される。この電圧波形により水平帰
線区間において各行のT P T (la)を順次オン
させ各画素に液晶駆動電圧を印加する。
垂直同期信号に同期した第1スタートパルス(STI)
及び水平同期信号に同期した第1クロツクパルス(CP
I)が与えられ、各行G3、G、−・・には(d )(
e )(f)に示す如(IH(1水平期間)づつずらさ
れた電圧波形が印加される。この電圧波形により水平帰
線区間において各行のT P T (la)を順次オン
させ各画素に液晶駆動電圧を印加する。
一方、列ドライバ(3)の各部波形は第5図に示すよう
になる。列ドライブは各IH区間において同じ動作をく
りかえす。第7図(a)はT、におけるIH区間を引き
延ばして描いた映像信号である。図中、T、は水平同期
信号区間及び水平帰線区間、T、は映像情報の含まれる
区間である。
になる。列ドライブは各IH区間において同じ動作をく
りかえす。第7図(a)はT、におけるIH区間を引き
延ばして描いた映像信号である。図中、T、は水平同期
信号区間及び水平帰線区間、T、は映像情報の含まれる
区間である。
シフトレジスタ(3a)には第5図(b)(c)に示す
水平同期信号に同期した第2スタートパルス(Sr1)
及びその周期τ= T 、 / nの周波数の第2クロ
ツクパルスが与えられ、シフトレジスタ(3a)の各段
の出力には同図(d )(e )(f )に示すように
順次τづつずらされたパルスが出力される。サンプルホ
ールド回路(3b)の各段は対応する各段の前記シフト
レジスタの出力により制御され、該出力の立下がりによ
り映像信号の電圧値をサンプルし次のサンプル時まで(
IHの間)ホールドする。出力回路(3c)はサンプル
ホールド回路の出力を受けて緩衝増巾し・列電極を駆動
する。
水平同期信号に同期した第2スタートパルス(Sr1)
及びその周期τ= T 、 / nの周波数の第2クロ
ツクパルスが与えられ、シフトレジスタ(3a)の各段
の出力には同図(d )(e )(f )に示すように
順次τづつずらされたパルスが出力される。サンプルホ
ールド回路(3b)の各段は対応する各段の前記シフト
レジスタの出力により制御され、該出力の立下がりによ
り映像信号の電圧値をサンプルし次のサンプル時まで(
IHの間)ホールドする。出力回路(3c)はサンプル
ホールド回路の出力を受けて緩衝増巾し・列電極を駆動
する。
上述の回路において列ドライバ(3)に供給される第2
タロツクパルスは受信した水平同期信号に位相同期した
n倍のf)l(fllは水平周波数)とする必要があり
、この様なりロック発生のための回路は、特公昭63−
46636号公報(H04N5/66)にも示されるよ
うに、入力映像信号の水平同期信号にPLLループによ
り位相同期する水平位相同期回路が使用される。
タロツクパルスは受信した水平同期信号に位相同期した
n倍のf)l(fllは水平周波数)とする必要があり
、この様なりロック発生のための回路は、特公昭63−
46636号公報(H04N5/66)にも示されるよ
うに、入力映像信号の水平同期信号にPLLループによ
り位相同期する水平位相同期回路が使用される。
また、上述の水平位相同期回路の出力によりオンスクリ
ーン表示の位置制御信号等が作成される。
ーン表示の位置制御信号等が作成される。
しかしながら、上述の水平位相同期回路では、無信号入
力時にはPLLループが水平同期信号にロックすること
ができない。従って、無信号時にオンスクリーン表示を
した場合、文字信号の像がゆれてしまい、良好な表示が
行なえないという欠点があった。
力時にはPLLループが水平同期信号にロックすること
ができない。従って、無信号時にオンスクリーン表示を
した場合、文字信号の像がゆれてしまい、良好な表示が
行なえないという欠点があった。
(ハ)発明が解決しようとする課題
本発明は上述の点に鑑み為されたものであり、無信号入
力時にオンスクリーン表示を行っても表示がゆれること
のない水平位相同期回路を提供するものである。
力時にオンスクリーン表示を行っても表示がゆれること
のない水平位相同期回路を提供するものである。
(ニ)課題を解決するための手段
本発明は少なくとも水平同期信号を取り出す同期分離回
路と、電圧制御型発振器と、 この電圧制御型発振器の出力を分周する分周器と、 前記水平同期信号と前記分周器出力とを比較する位相比
較器と、 入力されるクロックをカウントし水平周波数の水平駆動
パルスを作成する水平カウンタと、前記電圧制御型発振
器の基本発振周波数と略等しい周波数で発振する固定発
振器と、 前記水平同期信号と前記分周器出力とを入力とし同期状
態を検出する同期検出回路と、この同期検出回路出力に
より前記電圧制御型発振器出力若しくは前記固定発振器
出力を選択して前記水平カウンタのタロツク入力とする
第1切換スイッチとからなる水平位相同期回路である。
路と、電圧制御型発振器と、 この電圧制御型発振器の出力を分周する分周器と、 前記水平同期信号と前記分周器出力とを比較する位相比
較器と、 入力されるクロックをカウントし水平周波数の水平駆動
パルスを作成する水平カウンタと、前記電圧制御型発振
器の基本発振周波数と略等しい周波数で発振する固定発
振器と、 前記水平同期信号と前記分周器出力とを入力とし同期状
態を検出する同期検出回路と、この同期検出回路出力に
より前記電圧制御型発振器出力若しくは前記固定発振器
出力を選択して前記水平カウンタのタロツク入力とする
第1切換スイッチとからなる水平位相同期回路である。
(ホ)作 用
本発明では、水平カウンタのクロック入力を同期信号検
出時には電圧制御型発振器出力とし、同期信号非検出時
には固定発振器出力とする様に作用する。
出時には電圧制御型発振器出力とし、同期信号非検出時
には固定発振器出力とする様に作用する。
(へ)実施例
以下、図面に従い本発明の一実施例を説明する。
第1図は本実施例における水平位相同期回路のブロック
図、第2図は同タイムチャートであり、図中、(5)は
映像信号入力端子、(6)は映像信号から水平同期信号
を分離する同期分離回路である。(7)は基本発振周波
数がnf、、の電圧制御型発振器、(8)はこの発振器
出力を1 / n分周する分周器、(9)はこの分周器
出力と前記水平同期信号とを位相比較する位相比較器、
(10)はこの位相比較器出力を平滑して前記電圧制御
型発振器(7)を制御するローパスフィルタであり、こ
れらによりPLL回路が構成される。
図、第2図は同タイムチャートであり、図中、(5)は
映像信号入力端子、(6)は映像信号から水平同期信号
を分離する同期分離回路である。(7)は基本発振周波
数がnf、、の電圧制御型発振器、(8)はこの発振器
出力を1 / n分周する分周器、(9)はこの分周器
出力と前記水平同期信号とを位相比較する位相比較器、
(10)はこの位相比較器出力を平滑して前記電圧制御
型発振器(7)を制御するローパスフィルタであり、こ
れらによりPLL回路が構成される。
また、(11)は前記水平同期信号と前記分周器出力と
を比較し前記分周器出力が正規の水平周波数になってい
るか否かを検出する同期検出回路、(12)は前記電圧
制御型発振器の基本発振周波数と略等しい発振周波数を
有する固定発振器、(13)は入力されるクロックをカ
ウントし、水平周波数の水平駆動パルスを作成する水平
カウンタ、(15)は前記同期検出回路(11)からの
同期検出信号により制御され、同期時、前記電圧制御型
発振器出力を、非同期時、前記固定発振器出力を選択し
て前記水平カウンタのタロツク入力とする第1切換スイ
ッチ、(16)は同じく前記同期検出信号により制御さ
れ、同期時、前記分周器(8)で作成される水平周期の
リセットパルスを、非同期時、前記水平カウンタのセル
フリセットパルスを選択して前記水平カウンタのリセッ
ト入力とする第2切換スイッチである。
を比較し前記分周器出力が正規の水平周波数になってい
るか否かを検出する同期検出回路、(12)は前記電圧
制御型発振器の基本発振周波数と略等しい発振周波数を
有する固定発振器、(13)は入力されるクロックをカ
ウントし、水平周波数の水平駆動パルスを作成する水平
カウンタ、(15)は前記同期検出回路(11)からの
同期検出信号により制御され、同期時、前記電圧制御型
発振器出力を、非同期時、前記固定発振器出力を選択し
て前記水平カウンタのタロツク入力とする第1切換スイ
ッチ、(16)は同じく前記同期検出信号により制御さ
れ、同期時、前記分周器(8)で作成される水平周期の
リセットパルスを、非同期時、前記水平カウンタのセル
フリセットパルスを選択して前記水平カウンタのリセッ
ト入力とする第2切換スイッチである。
次に上記回路の動作について第2図と共に説明する。
まず、映像入力端子(5)に映像信号が入力されると、
同期分離回路(6)で水平同期信号(イ)が分離され、
位相比較器(9)及び同期検出回路(11)へ供給され
る。ここで、PLL回路が動作し前記電圧制御発振器出
力は前記水平同期信号(イ)に位相が同期する。
同期分離回路(6)で水平同期信号(イ)が分離され、
位相比較器(9)及び同期検出回路(11)へ供給され
る。ここで、PLL回路が動作し前記電圧制御発振器出
力は前記水平同期信号(イ)に位相が同期する。
また、前記同期検出回路では前記分周器(8)出力(ロ
)と前記水平同期信号(イ)とが比較され、“H”の同
期検出信号(ニ)が出力される。すると、第1切換スイ
ッチ(15)は接点(a)側に切換わり前記電圧制御型
発振器出力が水平カウンタ(13)のクロック入力とさ
れる。更に、第2切換スイッチ(16)は接点(c)側
に切換わり前記分周器(8)のリセットパルス(ハ)が
前記水平カウンタのリセット入力となる。そして、前記
水平カウンタでは前記水平同期信号と位相同期し、位相
やパルス幅が異なる複数の水平駆動パルス(へ)())
(チ)が作成され、オンスクリーン表示の表示位置制御
や、列ドライバ(図示省略)に供給されるクロックパル
スに利用される。
)と前記水平同期信号(イ)とが比較され、“H”の同
期検出信号(ニ)が出力される。すると、第1切換スイ
ッチ(15)は接点(a)側に切換わり前記電圧制御型
発振器出力が水平カウンタ(13)のクロック入力とさ
れる。更に、第2切換スイッチ(16)は接点(c)側
に切換わり前記分周器(8)のリセットパルス(ハ)が
前記水平カウンタのリセット入力となる。そして、前記
水平カウンタでは前記水平同期信号と位相同期し、位相
やパルス幅が異なる複数の水平駆動パルス(へ)())
(チ)が作成され、オンスクリーン表示の表示位置制御
や、列ドライバ(図示省略)に供給されるクロックパル
スに利用される。
次に映像入力端子(6)に映像信号が入力されない無信
号入力時、前記同期分離回路(6)からjよ水平同期信
号が得られなくなるためPLL回路は位相クロックがは
ずれると共に前記同期検出回路(11)は非同期状態を
検出して同期検出信号(ニ)は“L”となる。従って、
前記第1切換スイッチ(15)は接点(b)側に切換わ
り前記固定発振器(12)出力が前記水平カウンタ(1
3)のクロック入力となる。更に、第2切換スイッチ(
16)は接点(d)側に切換わり前記水平カウンタ(1
3)のリセット入力にはこの水平カウンタ内で作成され
るセルフリセットパルス(ホ)となる。
号入力時、前記同期分離回路(6)からjよ水平同期信
号が得られなくなるためPLL回路は位相クロックがは
ずれると共に前記同期検出回路(11)は非同期状態を
検出して同期検出信号(ニ)は“L”となる。従って、
前記第1切換スイッチ(15)は接点(b)側に切換わ
り前記固定発振器(12)出力が前記水平カウンタ(1
3)のクロック入力となる。更に、第2切換スイッチ(
16)は接点(d)側に切換わり前記水平カウンタ(1
3)のリセット入力にはこの水平カウンタ内で作成され
るセルフリセットパルス(ホ)となる。
よって、水平カウンタ(13)は固定発@器(12)か
らの安定したnf++のクロックをカウントして前記水
平駆動パルスを作成するためこの状態でオンスクリーン
表示を行っても像ゆれが発生することなく安定な表示が
得られる。
らの安定したnf++のクロックをカウントして前記水
平駆動パルスを作成するためこの状態でオンスクリーン
表示を行っても像ゆれが発生することなく安定な表示が
得られる。
尚、この無信号入力時においてもPLL回路は常に動作
しているため、次に映像信号が入力された時、瞬時に水
平同期をかけることができ、同期検出回路(11)にて
同期状態が検出されれば直ちに水平カウンタ(13)の
クロック入力は電圧制御型発振器(7)出力に切換わり
、入力の水平同期信号に位相ロックした水平駆動パルス
によりオンスクリーン表示を行なうことができる。
しているため、次に映像信号が入力された時、瞬時に水
平同期をかけることができ、同期検出回路(11)にて
同期状態が検出されれば直ちに水平カウンタ(13)の
クロック入力は電圧制御型発振器(7)出力に切換わり
、入力の水平同期信号に位相ロックした水平駆動パルス
によりオンスクリーン表示を行なうことができる。
(ト)発明の効果
上述の如く本発明に依れば、無信号入力時にオンスクリ
ーン表示を行っても像がゆれることなく安定した表示を
得ることができる。
ーン表示を行っても像がゆれることなく安定した表示を
得ることができる。
第1図は本発明の一実施例における水平位相同期回路の
ブロック図、第2図は同タイムチャートである。 また、第3図は従来の液晶パネルの駆動回路を示す図、
第4図及び第5図は同タイムチャートである。 (7)・・・電圧制御型発振器、(11)・・・同期検
出回路、(12)・・・固定発振器、(13)・・・水
平カウンタ、(15)(16)・・・第1、第2切換ス
イッチ。
ブロック図、第2図は同タイムチャートである。 また、第3図は従来の液晶パネルの駆動回路を示す図、
第4図及び第5図は同タイムチャートである。 (7)・・・電圧制御型発振器、(11)・・・同期検
出回路、(12)・・・固定発振器、(13)・・・水
平カウンタ、(15)(16)・・・第1、第2切換ス
イッチ。
Claims (2)
- (1)少なくとも水平同期信号を取り出す同期分離回路
と、 電圧制御型発振器と、この電圧制御型発振器の出力を分
周する分周器と、 前記水平同期信号と前記分周器出力とを比較する位相比
較器と、 入力されるクロックをカウントし水平周波数の水平駆動
パルスを作成する水平カウンタと、前記電圧制御型発振
器の基本発振周波数と略等しい周波数で発振する固定発
振器と、 前記水平同期信号と前記分周器出力とを入力とし同期状
態を検出する同期検出回路と、 この同期検出回路出力により前記電圧制御型発振器出力
若しくは前記固定発振器出力を選択して前記水平カウン
タのクロック入力とする第1切換スイッチとからなる水
平位相同期回路。 - (2)前記同期検出回路出力により前記分周器で作成さ
れるリセットパルス若しくは前記水平カウンタのセルフ
リセットパルスを選択して前記水平カウンタのリセット
入力とする第2切換スイッチを備える請求項1記載の水
平位相同期回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2141143A JPH0720204B2 (ja) | 1990-05-29 | 1990-05-29 | 水平位相同期回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2141143A JPH0720204B2 (ja) | 1990-05-29 | 1990-05-29 | 水平位相同期回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0433475A true JPH0433475A (ja) | 1992-02-04 |
| JPH0720204B2 JPH0720204B2 (ja) | 1995-03-06 |
Family
ID=15285168
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2141143A Expired - Lifetime JPH0720204B2 (ja) | 1990-05-29 | 1990-05-29 | 水平位相同期回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0720204B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8885470B2 (en) | 2005-04-08 | 2014-11-11 | Qualcomm Incorporated | Methods and systems for resizing multimedia content based on quality and rate information |
-
1990
- 1990-05-29 JP JP2141143A patent/JPH0720204B2/ja not_active Expired - Lifetime
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8885470B2 (en) | 2005-04-08 | 2014-11-11 | Qualcomm Incorporated | Methods and systems for resizing multimedia content based on quality and rate information |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0720204B2 (ja) | 1995-03-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP3395818B2 (ja) | Pll回路とそれを用いた信号処理装置 | |
| KR100393458B1 (ko) | 비월주사된비디오의수직패닝시스템 | |
| JPH0591485A (ja) | クローズドキヤプシヨン放送受信装置 | |
| JPH10319932A (ja) | ディスプレイ装置 | |
| US6011534A (en) | Driving circuit for image display device including signal generator which generates at least two types of sampling pulse timing signals having phases that differ from each other | |
| US4490741A (en) | Synchronization signal stabilization for video image overlay | |
| US5060066A (en) | Integrating-phase lock method and circuit for synchronizing overlay displays on cathode-ray-tube monitors of digital graphic information and video image information and the like | |
| JPS581785B2 (ja) | 陰極線管の表示装置 | |
| JPH0433475A (ja) | 水平位相同期回路 | |
| JP2714112B2 (ja) | テレビジョン受像機 | |
| JP3167369B2 (ja) | 液晶表示装置 | |
| JP3421987B2 (ja) | クロック調整回路及びそれを用いた画像表示装置 | |
| KR100673922B1 (ko) | 디지털 텔레비전 수신기용 수평 동기 시스템 | |
| JPH08289232A (ja) | 液晶パネルの表示変換装置 | |
| JPH03145379A (ja) | 画像表示装置用回路配置 | |
| JP3245918B2 (ja) | 画像表示装置 | |
| JPH0565184U (ja) | 液晶テレビジョン受像機 | |
| JP2001296842A (ja) | 信号生成装置 | |
| JP2983792B2 (ja) | 表示装置の駆動回路 | |
| CN1337783A (zh) | 振荡器的相位控制 | |
| JPH0246145Y2 (ja) | ||
| JPH09307786A (ja) | 画像表示装置 | |
| KR100224579B1 (ko) | 위상 고정 루프를 이용하는 영상 시스템의 수평동기 장치 및 방법 | |
| JPH04351083A (ja) | マルチダウンコンバータ用同期信号発生回路 | |
| JPS61134795A (ja) | 水平偏向回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| EXPY | Cancellation because of completion of term | ||
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110306 Year of fee payment: 16 |